資料介紹
由于目前大部分的數(shù)字電路中,要求時序控制時間已達(dá)到 psec 的范圍。因此,在這些系統(tǒng)中,各種組件相互鏈接的導(dǎo)體不應(yīng)再只被看作是一根簡單的導(dǎo)線,而應(yīng)將視之為呈現(xiàn)了高頻效應(yīng)的傳輸線。如果這些傳輸線沒有經(jīng)過合理的設(shè)計,而仍然以低頻的角度來看待這些傳輸線,那么它們將破壞訊號的完整性(Signal Integrity;SI),而卻無法分析之。
就以計算機(jī)內(nèi)部中央處理器(CPU)的速度來說,目前P4的中央處理器的速度約達(dá)到3.0 GHZ左右。試想,如此高速的頻率,相對所產(chǎn)生的傳輸線效應(yīng)一定更為顯著,因此在設(shè)計時就需更加的注意。當(dāng)電路的處理效能達(dá)到高速階段時(所謂高速是以其訊號的上升時間與導(dǎo)線的長度來做判斷),其傳輸線高頻的效應(yīng)便會呈現(xiàn)出來,開始有了種種電氣特性上的問題,例如:導(dǎo)線上的傳輸延遲、特性阻抗的改變、阻抗不匹配所產(chǎn)生的反射、導(dǎo)線間耦合所產(chǎn)生的串音等等。
基于上述的種種傳輸線高頻效應(yīng),會破壞數(shù)字信號的完整性,使電路產(chǎn)生誤動作,因此在設(shè)計電路之前,若能對高速數(shù)字電路設(shè)計有所了解,便可免除日后Debug的程序,且提高工作效率,相對的也降低了所需的成本,一舉數(shù)得。
本文將針對高速數(shù)字電路設(shè)計(High-Speed Digital System Design)中最常見的串音噪聲作一分析與探討。
串音機(jī)制
「串音」常普遍的被考慮其對信號的影響在兩導(dǎo)線之間會有哪些噪聲的干擾,就是指一條導(dǎo)線上的能量耦合到其他導(dǎo)線上。它是由導(dǎo)線上通以信號所引起的電磁場交互作用而產(chǎn)生的;包括芯片(Chip)內(nèi)部、PCB(Printed Circuit Board)板、鏈接器(Connector)、芯片封裝,以及通信電纜中,都可能出現(xiàn)。而隨著技術(shù)的發(fā)展,消費(fèi)者對產(chǎn)品的要求越來越傾向于小而快,在這種情況下,就必須更加注意數(shù)字電路系統(tǒng)中的串音現(xiàn)象;因此為了避免和減小這些串音,學(xué)習(xí)并了解串音的原理和如何在設(shè)計中避免這些現(xiàn)象的發(fā)生就顯得相當(dāng)重要。
過度的導(dǎo)線耦合,即串音噪聲過大時,將造成不良的影響有:
1.改變信號的完整性
2.改變傳輸線的時序(timing)
3.改變傳輸線的特性阻抗。
針對以上所提的串音問題,可以利用SPEED2000或是HSPICE進(jìn)行時域模擬與分析,觀察其在電路板上的電氣特性行為。
圖1.1為兩耦合導(dǎo)線間的等效電路架構(gòu),導(dǎo)線1代表干擾線、導(dǎo)線2代表受擾線。在此已考慮了傳輸線效應(yīng),所以可用離散模型以一個( )LC網(wǎng)絡(luò)來描述耦合傳輸線的結(jié)構(gòu),實際上等效電路應(yīng)包含R、L、G、C四個組件,但因此處暫不考慮傳輸線損耗的情形下,所以只需考慮L、C兩組件即可。值得注意的地方是整條傳輸線應(yīng)是由不斷延伸多對的LC網(wǎng)絡(luò)所組合而成的,并非只有一段L、C電路( 此方式有一個要素就是每個LC網(wǎng)絡(luò)的導(dǎo)線延遲時間須遠(yuǎn)小于信號的波長或是上升時間 )。由圖可看出兩耦合導(dǎo)線間的等效電路中存在著互感(Lm)、自感(Ls)、互容(CM)與自容(Cs)。

圖1.1 耦合導(dǎo)線間的等效電路架構(gòu)
就以計算機(jī)內(nèi)部中央處理器(CPU)的速度來說,目前P4的中央處理器的速度約達(dá)到3.0 GHZ左右。試想,如此高速的頻率,相對所產(chǎn)生的傳輸線效應(yīng)一定更為顯著,因此在設(shè)計時就需更加的注意。當(dāng)電路的處理效能達(dá)到高速階段時(所謂高速是以其訊號的上升時間與導(dǎo)線的長度來做判斷),其傳輸線高頻的效應(yīng)便會呈現(xiàn)出來,開始有了種種電氣特性上的問題,例如:導(dǎo)線上的傳輸延遲、特性阻抗的改變、阻抗不匹配所產(chǎn)生的反射、導(dǎo)線間耦合所產(chǎn)生的串音等等。
基于上述的種種傳輸線高頻效應(yīng),會破壞數(shù)字信號的完整性,使電路產(chǎn)生誤動作,因此在設(shè)計電路之前,若能對高速數(shù)字電路設(shè)計有所了解,便可免除日后Debug的程序,且提高工作效率,相對的也降低了所需的成本,一舉數(shù)得。
本文將針對高速數(shù)字電路設(shè)計(High-Speed Digital System Design)中最常見的串音噪聲作一分析與探討。
串音機(jī)制
「串音」常普遍的被考慮其對信號的影響在兩導(dǎo)線之間會有哪些噪聲的干擾,就是指一條導(dǎo)線上的能量耦合到其他導(dǎo)線上。它是由導(dǎo)線上通以信號所引起的電磁場交互作用而產(chǎn)生的;包括芯片(Chip)內(nèi)部、PCB(Printed Circuit Board)板、鏈接器(Connector)、芯片封裝,以及通信電纜中,都可能出現(xiàn)。而隨著技術(shù)的發(fā)展,消費(fèi)者對產(chǎn)品的要求越來越傾向于小而快,在這種情況下,就必須更加注意數(shù)字電路系統(tǒng)中的串音現(xiàn)象;因此為了避免和減小這些串音,學(xué)習(xí)并了解串音的原理和如何在設(shè)計中避免這些現(xiàn)象的發(fā)生就顯得相當(dāng)重要。
過度的導(dǎo)線耦合,即串音噪聲過大時,將造成不良的影響有:
1.改變信號的完整性
2.改變傳輸線的時序(timing)
3.改變傳輸線的特性阻抗。
針對以上所提的串音問題,可以利用SPEED2000或是HSPICE進(jìn)行時域模擬與分析,觀察其在電路板上的電氣特性行為。
圖1.1為兩耦合導(dǎo)線間的等效電路架構(gòu),導(dǎo)線1代表干擾線、導(dǎo)線2代表受擾線。在此已考慮了傳輸線效應(yīng),所以可用離散模型以一個( )LC網(wǎng)絡(luò)來描述耦合傳輸線的結(jié)構(gòu),實際上等效電路應(yīng)包含R、L、G、C四個組件,但因此處暫不考慮傳輸線損耗的情形下,所以只需考慮L、C兩組件即可。值得注意的地方是整條傳輸線應(yīng)是由不斷延伸多對的LC網(wǎng)絡(luò)所組合而成的,并非只有一段L、C電路( 此方式有一個要素就是每個LC網(wǎng)絡(luò)的導(dǎo)線延遲時間須遠(yuǎn)小于信號的波長或是上升時間 )。由圖可看出兩耦合導(dǎo)線間的等效電路中存在著互感(Lm)、自感(Ls)、互容(CM)與自容(Cs)。

圖1.1 耦合導(dǎo)線間的等效電路架構(gòu)
下載該資料的人也在下載
下載該資料的人還在閱讀
更多 >
- 高速數(shù)字電路設(shè)計.zip
- 高速數(shù)字電路設(shè)計教材-華為.zip
- 高速數(shù)字電路設(shè)計教材-華為 0次下載
- 華為黑魔書-高速數(shù)字電路設(shè)計PDF版 0次下載
- FPGA CPLD數(shù)字電路設(shè)計經(jīng)驗分享.
- 高速數(shù)字電路設(shè)計中的信號反射抑制綜述 15次下載
- 華為高速數(shù)字電路設(shè)計教材資源下載 97次下載
- 高速數(shù)字電路設(shè)計-華為 0次下載
- 模擬電路原理在高速數(shù)字電路設(shè)計的應(yīng)用分析《高速數(shù)字電路設(shè)計教材》 63次下載
- 高速數(shù)字電路設(shè)計大全 60次下載
- 高速數(shù)字電路設(shè)計及EMC設(shè)計 52次下載
- 高速數(shù)字電路設(shè)計(完整版) 0次下載
- 高速數(shù)字電路設(shè)計及EMC設(shè)計 0次下載
- 華為《高速數(shù)字電路設(shè)計教材》 0次下載
- 高速數(shù)字電路設(shè)計教程
- 如何使用 Verilog 進(jìn)行數(shù)字電路設(shè)計 307次閱讀
- 硬件電路設(shè)計之晶體與晶振電路設(shè)計 2579次閱讀
- 數(shù)字電路中組合邏輯電路設(shè)計步驟詳解 5880次閱讀
- 高速串行數(shù)字電路設(shè)計工具:眼圖醫(yī)生的功能與應(yīng)用 1627次閱讀
- 計算機(jī)高速數(shù)字電路設(shè)計技術(shù)及措施 3569次閱讀
- 高速數(shù)字系統(tǒng)的串音是怎么引起的?應(yīng)該如何控制和消除 3606次閱讀
- 如何選擇高速數(shù)字電路的PCB板材 4631次閱讀
- 簡析模擬電路與數(shù)字電路 1w次閱讀
- 數(shù)字電路比模擬電路的優(yōu)點 1.8w次閱讀
- 高速數(shù)字電路電源系統(tǒng)的EMC設(shè)計 638次閱讀
- 數(shù)字電路之時序電路 1.9w次閱讀
- 數(shù)字電路之數(shù)字集成電路IC 7052次閱讀
- 射頻和數(shù)字電路設(shè)計的區(qū)別 3440次閱讀
- 高速電路設(shè)計中時序計算方法與應(yīng)用實例 3967次閱讀
- EDA技術(shù)進(jìn)行數(shù)字電路設(shè)計 3740次閱讀
下載排行
本周
- 1常用電子元器件集錦
- 1.72 MB | 24485次下載 | 免費(fèi)
- 2ssd1306單片 CMOS OLED/PLED 驅(qū)動芯片中文手冊
- 1.66 MB | 5次下載 | 1 積分
- 3低壓降肖特基整流管SR340L數(shù)據(jù)手冊
- 0.78 MB | 2次下載 | 免費(fèi)
- 4高壓MOS管MDD12N65F/MDD12N65P數(shù)據(jù)手冊
- 2.36 MB | 2次下載 | 免費(fèi)
- 5FP6195 60V、800mA、480KHz異步降壓轉(zhuǎn)換器規(guī)格書
- 0.88 MB | 2次下載 | 免費(fèi)
- 6CPCI6310型復(fù)合視頻采集板資料
- 0.04 MB | 1次下載 | 免費(fèi)
- 7STM32F10xxx參考手冊
- 13.64 MB | 1次下載 | 1 積分
- 8PC2456高壓浪涌抑制器控制器數(shù)據(jù)手冊
- 3.03 MB | 1次下載 | 免費(fèi)
本月
- 1常用電子元器件集錦
- 1.72 MB | 24485次下載 | 免費(fèi)
- 2三相逆變主電路的原理圖和PCB資料合集免費(fèi)下載
- 27.35 MB | 111次下載 | 1 積分
- 3運(yùn)算放大器基本電路中文資料
- 1.30 MB | 16次下載 | 免費(fèi)
- 4蘋果iphone 11電路原理圖
- 4.98 MB | 12次下載 | 5 積分
- 5常用電子元器件介紹
- 3.21 MB | 10次下載 | 免費(fèi)
- 6EMC電路設(shè)計工程師必備的EMC基礎(chǔ)
- 0.42 MB | 6次下載 | 2 積分
- 7ssd1306單片 CMOS OLED/PLED 驅(qū)動芯片中文手冊
- 1.66 MB | 5次下載 | 1 積分
- 8相關(guān)協(xié)議信號總結(jié)
- 0.94 MB | 4次下載 | 免費(fèi)
總榜
- 1matlab軟件下載入口
- 未知 | 935130次下載 | 10 積分
- 2開源硬件-PMP21529.1-4 開關(guān)降壓/升壓雙向直流/直流轉(zhuǎn)換器 PCB layout 設(shè)計
- 1.48MB | 420064次下載 | 10 積分
- 3Altium DXP2002下載入口
- 未知 | 233089次下載 | 10 積分
- 4電路仿真軟件multisim 10.0免費(fèi)下載
- 340992 | 191390次下載 | 10 積分
- 5十天學(xué)會AVR單片機(jī)與C語言視頻教程 下載
- 158M | 183345次下載 | 10 積分
- 6labview8.5下載
- 未知 | 81591次下載 | 10 積分
- 7Keil工具M(jìn)DK-Arm免費(fèi)下載
- 0.02 MB | 73816次下載 | 10 積分
- 8LabVIEW 8.6下載
- 未知 | 65989次下載 | 10 積分
評論