完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>
SN75LVDT1422全雙工串行器/解串器包含一個(gè)14位串行器和一個(gè)14位解串器。串行器的操作獨(dú)立于解串器的操作。 14位串行器接受14條TTL輸入線,產(chǎn)生2個(gè)LVDS高速串行流和1個(gè)LVDS時(shí)鐘信號(hào)。 14位解串器接受3個(gè)LVDS輸入信號(hào)(2個(gè)高速串行流和1個(gè)LVDS時(shí)鐘信號(hào)),驅(qū)動(dòng)14個(gè)TTL數(shù)據(jù)信號(hào)和1個(gè)TTL時(shí)鐘。
串行器將14個(gè)數(shù)據(jù)位加載到寄存器中在輸入時(shí)鐘信號(hào)(CLK IN)的上升沿或下降沿。只能通過(guò)R /F選擇引腳選擇上升沿或下降沿操作。 CLK IN的頻率乘以七次,然后用于在7位片中卸載數(shù)據(jù)寄存器。然后將兩個(gè)高速串行流和一個(gè)鎖相時(shí)鐘(TCLK±)輸出到LVDS輸出驅(qū)動(dòng)器。 TCLK±的頻率與輸入時(shí)鐘CLK IN相同。
解串器接受兩條高速LVDS數(shù)據(jù)線上的數(shù)據(jù)。接收高速數(shù)據(jù)并以LVDS輸入時(shí)鐘(RCLK±)的七倍速率加載到寄存器中。然后以RCLK±速率將數(shù)據(jù)卸載到14位寬的LVTTL并行總線。 SN75LVDT1422在輸出時(shí)鐘(CLK OUT)的下降沿提供有效數(shù)據(jù)。
SN75LVDT1422為差分LVDS輸入提供三個(gè)終端電阻,從而最大限度地降低了成本和電路板空間,同時(shí)提供更好的整體信號(hào)完整性(SI)。數(shù)據(jù)總線在發(fā)送器的輸入端和接收器的輸出端看起來(lái)相同,數(shù)據(jù)傳輸對(duì)用戶是透明的。唯一的用戶干預(yù)如下:
可能使用TX ENABLE和RX ENABLE功能。 TX和RX ENABLE電路均為高電平有效輸入,可獨(dú)立使能串行器和解串器。禁用TX時(shí),LVDS輸出變?yōu)楦咦杩?。?dāng)RX被禁用時(shí),TTL輸出進(jìn)入已知的低電平狀態(tài)。
SN75LVDT1422的特點(diǎn)是在-10°C至70°C的自由空氣溫度范圍內(nèi)工作。
< /DIV>
小>
? |
---|
Device Type |
Protocols |
Operating Temperature Range (C) |
Package Group |
Package Size: mm2:W x L (PKG) |
Pin/Package |
? |
SN75LVDT1422 |
---|
Transceiver ? ? |
Channel-Link I ? ? |
-10 to 70 ? ? |
TQFP ? ? |
64TQFP: 144 mm2: 12 x 12(TQFP) ? ? |
64TQFP ? ? |