基于FPGA的數(shù)字波束形成技術(shù)的工程實現(xiàn)
2012年05月25日 10:33 來源:互聯(lián)網(wǎng) 作者:秩名 我要評論(0)
數(shù)字波束形成技術(shù)充分利用陣列天線所獲取的空間信息,通過信號處理技術(shù)使波束獲得超分辨率和低副瓣的性能,實現(xiàn)了波束的掃描、目標的跟蹤以及空間干擾信號的零陷,因而數(shù)字波束形成技術(shù)在雷達信號處理、通信信號處理以及電子對抗系統(tǒng)中得到了廣泛的應(yīng)用。數(shù)字波束形成是把陣列天線輸出的信號進行AD采樣數(shù)字化后送到數(shù)字波束形成器的處理單元,完成對各路信號的復(fù)加權(quán)處理,形成所需的波束信號。只要信號處理的速度足夠快,就可以產(chǎn)生不同指向的波束。由于數(shù)字波束形成一般是通過DSP或FPGA用軟件實現(xiàn)的,所以具有很高的靈活性和可擴展性。本文主要介紹了一個自適應(yīng)波束形成器的原理及其實現(xiàn)方法,結(jié)合當(dāng)今最先進的可編程芯片,包括數(shù)字信號處理器(DSP),現(xiàn)場可編程邏輯門陣列(FPGA)實現(xiàn)了數(shù)字波束形成,適用于如3坐標雷達系統(tǒng)等復(fù)雜陣列信號處理系統(tǒng)。其研制成果已應(yīng)用在多部相控陣雷達中,縮小了我國在這個領(lǐng)域與其他國家之間的差距,具有重要的經(jīng)濟意義和軍事意義。
1 數(shù)字波束形成系統(tǒng)的基本結(jié)構(gòu)
采用數(shù)字方法對陣元接收信號加權(quán)處理形成天線波束,陣列天線陣元的方向圖是全方向的,陣列的輸出經(jīng)過加權(quán)求和后,將陣列接收的方向增益聚集在一個方向上,相當(dāng)于形成了一個波束,這就是數(shù)字波束形成的物理意義。數(shù)字波束形成器一般由兩個主要部分組成,一部分是以數(shù)字信號處理器和自適應(yīng)算法為核心的最優(yōu)(次優(yōu))權(quán)值產(chǎn)生網(wǎng)絡(luò),另一部分是以動態(tài)自適應(yīng)加權(quán)網(wǎng)絡(luò)構(gòu)成的自適應(yīng)波束形成網(wǎng)絡(luò)。波束形成算法是波束形成的核心和理論基礎(chǔ),他通過接收的信號和一些先驗知識計算出加權(quán)因子,然后再對輸入的信號在波束形成網(wǎng)絡(luò)中進行加權(quán)處理完成波束形成。
當(dāng)進行多波束形成時,系統(tǒng)基本構(gòu)成如圖1所示。陣列天線每個陣元收到的信號經(jīng)過混頻、中放和正交相位檢波,變?yōu)檎灰曨l信號I和Q分量,再分別經(jīng)由AD變換器轉(zhuǎn)變?yōu)閿?shù)字量I和Q,將數(shù)字信號送入波束形成運算器,分別與N組權(quán)值進行復(fù)數(shù)乘法運算,即得到所需的N個波束通道的信號。數(shù)字波束形成運算器由FPGA通過編程實現(xiàn),主要進行權(quán)值的存儲和把各路波束所需的權(quán)值信息存儲于FPGA內(nèi)部的存儲模塊中,通過進行乘加運算,來實現(xiàn)多波束的產(chǎn)生。
本文選用Altera公司的STRATIX器件,及其仿真軟件QuartusⅡ4.1,運用VHDL語言與Altera的megafun-citions模塊化函數(shù)庫相結(jié)合編程設(shè)計來實現(xiàn)數(shù)字多波束形成器。文中舉例所用的天線陣為N陣元等距線陣,在數(shù)字波束形成部分要實現(xiàn)十路數(shù)字波束形成。
2 基于FPGA和ADSP器件的數(shù)字波束形成器的實現(xiàn)
2.1硬件組成
數(shù)字波束形成器由3片F(xiàn)PGA和1片ADSP-21060器件來實現(xiàn),其中第一片和第二片F(xiàn)PGA完成輸入接收通道的校正以及復(fù)數(shù)乘法累加運算并最終形成十個波束;第三片F(xiàn)PGA完成整個系統(tǒng)的的時序和模式控制并將前兩片F(xiàn)PGA運算的結(jié)果合成后輸出,需要時副瓣對消的運算也在這一片完成。ADSP-21060器件主要完成接收通道校正系數(shù)和波束形成系數(shù)的實時計算,需要時進行副瓣對消系數(shù)的計算和發(fā)射通道校正運算。系統(tǒng)組成框圖如圖2所示。
其中總線上的標號解釋如下:
1:輸入的多通道A/D中頻采樣后的數(shù)字信號;
2:第三片F(xiàn)PGA傳輸控制信號給前兩片F(xiàn)PGA;
3:前兩片F(xiàn)PGA乘法累加運算結(jié)果輸出到第三片F(xiàn)PGA;
4,5,6:ADSP-21060與FPGA的數(shù)據(jù)總線;
7:數(shù)字波束形成器的最終輸出數(shù)據(jù);
8:外部輸入的模式控制信號。
為了讓硬件平臺具有很強的通用性,對于FPGA器件,選用了Altera公司含有大容量片內(nèi)RAM和硬件乘法器的Stratix系列的EPlS60芯片,該芯片有18個硬件乘法器模塊,內(nèi)部存儲空間達到5 215 kb,邏輯單元數(shù)達到了57 120 les,完全能滿足此波束形成器的實現(xiàn),并能利用冗余空間放置其他運算單元和控制模塊,基本實現(xiàn)了系統(tǒng)的集成化模塊化設(shè)計。且此器件的運算頻率完全滿足需要,片內(nèi)大量的剩余資源空間可以提供給后續(xù)部分的使用。
最終3片F(xiàn)PGA芯片的資源占用情況分別為:對于FPGAl芯片,編譯后的資源為占用18個硬件乘法單元,占用1 680 kb/s片內(nèi)存儲空間,占用邏輯資源16 791 les;對于FPGA2芯片,編譯后的資源為占用18個硬件乘法單元,占用1 680 kb片內(nèi)存儲空間,占用邏輯資源15 608 les;對于FPGA3芯片,編譯后的資源占用為占用0個硬件乘法單元,占用103 kb片內(nèi)存儲空間,占用邏輯資源7 599 les。由以上具體數(shù)據(jù)可見,對于FPGA1和FPGA2芯片,因為需要做大量的乘法累加運算,芯片的硬件乘法單元已全部占用,但片內(nèi)存儲空間只占用了32%,邏輯單元最多也只占用了不到30%。
上周熱點文章排行榜
上周資料下載排行榜
論壇熱帖
- 7種你從沒想過的LED照明應(yīng)用,最后一個亮瞎了 assingle
- 2012,我們畢業(yè)啦-畢業(yè)季分享活動正式上線 assingle
- 【博客分享季】 我的單片機入門 kisswo
- 在辦公室里自制一個植物鍵盤 assingle
- 碉堡了,這是5星級賓館的標準阿~ 東十三少
- 點亮iphone4 LOGO燈純手工版 技術(shù)強帖?。?!秒殺技術(shù)宅! 心如明鏡
- 【我們畢業(yè)啦】二逼青歡樂多-畢業(yè)照片回顧 cch6213
- 話說今天終于收到耳機了,曬圖 小鷹fighting
- 精彩創(chuàng)意分享:回形針U盤 assingle
- FPGA設(shè)計大賽設(shè)計方案提交規(guī)則和截止時間須知 wangka
熱門博文
創(chuàng)新實用技術(shù)專題
熱評
- LM3S9B96開發(fā)板手冊及原理圖
- STM32F103ZET6紅牛電路圖
- 高通發(fā)布全新設(shè)計DragonBoard板
- NI推出Single-Board RIO嵌入式介面
- protel99se正式漢化版免費下載
- hi3515海思原版原理圖
- matlab 7.0軟件下載(免費破解版)
- TX-1C型單片機開發(fā)板原理圖
- 三菱A500變頻器原理圖
- 三相IGBT全橋隔離驅(qū)動電源設(shè)計
博文
- 問什么郵箱激活不了
- 八成大學(xué)生認同先就業(yè)后擇業(yè)
- 我的心路
- 為什么郵箱激活不了
- 你是否曾這樣傷害過一個人?
- 2012.5.12 第一個DS18B20程序
- 到底有多少人在校園里浪費青春
- 到底有多少人在校園里浪費青春
- 藍牙技術(shù)越來越雞肋
- 【博客分享季】 我的單片機入門
帖子
- 【博客分享季】 我的單片機入門 kisswo
- 7種你從沒想過的LED照明應(yīng)用,最后一個亮瞎了 assingle
- 工程師應(yīng)該掌握的20個模擬電路 nf10000000
- 在辦公室里自制一個植物鍵盤 assingle
- labview設(shè)計憤怒的小鳥 海角一客
- 點亮iphone4 LOGO燈純手工版 技術(shù)強帖?。?!秒殺技術(shù)宅! 心如明鏡
- 發(fā)布《精通LabVIEW虛擬一起程序設(shè)計》暨-【送書活動預(yù)告】 assingle
- 2011全國虛擬儀器設(shè)計大賽獲獎作品集 大唐后裔
- 本人設(shè)計的一款游戲耳機,給大家分享一下 qiu4466
- 【我們畢業(yè)啦】二逼青歡樂多-畢業(yè)照片回顧 cch6213
用戶評論
查看全部 條評論
查看全部 條評論>>