壓縮算法的類型和應(yīng)用
壓縮算法是一種通過(guò)減少數(shù)據(jù)量來(lái)節(jié)省存儲(chǔ)空間或傳輸數(shù)據(jù)的技術(shù)。壓縮算法可以分為兩種類型:有損壓縮和無(wú)損....
Huffman壓縮算法概述和詳細(xì)流程
Huffman壓縮算法是一種基于字符出現(xiàn)頻率的編碼算法,通過(guò)構(gòu)建Huffman樹,將出現(xiàn)頻率高的字符....
如何在Matlab中實(shí)現(xiàn)不同窗低通濾波器的設(shè)計(jì)?
在Matlab中使用漢明窗設(shè)計(jì)低通濾波器可以通過(guò)fir1函數(shù)實(shí)現(xiàn)。漢明窗通常用于設(shè)計(jì)濾波器,可以提供....

100分的Calibre只發(fā)揮了60分的作用?
Siemens的Calibre是業(yè)內(nèi)權(quán)威的版圖驗(yàn)證軟件,被各大Foundry廠廣泛認(rèn)可。用戶可以直接....

時(shí)序分析的基本概念
Setup time (建立時(shí)間)是數(shù)據(jù)信號(hào)(D)在時(shí)鐘事件(這里以時(shí)鐘上升沿為例)發(fā)生之前保持穩(wěn)定....

算法仿真短時(shí)間使用量波動(dòng)巨大?
近幾年,無(wú)線通信芯片成為了算法業(yè)務(wù)的最大甲方。因?yàn)檫@類芯片的信號(hào)編解碼與頻譜遷移時(shí)方式十分復(fù)雜,再加....
基于國(guó)產(chǎn)ARM與低成本FPGA高速通信的3種方案
對(duì)于成本不敏感且通信速率要求的較高分立式ARM+FPGA場(chǎng)合,一般使用PCIe通信接口。但對(duì)成本敏感....
物理實(shí)現(xiàn)流有三個(gè)主要輸入
設(shè)計(jì)約束(例如系統(tǒng)時(shí)鐘定義和時(shí)鐘延遲,多個(gè)周期路徑,輸入和輸出延遲,最小和最大路徑延遲,輸入過(guò)渡和輸....
什么是圖像距?如何計(jì)算圖像距?
圖像距是圖像像素強(qiáng)度的加權(quán)平均值。選擇一個(gè)簡(jiǎn)單的示例來(lái)理解前面的語(yǔ)句。
GPMC并口簡(jiǎn)介、特點(diǎn)及應(yīng)用案例
GPMC(General Purpose Memory Controller)是TI處理器特有的通用....
Synopsys系列工具包含
任何ASIC設(shè)計(jì)的核心都包含一組邏輯單元的工藝庫(kù),庫(kù)可以包含每個(gè)單元的功能描述、時(shí)序、面積及其他相關(guān)....
BM3D算法學(xué)習(xí)
如果能夠精確地獲得噪聲,用輸入圖像減去噪聲就可以恢復(fù)出原始圖像。但實(shí)際中除非明確地知道噪聲生成的方式....
晶體管很容易壞掉嗎
在計(jì)算機(jī)的一生中,CPU壞的概率極小。正常使用的情況下,就算其他主要的電腦配件都?jí)牧耍珻PU都不會(huì)壞....
關(guān)于FPGA中的設(shè)計(jì)思維
鎖存器是個(gè)“奇葩”的器件,在FPGA邏輯設(shè)計(jì)中很避諱;在ASIC設(shè)計(jì)中,以前很喜歡(因?yàn)槊娣e?。F(xiàn)....
5個(gè)FPGA基本概念問(wèn)答
1、什么是Setup 和Holdup時(shí)間? 答:Setup/hold time 是測(cè)試芯片對(duì)輸入信號(hào)....
基于ZYNQ的能源電力解決方案
一、背景說(shuō)明 近年來(lái),“工業(yè)互聯(lián)網(wǎng)”技術(shù)在能源電力行業(yè)得到了長(zhǎng)足發(fā)展。隨著能源互聯(lián)網(wǎng)信息一體化、電力....

數(shù)字信號(hào)處理可以解決的挑戰(zhàn)
? 1 模擬信號(hào)處理 也許最簡(jiǎn)單的模擬信號(hào)處理示例是圖 1 中所示的熟悉的 RC 電路。 該電路充當(dāng)....

CMOS圖像傳感器框架圖及優(yōu)缺點(diǎn)
圖像傳感器是數(shù)字成像系統(tǒng)的主要構(gòu)建塊之一,對(duì)整個(gè)系統(tǒng)性能有很大影響。兩種主要類型的圖像傳感器是電荷耦....

如何夾帶modelsim的仿真波形白底黑線
Modelsim使用技巧—波形白底黑線設(shè)置 在發(fā)表期刊或者論文時(shí),我們需要夾帶modelsim的仿真....
關(guān)于modelsim里那些你不知道的常用仿真小技巧
1 信號(hào)歸類 選中需要?dú)w類的信號(hào),右擊選擇group,然后命名 取消group,右擊group名,然....

探究Modelsim仿真--波形狀態(tài)機(jī)名稱顯示
在通常的modelsim波形仿真中,狀態(tài)機(jī)的顯示為16進(jìn)制,如 3‘h1。如下圖所示str_cur為....

Verilog如何實(shí)現(xiàn)一階sigma_delta DAC
一階 sigma-delta 調(diào)制器類似于 PWM,但如果需要對(duì)其進(jìn)行濾波,則具有更好的頻率響應(yīng),因....
淺析基于verilog如何實(shí)現(xiàn)PWM DAC
PWM 采用任意寬度的輸入值,并創(chuàng)建只有一位寬度的輸出。使用自由運(yùn)行計(jì)數(shù)器的 PWM,這是能做的最簡(jiǎn)....

模擬集成電路的設(shè)計(jì)是什么 設(shè)計(jì)過(guò)程如何
首先模擬IC設(shè)計(jì)與數(shù)字IC設(shè)計(jì)上有很大的不同。數(shù)字IC的設(shè)計(jì)大多是在抽象的層次上完成的,這些層次的系....

為何CPU主頻比FPGA快還要說(shuō)可以幫助CPU加速?
主頻只是影響計(jì)算速度的一個(gè)因素,并不是全部。在執(zhí)行一些計(jì)算密集型的任務(wù)場(chǎng)景中,F(xiàn)PGA的計(jì)算速度是更....
探究ARM的起源 Acorn電腦簡(jiǎn)史及FPGA實(shí)現(xiàn)
歷史 沒(méi)人會(huì)記得什么時(shí)候ARM公司的各類“IP”已經(jīng)進(jìn)入到生活中各類平臺(tái)中,手機(jī)(CPU)、電腦(E....