99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

賽靈思公司宣布其Zynq UltraScale+ RFSoC系列開(kāi)始發(fā)貨

Xilinx賽靈思官微 ? 來(lái)源:djl ? 作者:賽靈思 ? 2019-07-29 11:54 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

All Programmable技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今日宣布其Zynq UltraScale+ RFSoC 系列開(kāi)始發(fā)貨,該系列是通過(guò)一個(gè)突破性的架構(gòu)將 RF 信號(hào)鏈集成在一個(gè)單芯片 SoC 中,致力于加速 5G 無(wú)線、有線 Remote-PHY 及其它應(yīng)用的實(shí)現(xiàn)?;?16nm UltraScale+ MPSoC 架構(gòu)的 All Programmable RFSoC 在單芯片上集成 RF 數(shù)據(jù)轉(zhuǎn)換器,可將系統(tǒng)功耗和封裝尺寸減少最高達(dá) 50%~70%,而且其軟判決前向糾錯(cuò) (SD-FEC) 內(nèi)核可滿足 5G 和 DOCSIS 3.1 標(biāo)準(zhǔn)要求。隨著芯片樣片向多家客戶發(fā)貨, Zynq UltraScale+ RFSoC 系列早期試用計(jì)劃現(xiàn)已啟動(dòng)。

用于 RF 信號(hào)鏈的片上系統(tǒng)

Zynq RFSoC 將 RF 數(shù)據(jù)轉(zhuǎn)換器、SD-FEC 內(nèi)核以及高性能 16nm UltraScale+ 可編程邏輯和 ARM 多處理系統(tǒng)完美集成在一起打造出了一個(gè)全面的模數(shù)信號(hào)鏈。射頻-數(shù)字信號(hào)調(diào)節(jié)與處理通常分派給不同的獨(dú)立子系統(tǒng)中,但 Zynq UltraScale+ RFSoC 將模擬、數(shù)字和嵌入式軟件設(shè)計(jì)集成到單個(gè)單芯片器件上,實(shí)現(xiàn)了高度的系統(tǒng)穩(wěn)健性。該系列器件具有如下特性:

● 8 個(gè) 4GSPS 或 16 個(gè) 2GSPS 12 位 ADC

●8-16 個(gè) 6.4GSPS 14 位 DAC

●SD-FEC 內(nèi)核、LDPC 和 Turbo 編解碼器完美集成在一起,可滿足 5G 和 DOCSIS3.1 標(biāo)準(zhǔn)要求

●ARM 處理子系統(tǒng),采用四核 Cortex-A53 和雙核 Cortex-R5

●16nm UltraScale+ 可編程邏輯配有集成 Nx100G 內(nèi)核

●多達(dá) 930,000 個(gè)邏輯單元和超過(guò) 4,200 個(gè) DSP Slice

賽靈思通信業(yè)務(wù)主管總監(jiān) Gilles Garcia 介紹 Zynq RFSoC

Zynq RFSoC 系列支持的應(yīng)用包括 massive-MIMO 的遠(yuǎn)端射頻單元、毫米波移動(dòng)回程、5G 基帶、固定無(wú)線訪問(wèn)、有線 Remote-PHY 節(jié)點(diǎn)、測(cè)試測(cè)量、衛(wèi)星通信等高性能 RF 應(yīng)用。

5G 無(wú)線

Zynq UltraScale+ RFSoC 器件能為下一代無(wú)線基礎(chǔ)架構(gòu)提供帶寬密集型系統(tǒng)。如果沒(méi)有系統(tǒng)級(jí)的突破,5 倍帶寬、100 倍用戶數(shù)據(jù)速率、1000 倍網(wǎng)絡(luò)容量等在內(nèi)的 5G 要求均無(wú)法實(shí)現(xiàn)。Zynq UltraScale+ RFSoC 集成了分立式 RF 數(shù)據(jù)轉(zhuǎn)換器和信號(hào)鏈優(yōu)化技術(shù),這樣 Massive-MIMO 的遠(yuǎn)端射頻單元、無(wú)線回程和固定無(wú)線訪問(wèn)不僅可實(shí)現(xiàn)高信道密度,而且還能將功耗和封裝尺寸減小 50%-75%。在 5G 基帶應(yīng)用中,多個(gè)集成 SD-FEC 內(nèi)核相對(duì)于軟核實(shí)現(xiàn)方案而言,可將系統(tǒng)吞吐量提升 10-20 倍,并可滿足嚴(yán)格的功耗和散熱要求。

有線 Remote-PHY

同樣,在下一代有線寬帶服務(wù)領(lǐng)域,Zynq RFSoC 也實(shí)現(xiàn)了封裝尺寸、能效和硬件靈活性的完美組合,可支持 Remote-PHY 系統(tǒng)。分布式訪問(wèn)架構(gòu)推動(dòng) DOCSIS 3.x PHY 功能從集中頭端設(shè)備轉(zhuǎn)移到靠近消費(fèi)者的 Remote-PHY 節(jié)點(diǎn)。通過(guò)用無(wú)所不在的以太網(wǎng)傳輸取代低效的模擬光傳輸,網(wǎng)絡(luò)的容量、規(guī)模和性能得到了大幅提升。通過(guò) RF 集成和支持 LDPC FEC 的信號(hào)鏈,RFSoC 能確保靈活的 R-PHY 部署,從而可滿足 DOCSIS3.1 更高的頻譜效率要求。

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 賽靈思
    +關(guān)注

    關(guān)注

    33

    文章

    1797

    瀏覽量

    132348
  • 單芯片
    +關(guān)注

    關(guān)注

    3

    文章

    462

    瀏覽量

    35195
  • 5G
    5G
    +關(guān)注

    關(guān)注

    1360

    文章

    48813

    瀏覽量

    573712
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    高性能緊湊型 RFSoC FPGA 開(kāi)發(fā)平臺(tái) AXW22,重塑射頻開(kāi)發(fā)體驗(yàn)

    UltraScale+? RFSoC FPGA 射頻開(kāi)發(fā)平臺(tái) AXW22) 和所有 RFSoC 平臺(tái)一樣,ALINX AXW22 天然具有一體化設(shè)計(jì)的優(yōu)勢(shì),采用的? AMD
    的頭像 發(fā)表于 06-24 10:24 ?202次閱讀
    高性能緊湊型 <b class='flag-5'>RFSoC</b> FPGA 開(kāi)發(fā)平臺(tái) AXW22,重塑射頻開(kāi)發(fā)體驗(yàn)

    AMD Spartan UltraScale+ FPGA 開(kāi)始量產(chǎn)出貨

    高 I/O、低功耗及先進(jìn)的安全功能,適用于成本敏感型邊緣應(yīng)用 AMD 很高興宣布,Spartan UltraScale+ 成本優(yōu)化型系列的首批器件現(xiàn)已投入量產(chǎn)! 三款最小型的器件——SU10P
    的頭像 發(fā)表于 06-18 10:32 ?1176次閱讀
    AMD Spartan <b class='flag-5'>UltraScale+</b> FPGA <b class='flag-5'>開(kāi)始</b>量產(chǎn)出貨

    一板多能,AXRF49 定義新一代 RFSoC FPGA 開(kāi)發(fā)平臺(tái)

    時(shí),面臨的主要問(wèn)題。 AXRF49 正是為解決這些瓶頸而來(lái)——它依托于 AMD 第三代 Zynq UltraScale+ RFSoC ZU49DR,整合了: 16 通道 14 位高性能 ADC/DAC
    的頭像 發(fā)表于 06-05 09:20 ?261次閱讀
    一板多能,AXRF49 定義新一代 <b class='flag-5'>RFSoC</b> FPGA 開(kāi)發(fā)平臺(tái)

    Xilinx Ultrascale系列FPGA的時(shí)鐘資源與架構(gòu)解析

    Ultrascale開(kāi)發(fā)的支持包含步進(jìn)功能的增強(qiáng)型FPGA架構(gòu),相比7系列的28nm工藝,Ult
    的頭像 發(fā)表于 04-24 11:29 ?1002次閱讀
    Xilinx <b class='flag-5'>Ultrascale</b><b class='flag-5'>系列</b>FPGA的時(shí)鐘資源與架構(gòu)解析

    直采+異構(gòu),看 RFSoC FPGA 開(kāi)發(fā)板 AXW49 如何應(yīng)對(duì)射頻信號(hào)處理高要求

    UltraScale+? RFSoC Gen3 ? XCZU49DR? 芯片的 16 通道 14 位 2.5GSPS ADC 與 16 通道 14 位 9.85GSPS DAC,實(shí)
    的頭像 發(fā)表于 03-12 17:57 ?616次閱讀
    直采+異構(gòu),看 <b class='flag-5'>RFSoC</b> FPGA 開(kāi)發(fā)板 AXW49 如何應(yīng)對(duì)射頻信號(hào)處理高要求

    AMD Zynq RFSoC賦能富士通ORAN無(wú)線電產(chǎn)品

    富士通采用 AMD Zynq RFSoC 數(shù)字前端( DFE )器件來(lái)提供具有成本效益、高容量和高能效的無(wú)線電,以滿足不同市場(chǎng)需求。
    的頭像 發(fā)表于 03-12 17:12 ?779次閱讀

    快訊|工信部科技司副司長(zhǎng)趙超凡一行調(diào)研公司西克魔邇

    2月13日下午,工信部科技司趙超凡副司長(zhǎng)率專(zhuān)項(xiàng)調(diào)研組蒞臨公司西克魔邇指導(dǎo)工作。
    的頭像 發(fā)表于 03-03 13:27 ?674次閱讀
    <b class='flag-5'>賽</b><b class='flag-5'>思</b>快訊|工信部科技司副司長(zhǎng)趙超凡一行調(diào)研<b class='flag-5'>賽</b><b class='flag-5'>思</b>子<b class='flag-5'>公司</b>西克魔邇

    低溫失效的原因,有沒(méi)有別的方法或者一些見(jiàn)解?

    低溫失效的原因,有沒(méi)有別的方法或者一些見(jiàn)解。就是芯片工作溫度在100°--40°區(qū)間,然后呢我們到了0°以下就不工作了,然后在低溫的情況下監(jiān)測(cè)了電流和電壓都正常,頻率也都正常,頻率不是FPGA的頻率是晶振的頻率,焊接的話七
    發(fā)表于 12-30 16:28

    Zynq UltraScale+ MPSoC數(shù)據(jù)手冊(cè)

    電子發(fā)燒友網(wǎng)站提供《Zynq UltraScale+ MPSoC數(shù)據(jù)手冊(cè).pdf》資料免費(fèi)下載
    發(fā)表于 12-30 14:37 ?2次下載

    針對(duì)ZYNQ+ULTRASCALE的FPGA供電的一些疑問(wèn)求解答

    針對(duì)ZYNQ+ULTRASCALE的FPGA供電一些疑問(wèn)(比如XCZU15EG-FFVB1156I型號(hào)): 1:這個(gè)芯片的輸出配置可以通過(guò)I2C接口進(jìn)行配置,有個(gè)疑問(wèn),就是板子在SMT貼片回來(lái)以后
    發(fā)表于 12-02 08:02

    時(shí)序約束一主時(shí)鐘與生成時(shí)鐘

    一、主時(shí)鐘create_clock 1.1 定義 主時(shí)鐘是來(lái)自FPGA芯片外部的時(shí)鐘,通過(guò)時(shí)鐘輸入端口或高速收發(fā)器GT的輸出引腳進(jìn)入FPGA內(nèi)部。對(duì)于7系列的器件,主時(shí)鐘必須手動(dòng)
    的頭像 發(fā)表于 11-29 11:03 ?1394次閱讀
    時(shí)序約束一主時(shí)鐘與生成時(shí)鐘

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評(píng)估套件

    AMD/Xilinx Zynq? UltraScale+ ? MPSoC ZCU102 評(píng)估套件可快速啟動(dòng)汽車(chē)、工業(yè)、視頻和通信應(yīng)用設(shè)計(jì)。AMD/Xilinx MPSoC ZCU102 評(píng)估套件采用
    的頭像 發(fā)表于 11-20 15:32 ?1601次閱讀
    AMD/Xilinx <b class='flag-5'>Zynq</b>? <b class='flag-5'>UltraScale+</b> ? MPSoC ZCU102 評(píng)估套件

    為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電

    電子發(fā)燒友網(wǎng)站提供《為Xilinx? Zynq?UltraScale?系列多處理器中的VCCINT_VCU軌供電.pdf》資料免費(fèi)下載
    發(fā)表于 09-25 10:54 ?0次下載
    為Xilinx? <b class='flag-5'>Zynq</b>?<b class='flag-5'>UltraScale</b>?<b class='flag-5'>系列</b>多處理器中的VCCINT_VCU軌供電

    使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電

    電子發(fā)燒友網(wǎng)站提供《使用TPS65086x PMIC為Xilinx Zynq UltraScale MPSoC供電.pdf》資料免費(fèi)下載
    發(fā)表于 09-21 11:11 ?0次下載
    使用TPS65086x PMIC為Xilinx <b class='flag-5'>Zynq</b> <b class='flag-5'>UltraScale</b> MPSoC供電

    THS4503ID只要一上電就開(kāi)始發(fā)燙,是正常的嗎?

    THS4503ID的電源大小跟參考設(shè)計(jì)一樣,+9V和-4V,Vocm=2.5V,只要一上電,開(kāi)始發(fā)燙,測(cè)了一下THS4503ID的輸出端,跟Vocm一樣大,這么燙,是不是正常的?
    發(fā)表于 09-02 08:13