99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線(xiàn)課程
  • 觀(guān)看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于搭建一種具有優(yōu)秀可移植性的高性能通用軟件無(wú)線(xiàn)電平臺(tái)的目的

3X1L_gh_f97d258 ? 來(lái)源:lp ? 2019-04-15 12:42 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

摘要:本論文基于搭建一種具有優(yōu)秀可移植性的高性能通用軟件無(wú)線(xiàn)電平臺(tái)的目的。以亞諾德半導(dǎo)體有限公司的射頻捷變收發(fā)器AD9364為核心器件代替由分立器件搭建射頻收發(fā)端,并采用了在Vivado環(huán)境用HDL語(yǔ)言對(duì)FPGA進(jìn)行開(kāi)發(fā)的方法,完成了對(duì)AD9364的控制和數(shù)據(jù)收發(fā)操作。FPGA與AD9364間的控制通路分別采用了利用UART接口,以及利用ROMIP核的進(jìn)行AD9364寄存器配置的兩種方法,數(shù)據(jù)接口采用了LVDS兼容模式。利用此平臺(tái)實(shí)現(xiàn)了16APSK調(diào)制。平臺(tái)通過(guò)資源占用分析和系統(tǒng)收發(fā)試驗(yàn)。得出了通用軟件無(wú)線(xiàn)電平臺(tái)的能完成數(shù)據(jù)收發(fā)且具有優(yōu)秀可移植性的結(jié)論。

軟件無(wú)線(xiàn)電的概念最早由美國(guó)MITRE公司的Joe.Mitola于1992年5月在美國(guó)國(guó)家遠(yuǎn)程會(huì)議上提出,其基本思想是以硬件平臺(tái)作為無(wú)線(xiàn)電通信的基礎(chǔ),通過(guò)軟件編程的方式在此硬件平臺(tái)上實(shí)現(xiàn)可定制的無(wú)線(xiàn)電功能。軟件無(wú)線(xiàn)電系統(tǒng)具有數(shù)字化、可編程性、模塊化、可擴(kuò)展性和開(kāi)放性的特點(diǎn),使其在包括通信、雷達(dá)、導(dǎo)航等無(wú)線(xiàn)電應(yīng)用領(lǐng)域都得到廣泛的認(rèn)可和應(yīng)用[1-4]。

目前主要有兩種軟件無(wú)線(xiàn)電方案:一種方案是基于分立器件搭建硬件平臺(tái),這種方案會(huì)導(dǎo)致整個(gè)系統(tǒng)結(jié)構(gòu)復(fù)雜,功耗大,成本高,另外這種方案的通用性差,針對(duì)不同的應(yīng)用環(huán)境需要重新設(shè)計(jì)硬件平臺(tái);另一種方案是采用高集成度器件完成多種功能,能降低成本和功耗,提高開(kāi)發(fā)效率[5-7]。亞諾德半導(dǎo)體有限公司聯(lián)手賽靈思(Xilinx)公司推出的AD9364便是這樣一款高集成度高性能的射頻捷變收發(fā)器[8-9]。

文中主要設(shè)計(jì)了一種基于A(yíng)D9364的通用軟件無(wú)線(xiàn)電平臺(tái)方案,完成了該系統(tǒng)的FPGA實(shí)現(xiàn),利用此系統(tǒng)實(shí)現(xiàn)了16APSK調(diào)制器。且進(jìn)行了相關(guān)的資源消耗評(píng)估和性能測(cè)試。

1 總體方案設(shè)計(jì)此平臺(tái)以AD9364和FPGA為核心。選用Xilinx公司帶有Kintex-7系列XC7K325T芯片的KC705評(píng)估板以及AD9364配套的AD-FMCOMMS4-EBZ評(píng)估套件,二者通過(guò)FMC連接。FPGA外聯(lián)PC和用戶(hù)終端機(jī)。接收時(shí),無(wú)線(xiàn)信號(hào)經(jīng)過(guò)天線(xiàn)、雙工器、低噪聲放大器(LowNoiseAmplifier,LNA)通過(guò)AD9364,進(jìn)入FPGA;發(fā)射時(shí),F(xiàn)PGA通過(guò)AD9364經(jīng)過(guò)功率放大器(PowerAmplifier,PA)、雙工器、天線(xiàn)發(fā)射無(wú)線(xiàn)信號(hào)。雙工器隔離發(fā)射和接收訊號(hào)。PC協(xié)助FPGA完成對(duì)AD9364的控制;用戶(hù)終端機(jī)產(chǎn)生數(shù)據(jù)源,并完成后續(xù)的信號(hào)和數(shù)據(jù)處理。系統(tǒng)框圖如圖1所示。

圖1 系統(tǒng)框圖

系統(tǒng)包括兩個(gè)通路:控制通路和數(shù)據(jù)通路。FPGA功能模塊及接口如圖2所示。

圖2 FPGA功能模塊及接口

控制通路完成對(duì)AD9364內(nèi)部寄存器的寫(xiě)入、讀取和校驗(yàn)等工作。要求能完成兩種配置寄存器配置方式:通過(guò)外部接口配置和通過(guò)固化在FPGA內(nèi)部的配置信息配置。為保證在調(diào)試階段AD9364參數(shù)實(shí)時(shí)可調(diào),要求可通過(guò)外部接口對(duì)AD9364進(jìn)行控制;為在實(shí)際運(yùn)行中減少對(duì)外部依賴(lài),要求系統(tǒng)可獨(dú)立對(duì)AD9364進(jìn)行控制。

控制通路包括6個(gè)模塊:通用異步收發(fā)傳輸器(UniversalAsynchronousReceiver/Transmitter,UART)模塊、一級(jí)指令解析模塊、只讀存儲(chǔ)器(Read-OnlyMemory,ROM)及ROM控制模塊、二級(jí)指令解析和控制模塊以及串行外設(shè)接口(SerialPeripheralInterface,SPI)讀寫(xiě)模塊。AD9364的指令有兩種方式獲得。第一種方式是攜帶有寄存器信息的數(shù)據(jù)由UART口進(jìn)入FPGA,UART模塊完成對(duì)數(shù)據(jù)的接收,送入一級(jí)指令解析和編碼模塊,得到AD9364的指令。第二種方式是由ROM及ROM控制模塊讀取BlockMemoryGeneratorIP核[10],產(chǎn)生AD9364的指令。二級(jí)指令解析和控制模塊接收AD9364的指令,控制SPI模塊的收發(fā)操作,并能完成等待校準(zhǔn)等工作。若為讀取操作時(shí),此模塊能控制讀回的數(shù)據(jù)經(jīng)過(guò)一級(jí)指令解析模塊,通過(guò)UART模塊發(fā)出。數(shù)據(jù)通路包括數(shù)據(jù)發(fā)送和數(shù)據(jù)接收兩部分。

AD9364的并行數(shù)據(jù)接口有兩種工作模式可選:標(biāo)準(zhǔn)CMOS兼容模式或低電壓差分信號(hào)(Low-VoltageDifferentialSignaling,LVDS)兼容模式。由于LVDS兼容模式能提供更高的數(shù)據(jù)傳輸速率,因此采用此種模式。發(fā)送模塊接收來(lái)自基帶處理器的數(shù)據(jù),轉(zhuǎn)換成LVDS形式的信號(hào),發(fā)送給AD9364;接收模塊接收來(lái)自AD9364的LVDS形式的信號(hào),還原為I、Q的形式,送入基帶處理器。

2 AD9364性能及結(jié)構(gòu)AD9364支持時(shí)分雙工(TimeDivisionDuplexing,TDD)和頻分雙工(FrequencyDivisionDual,F(xiàn)DD),工作頻率范圍70MHz到6.0GHz,支持通道帶寬范圍為200kHz以下至56MHz。集成射頻前端和部分信號(hào)處理功能,采用零中頻架構(gòu),內(nèi)部包括單通道直接變頻射頻接收器和發(fā)射器、模擬濾波器ADCDAC以及系統(tǒng)校準(zhǔn)功能[11-14]。其內(nèi)部結(jié)構(gòu)如圖3所示[15]。

3 控制通路設(shè)計(jì)控制通路由UART模塊、一級(jí)指令解析模塊、ROM及ROM控制模塊、二級(jí)指令解析和控制模塊、SPI模塊組成。其中系統(tǒng)將指令解析部分分為兩級(jí),提升了系統(tǒng)的兼容性。

圖3 AD9364功能框圖

3.1 一級(jí)指令解析模塊一級(jí)指令解析模塊在UART配置方式時(shí)工作,完成對(duì)UART接收數(shù)據(jù)的初步解析,獲取系統(tǒng)級(jí)的操作碼和操作數(shù),遞交給二級(jí)指令解析和控制模塊,當(dāng)進(jìn)行讀取操作時(shí)可執(zhí)行其逆過(guò)程,生成相應(yīng)自己送入U(xiǎn)ART模塊。由于UART接口一次只能發(fā)送8位信息,而AD9364的寄存器地址為10位,數(shù)據(jù)為8位,加上操作碼,需要UART發(fā)送多次信息才能得到一次完成指令。因此,設(shè)計(jì)采用如表1的格式組合UART字節(jié)。

表1 UART 字節(jié)格式

將6個(gè)UART字節(jié)作為一條完整指令,7至4位為字節(jié)序號(hào),低四位攜帶指令。將第一字節(jié)的低四位設(shè)為系統(tǒng)級(jí)操作碼OPCODE,0x0代表配置AD9364。后5個(gè)字節(jié)低四位存儲(chǔ)AD9364的指令cfg_cmd。

3.2 ROM 及ROM 控制模塊ROM及ROM控制模塊在通過(guò)ROM控制AD9364時(shí)工作,通過(guò)狀態(tài)機(jī)控制,在ROM中讀取一條指令,待執(zhí)行完成后讀取一下條指令,直到最后一條指令執(zhí)行完成。ROM控制狀態(tài)機(jī)如圖4所示。

3.3 二級(jí)指令解析和控制模塊二級(jí)指令解析和控制模塊,接收來(lái)自一級(jí)指令解析模塊或ROM 及ROM 控制模塊的系統(tǒng)級(jí)操作數(shù)cfg_cmd,解析得到ad9364的操作碼cmd_op,寄存器數(shù)據(jù)和地址。若為讀操作,可執(zhí)行其逆過(guò)程。

圖4 ROM配置狀態(tài)機(jī)

cfg_cmd的格式如圖5所示。

圖5 cfg_cmd格式

模塊根據(jù)指令cfg_cmd中的cmd_op獲取需要完成的操作,通過(guò)限狀態(tài)機(jī)控制SPI模塊完成相應(yīng)操作。狀態(tài)機(jī)如圖6所示。此狀態(tài)機(jī)控制整個(gè)系統(tǒng)完成寄存器寫(xiě)、寄存器讀、等待和寄存器校驗(yàn)操作寄存器寫(xiě)操作將數(shù)據(jù)寫(xiě)入AD9364相應(yīng)地址的寄存器中;寄存器讀操作讀取AD9364相應(yīng)地址的寄存器的值,并通過(guò)UART接口將此寄存器的地址和值發(fā)出;等待操作時(shí),系統(tǒng)停止工作一段時(shí)間;寄存器校驗(yàn)操作首先讀取相應(yīng)地址的寄存器內(nèi)的值,檢測(cè)其中的校驗(yàn)位是否滿(mǎn)足校驗(yàn)值,若滿(mǎn)足即校驗(yàn)通過(guò),若不滿(mǎn)足則等待一段時(shí)間后再次讀取校驗(yàn),如此循環(huán),直到校驗(yàn)通過(guò)或超時(shí)校驗(yàn)失敗。

圖6 控制狀態(tài)機(jī)

4 數(shù)據(jù)通路設(shè)計(jì)數(shù)據(jù)通路包括數(shù)據(jù)發(fā)送和數(shù)據(jù)接收兩部分。數(shù)據(jù)源模塊產(chǎn)生要傳輸?shù)臄?shù)據(jù)并完成星座映射。測(cè)試中以線(xiàn)性反饋移位寄存器產(chǎn)生的偽隨機(jī)數(shù)作為待傳輸數(shù)據(jù),調(diào)制方式采用16APSK。通過(guò)星座映射將偽隨機(jī)數(shù)映射為I、Q各12bit的16APSK符號(hào)。送入數(shù)據(jù)發(fā)送模塊。數(shù)據(jù)發(fā)送模塊將每個(gè)符號(hào)的兩個(gè)12bit的數(shù)據(jù)轉(zhuǎn)換為分4次發(fā)送的4個(gè)6bit數(shù)據(jù)。在一條6bit寬的總線(xiàn)上發(fā)送。發(fā)送單音信號(hào)時(shí)的發(fā)送端仿真結(jié)果如圖7所示。

圖7 數(shù)據(jù)通路發(fā)送模塊仿真結(jié)果

接收模塊可將此形式的數(shù)據(jù)還原為各12bit的I、Q數(shù)據(jù)。

5 16APSK 調(diào)制利用此平臺(tái)實(shí)現(xiàn)16APSK調(diào)制。為方便測(cè)試,將數(shù)據(jù)源內(nèi)置于FPGA中,采用線(xiàn)性反饋移位寄存器產(chǎn)生的偽隨機(jī)數(shù)作為數(shù)據(jù)源。AD9364工作在FDD模式,符號(hào)速率30MHz,由SPI控制ENSM狀態(tài)機(jī),增益控制采用自動(dòng)模式。首先在數(shù)據(jù)源模塊完成16APSK的星座映射。根據(jù)文獻(xiàn)[16]設(shè)計(jì)映射,星座映射圖如圖8所示。

圖8 16APSK星座圖

由分別在半徑為R1的內(nèi)圓上均勻分布的4個(gè)星座點(diǎn)和半徑為R2的外圓上均勻分布的12個(gè)星座點(diǎn)組成。每個(gè)符號(hào)包含4bit信息,采用格雷碼形式,最高有效位優(yōu)先,表示為:b3b2b1b0。保證每?jī)蓚€(gè)星座點(diǎn)的歐式距離中的最小值最大化,且內(nèi)圓功率最小[17],

令γ =R2/R1 =2.73

其中γ表示R2和R1的比。觀(guān)察圖8可知,I、Q兩路各含8個(gè)幅值,可由3bit表示。對(duì)于I路,可由b3b2b1表示,對(duì)于Q路,可由b3b2b0表示。映射后的幅值采用I、Q各12bit的補(bǔ)碼形式表示。I路幅度映射關(guān)系如表2所示,Q路幅度映射關(guān)系如表3所示。

其中對(duì)于幅度0.2588和0.2590映射后的12bit補(bǔ)碼形式相同。星座映射后的數(shù)據(jù)通過(guò)6bit寬LVDS形式的數(shù)據(jù)接口發(fā)送到AD9364。

理想脈沖信號(hào)的頻譜無(wú)限寬的,不能在帶通信道中傳輸,因此要通過(guò)濾波器對(duì)其頻譜進(jìn)行限制,同時(shí)要求在信號(hào)采樣時(shí)刻幅度無(wú)失真或低失真,這邊是基帶成型。在此系統(tǒng)中,利用AD9364內(nèi)部FIR濾波器完成脈沖成形。采用平方根升余弦(SquareRootRaisedCosine,SRRC)形式的濾波器,滾降系數(shù)α=0.43,四倍插值。FIR濾波器沖擊響應(yīng)如圖9所示。

6 FPGA 資源使用情況系統(tǒng)在Vivado環(huán)境下完成開(kāi)發(fā),對(duì)系統(tǒng)進(jìn)行綜合、實(shí)現(xiàn)。在包括UART模塊、一級(jí)指令解析模塊、ROM及ROM控制模塊、二級(jí)指令解析和控制模塊、SPI讀寫(xiě)模塊、數(shù)據(jù)收發(fā)模塊、16APSK調(diào)制模塊的情況下。其資源使用情況如表4所示。

圖9 FIR濾波器沖擊響應(yīng)

7 測(cè)試結(jié)果7.1 16APSK 發(fā)射測(cè)試

首先測(cè)試系統(tǒng)的發(fā)射端性能。數(shù)據(jù)源采用偽隨機(jī)序列,調(diào)制方式采用16APSK,利用頻譜儀測(cè)試頻譜,解調(diào)。測(cè)試結(jié)果如圖10所示??梢?jiàn)16APSK信號(hào)能正常發(fā)送。

7.2 系統(tǒng)接收測(cè)試對(duì)系統(tǒng)的接收端進(jìn)行測(cè)試。對(duì)接收端數(shù)據(jù)接收模塊接收的數(shù)據(jù)進(jìn)行解調(diào),利用MATLAB繪制解調(diào)后的星座圖如圖11所示。得出結(jié)論16APSK通信成功。

8 結(jié)束語(yǔ)文中介紹了一種基于A(yíng)D9364的通用軟件無(wú)線(xiàn)電平臺(tái)的FPGA結(jié)構(gòu)和詳細(xì)設(shè)計(jì)。利用此平臺(tái)實(shí)現(xiàn)了16APSK調(diào)制器并完成了相應(yīng)的測(cè)試。此設(shè)計(jì)僅占用較小的FPGA資源,便能實(shí)現(xiàn)對(duì)軟件無(wú)線(xiàn)電系統(tǒng)的配置;同時(shí),利用此系統(tǒng)能提高開(kāi)發(fā)效率,降低發(fā)開(kāi)的人力和物理成本。此系統(tǒng)中僅使用了必要的ClockingWizard和BlockMemoryGeneratorIP核,其他部分均采用HDL語(yǔ)言的方式實(shí)現(xiàn),易于移植到其他型號(hào)或品牌的FPGA平臺(tái)上,大大提升了系統(tǒng)的通用性。(參考文獻(xiàn)略)

圖10 發(fā)送端頻譜儀測(cè)試結(jié)果

圖11 16APSK解調(diào)星座圖

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀(guān)點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 射頻
    +關(guān)注

    關(guān)注

    106

    文章

    5754

    瀏覽量

    170350
  • 無(wú)線(xiàn)電
    +關(guān)注

    關(guān)注

    61

    文章

    2173

    瀏覽量

    117958
  • AD9364
    +關(guān)注

    關(guān)注

    2

    文章

    4

    瀏覽量

    11476

原文標(biāo)題:基于A(yíng)D9364軟件無(wú)線(xiàn)電平臺(tái)的FPGA設(shè)計(jì)與實(shí)現(xiàn)

文章出處:【微信號(hào):gh_f97d2589983b,微信公眾號(hào):高速射頻百花潭】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    USRP系列軟件無(wú)線(xiàn)電平臺(tái)

    Instruments,NI),擁有USRP的商標(biāo)權(quán)。使用USRP設(shè)計(jì)的系統(tǒng)具有相對(duì)低廉的價(jià)格、優(yōu)秀的擴(kuò)展能力以及廣泛的軟件兼容等優(yōu)勢(shì),來(lái)自全球成千上萬(wàn)的工程師都使用USRP
    發(fā)表于 07-17 14:54

    采用高性能DSP實(shí)現(xiàn)軟件無(wú)線(xiàn)電平臺(tái)系統(tǒng)設(shè)計(jì)

    的變化?! ?b class='flag-5'>軟件無(wú)線(xiàn)電是指一種基于可編程的,具有定靈活性的高速信號(hào)處理平臺(tái)。處理
    發(fā)表于 06-21 06:44

    如何利用FPGA設(shè)計(jì)軟件無(wú)線(xiàn)電平臺(tái)?

    軟件無(wú)線(xiàn)電的出現(xiàn),是無(wú)線(xiàn)電通信從模擬到數(shù)字、從固定到移動(dòng)后,由硬件到軟件的第三次變革。簡(jiǎn)單地說(shuō),軟件無(wú)線(xiàn)
    發(fā)表于 08-02 07:56

    如何去設(shè)計(jì)一種軟件無(wú)線(xiàn)電平臺(tái)系統(tǒng)?

    一種基于高性能DSP的軟件無(wú)線(xiàn)電平臺(tái)系統(tǒng)設(shè)計(jì)
    發(fā)表于 05-20 06:03

    一種軟件無(wú)線(xiàn)電平臺(tái)的設(shè)計(jì)及應(yīng)用

    引言 隨著無(wú)線(xiàn)通信的發(fā)展,出現(xiàn)了多種模式的通信體制,為了滿(mǎn)足互通性的問(wèn)題,軟件無(wú)線(xiàn)電的思想被提出來(lái)。 所謂軟件無(wú)線(xiàn)電,其中心思想是:構(gòu)造
    發(fā)表于 08-07 14:21 ?1839次閱讀
    <b class='flag-5'>一種</b><b class='flag-5'>軟件</b><b class='flag-5'>無(wú)線(xiàn)電平臺(tái)</b>的設(shè)計(jì)及應(yīng)用

    基于FPGA的通用軟件無(wú)線(xiàn)電平臺(tái)設(shè)計(jì)

    本文的項(xiàng)目背景是通過(guò)軟件無(wú)線(xiàn)電方式實(shí)現(xiàn)數(shù)字音頻廣播(DAB)的基帶信號(hào)處理,這要求軟件無(wú)線(xiàn)電平臺(tái)具有高速實(shí)時(shí)數(shù)字信號(hào)處理與傳輸能力。本文設(shè)計(jì)
    發(fā)表于 11-23 08:39 ?3900次閱讀

    基于FPGA的軟件無(wú)線(xiàn)電平臺(tái)設(shè)計(jì)詳細(xì)教程

    軟件無(wú)線(xiàn)電的出現(xiàn),是無(wú)線(xiàn)電通信從模擬到數(shù)字、從固定到移動(dòng)后,由硬件到軟件的第三次變革。簡(jiǎn)單地說(shuō),軟件無(wú)線(xiàn)
    發(fā)表于 05-02 14:16 ?4060次閱讀
    基于FPGA的<b class='flag-5'>軟件</b><b class='flag-5'>無(wú)線(xiàn)電平臺(tái)</b>設(shè)計(jì)詳細(xì)教程

    基于Xilinx Virtex6 FPGA的通用軟件無(wú)線(xiàn)電平臺(tái)設(shè)計(jì)

    近年來(lái)軟件無(wú)線(xiàn)電(SDR)得到了飛速的發(fā)展,在很多領(lǐng)域已顯示出其優(yōu)越。本文的項(xiàng)目背景是通過(guò)軟件無(wú)線(xiàn)電方式實(shí)現(xiàn)數(shù)字音頻廣播(DAB)的基帶信
    發(fā)表于 01-31 16:45 ?1837次閱讀
    基于Xilinx Virtex6 FPGA的<b class='flag-5'>通用軟件</b><b class='flag-5'>無(wú)線(xiàn)電平臺(tái)</b>設(shè)計(jì)

    如何使用FPGA實(shí)現(xiàn)軟件無(wú)線(xiàn)電平臺(tái)的設(shè)計(jì)

    軟件無(wú)線(xiàn)電的出現(xiàn),是無(wú)線(xiàn)電通信從模擬到數(shù)字、從固定到移動(dòng)后,由硬件到軟件的第三次變革。簡(jiǎn)單地說(shuō),軟件無(wú)線(xiàn)
    發(fā)表于 11-03 10:40 ?1次下載
    如何使用FPGA實(shí)現(xiàn)<b class='flag-5'>軟件</b><b class='flag-5'>無(wú)線(xiàn)電平臺(tái)</b>的設(shè)計(jì)

    SORA軟件無(wú)線(xiàn)電平臺(tái)的介紹和使用說(shuō)明

    SORA是微軟研究中心的軟件無(wú)線(xiàn)電(Software Radio :簡(jiǎn)稱(chēng)Sora)是一種新型的軟件無(wú)線(xiàn)電平臺(tái),為世界上第
    發(fā)表于 10-23 10:41 ?0次下載
    SORA<b class='flag-5'>軟件</b><b class='flag-5'>無(wú)線(xiàn)電平臺(tái)</b>的介紹和使用說(shuō)明

    如何實(shí)現(xiàn)一種低功耗軟件無(wú)線(xiàn)電信號(hào)處理平臺(tái)

    介紹一種應(yīng)用于軟件無(wú)線(xiàn)電的數(shù)字信號(hào)處理平臺(tái),通過(guò)對(duì)平臺(tái)設(shè)計(jì)架構(gòu)、硬件實(shí)現(xiàn)方案及軟件可配置功能的聞
    發(fā)表于 07-20 17:16 ?3次下載
    如何實(shí)現(xiàn)<b class='flag-5'>一種</b>低功耗<b class='flag-5'>軟件</b><b class='flag-5'>無(wú)線(xiàn)電</b>信號(hào)處理<b class='flag-5'>平臺(tái)</b>

    GNU Radio:開(kāi)放的軟件無(wú)線(xiàn)電平臺(tái)

    GNU Radio:開(kāi)放的軟件無(wú)線(xiàn)電平臺(tái)介紹。
    發(fā)表于 05-27 11:07 ?10次下載

    基于NI SDR平臺(tái)軟件無(wú)線(xiàn)電平臺(tái)軟件

    NI近期發(fā)布了新高性能軟件無(wú)線(xiàn)電平臺(tái)-NI Ettus USRP X410,基于Xilinx Zynq UltraScale+RFSoC芯片構(gòu)建,同時(shí)集成了ARM處理器、ADC/D
    的頭像 發(fā)表于 10-25 14:14 ?3501次閱讀

    通用軟件無(wú)線(xiàn)電外設(shè)(USRP)設(shè)備升級(jí)方案

    通用軟件無(wú)線(xiàn)電外設(shè)(USRP)設(shè)備是用于射頻應(yīng)用的軟件定義無(wú)線(xiàn)電 (SDR),USRP收發(fā)器可以發(fā)送和接收低于6GHz的射頻信號(hào),可以廣泛應(yīng)用于多種應(yīng)用中,包括5G
    的頭像 發(fā)表于 06-13 16:02 ?4466次閱讀

    嵌入式代碼的可移植性和可復(fù)用

    可移植性與我們平時(shí)所說(shuō)的跨平臺(tái)能力比較相近,而軟件復(fù)用則是一種通過(guò)已有軟件子件來(lái)構(gòu)建新產(chǎn)品軟件
    的頭像 發(fā)表于 11-10 09:06 ?1684次閱讀