99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCB設計EMI問題:高速信號走線九大規(guī)則

h1654155971.8456 ? 來源:lp ? 2019-04-03 09:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

電子產品的EMI問題越來越受到電子工程師的關注,幾乎60%的EMI問題都可以通過高速PCB來解決。以下是九大規(guī)則:

規(guī)則一:高速信號走線屏蔽規(guī)則

在高速的PCB設計中,時鐘等關鍵的高速信號線,走線需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,都會造成EMI的泄漏。建議屏蔽線,每1000mil,打孔接地。

規(guī)則二:高速信號的走線閉環(huán)規(guī)則

由于PCB板的密度越來越高,很多PCB LAYOUT工程師在走線的過程中,很容易出現(xiàn)一種失誤:即時鐘信號等高速信號網(wǎng)絡,在多層的PCB走線的時候產生了閉環(huán)的結果,這樣的閉環(huán)結果將產生環(huán)形天線,增加EMI的輻射強度。

規(guī)則三:高速信號的走線開環(huán)規(guī)則

規(guī)則二提到高速信號的閉環(huán)會造成EMI輻射,然而開環(huán)同樣會造成EMI輻射。

時鐘信號等高速信號網(wǎng)絡,在多層的PCB走線的時候一旦產生了開環(huán)的結果,將產生線形天線,增加EMI的輻射強度。

規(guī)則四:高速信號的特性阻抗連續(xù)規(guī)則

高速信號,在層與層之間切換的時候必須保證特性阻抗的連續(xù),否則會增加EMI的輻射。

也就是說,同層的布線的寬度必須連續(xù),不同層的走線阻抗必須連續(xù)。

規(guī)則五:高速PCB設計的布線方向規(guī)則

相鄰兩層間的走線必須遵循垂直走線的原則,否則會造成線間的串擾,增加EMI輻射。

簡而言之,相鄰的布線層遵循橫平豎垂的布線方向,垂直的布線可以抑制線間的串擾。

規(guī)則六:高速PCB設計中的拓撲結構規(guī)則

在高速PCB設計中,線路板特性阻抗的控制和多負載情況下的拓撲結構的設計,直接決定著產品的成功還是失敗。

圖示為菊花鏈式拓撲結構,一般用于幾Mhz的情況下為益。高速PCB設計中建議使用后端的星形對稱結構。

規(guī)則七:走線長度的諧振規(guī)則

檢查信號線的長度和信號的頻率是否構成諧振,即當布線長度為信號波長1/4的時候的整數(shù)倍時,此布線將產生諧振,而諧振就會輻射電磁波,產生干擾。

規(guī)則八:回流路徑規(guī)則

所有的高速信號必須有良好的回流路徑,盡可能地保證時鐘等高速信號的回流路徑最小,否則會極大的增加輻射,并且輻射的大小和信號路徑和回流路徑所包圍的面積成正比。

規(guī)則九:器件的退耦電容擺放規(guī)則

退耦電容的擺放的位置非常的重要,擺放不合理根本起不到退耦的效果。

其原則是:靠近電源的管腳,并且電容的電源走線和地線所包圍的面積最小。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4368

    文章

    23493

    瀏覽量

    409931
  • emi
    emi
    +關注

    關注

    53

    文章

    3755

    瀏覽量

    131240
  • 高速信號
    +關注

    關注

    1

    文章

    246

    瀏覽量

    18108

原文標題:PCB設計EMI問題:九個高速信號走線規(guī)則

文章出處:【微信號:eda365wx,微信公眾號:EDA365電子論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高速PCB設計EMI干擾的規(guī)則,你都知道嗎?

    信號屏蔽規(guī)則高速PCB設計中,時鐘等關鍵的高速
    發(fā)表于 04-13 08:20 ?2068次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b>抗<b class='flag-5'>EMI</b>干擾的<b class='flag-5'>九</b>大<b class='flag-5'>規(guī)則</b>,你都知道嗎?

    PCB設計高速模擬輸入信號方法及規(guī)則

    本文主要詳解PCB設計高速模擬輸入信號,首先介紹了PCB設計
    發(fā)表于 05-25 09:06 ?9721次閱讀
    <b class='flag-5'>PCB設計</b><b class='flag-5'>高速</b>模擬輸入<b class='flag-5'>信號</b><b class='flag-5'>走</b><b class='flag-5'>線</b>方法及<b class='flag-5'>規(guī)則</b>

    高速PCB設計解決EMI問題的規(guī)則

      規(guī)則一:高速信號屏蔽規(guī)則高速
    發(fā)表于 01-19 22:50

    解決高速PCB設計EMI(電磁干擾)的規(guī)則

    隨著信號上升沿時間的減小及信號頻率的提高,電子產品的EMI問題越來越受到電子工程師的關注,幾乎60%的EMI問題都可以通過高速
    發(fā)表于 11-02 12:11

    硬件工程師談高速PCB信號規(guī)則

    網(wǎng)絡,在多層的PCB的時候一旦產生了開環(huán)的結果,將產生線形天線,增加EMI的輻射強度?! D3 開環(huán)規(guī)則  
    發(fā)表于 09-20 10:38

    9大硬件工程師談高速PCB信號規(guī)則

    規(guī)則一:高速信號屏蔽規(guī)則高速
    發(fā)表于 11-28 11:14

    高速PCB設計EMI規(guī)則概述

    隨著信號上升沿時間的減小及信號頻率的提高,電子產品的EMI問題越來越受到電子工程師的關注,幾乎60%的EMI問題都可以通過高速
    發(fā)表于 07-25 06:56

    高速信號規(guī)則教程

    高速信號規(guī)則教程 隨著信號上升沿時間的減小,信號頻率的提高,電子產品的
    發(fā)表于 04-15 08:49 ?3084次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b><b class='flag-5'>走</b>線<b class='flag-5'>規(guī)則</b>教程

    高速pcb信號的經(jīng)典規(guī)則pcb設計不再難

    規(guī)則一:高速信號屏蔽規(guī)則  在高速
    的頭像 發(fā)表于 11-25 07:43 ?8372次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>pcb</b><b class='flag-5'>信號</b><b class='flag-5'>走</b><b class='flag-5'>線</b>的經(jīng)典<b class='flag-5'>規(guī)則</b>讓<b class='flag-5'>pcb設計</b>不再難

    高速PCB設計屏蔽的各項規(guī)則解析

    高速PCB設計中,時鐘等關鍵的高速信號線,需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,
    發(fā)表于 03-15 14:05 ?5565次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB設計</b>中<b class='flag-5'>走</b><b class='flag-5'>線</b>屏蔽的各項<b class='flag-5'>規(guī)則</b>解析

    PCB設計EMI高速信號規(guī)則

    高速PCB設計中,時鐘等關鍵的高速信號線,需要進行屏蔽處理,如果沒有屏蔽或只屏蔽了部分,
    的頭像 發(fā)表于 05-06 18:08 ?4649次閱讀

    高速信號規(guī)則

    規(guī)則一:高速信號屏蔽規(guī)則 如上圖所示: 在高速
    的頭像 發(fā)表于 02-14 11:53 ?1.3w次閱讀

    高速信號閉環(huán)規(guī)則

    解決。 高速信號屏蔽規(guī)則 如上圖所示:在高速PCB設計
    的頭像 發(fā)表于 05-22 09:15 ?1771次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>信號</b>的<b class='flag-5'>走</b><b class='flag-5'>線</b>閉環(huán)<b class='flag-5'>規(guī)則</b>

    高速PCB信號規(guī)則

    由于 PCB 板的密度越來越高,許多 PCB LAYOUT 工程師在的過程中,較容易出現(xiàn)一種失誤,即時鐘信號
    發(fā)表于 01-08 15:33 ?2079次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b><b class='flag-5'>信號</b><b class='flag-5'>走</b><b class='flag-5'>線</b>的<b class='flag-5'>九</b>大<b class='flag-5'>規(guī)則</b>

    高速PCB設計EMI防控手冊:大關鍵步驟詳解

    的關注。據(jù)統(tǒng)計,幾乎60%的EMI問題都可以通過優(yōu)化高速PCB設計來解決。本文將詳細介紹高速PCB設計解決
    的頭像 發(fā)表于 12-24 10:08 ?557次閱讀