乘法器是眾多數(shù)字系統(tǒng)中的基本模塊。從原理上說(shuō)它屬于組合邏輯范疇:但從工程實(shí)際設(shè)計(jì)上來(lái)說(shuō),它往往會(huì)利用時(shí)序邏輯設(shè)計(jì)的方法來(lái)實(shí)現(xiàn),屬于時(shí)序邏輯的范疇。
通過(guò)這個(gè)實(shí)驗(yàn)使大家能夠掌握利用FPGA/CPLD設(shè)計(jì)乘法器的思想,并且能夠?qū)⑽覀冊(cè)O(shè)計(jì)的乘法器應(yīng)用到實(shí)際工程中。乘法器的設(shè)計(jì)方法有兩種:組合邏輯設(shè)計(jì)方法和時(shí)序邏輯設(shè)計(jì)方法。采用經(jīng)合邏輯設(shè)計(jì)方法,電路事先將所有的乘積項(xiàng)全部計(jì)算出來(lái),最后加法運(yùn)算。采用時(shí)序邏輯設(shè)計(jì)方法,電路將部分已經(jīng)得到的乘積結(jié)果右移,然后與乘積項(xiàng)相加并保存和值,反復(fù)迭代上述步驟直到計(jì)算出最終乘積。
在該實(shí)驗(yàn)中就是要利用時(shí)序邏輯設(shè)計(jì)方法來(lái)設(shè)計(jì)-一個(gè)16位乘法器,既然是利用時(shí)序邏輯設(shè)計(jì)方法那么就得利用時(shí)鐘信號(hào)控制乘法器運(yùn)算。用時(shí)序邏輯設(shè)計(jì)方法與用組合邏輯設(shè)計(jì)方法比較,它有什么好處呢?利用時(shí)序邏輯設(shè)計(jì)方法可以使整體設(shè)計(jì)具備流水線結(jié)構(gòu)的特征,能適用在各種實(shí)際工程設(shè)計(jì)中。
更多關(guān)于BJ-EPM240學(xué)習(xí)板之乘法器設(shè)計(jì)實(shí)驗(yàn)請(qǐng)看視頻。
-
FPGA
+關(guān)注
關(guān)注
1645文章
22046瀏覽量
618290 -
乘法器
+關(guān)注
關(guān)注
9文章
212瀏覽量
37961
發(fā)布評(píng)論請(qǐng)先 登錄
MAX2046高增益矢量乘法器技術(shù)手冊(cè)

ADL5390 RF矢量乘法器技術(shù)手冊(cè)

ADA-28F00WG乘法器Marki
求助,LMX2572LP參考時(shí)鐘路徑中的乘法器MULT的輸入頻率范圍問(wèn)題求解
MPY634做基本乘法器遇到的疑問(wèn)求解
請(qǐng)問(wèn)如何用VCA810實(shí)現(xiàn)模擬乘法器?
請(qǐng)問(wèn)VCA822做成四象限乘法器的帶寬是多少?
CDCS504-Q1時(shí)鐘緩沖器和時(shí)鐘乘法器數(shù)據(jù)表

CDCVF25084時(shí)鐘乘法器數(shù)據(jù)表

CDCF5801A具有延遲控制和相位對(duì)準(zhǔn)的時(shí)鐘乘法器數(shù)據(jù)表

CDCF5801時(shí)鐘乘法器數(shù)據(jù)表

CDCE906 PLL頻率合成器/乘法器/分頻器數(shù)據(jù)表

CDCS503帶可選SSC的時(shí)鐘緩沖器/時(shí)鐘乘法器數(shù)據(jù)表

CDCE706可編程3-PLL時(shí)鐘合成器/乘法器/分頻器數(shù)據(jù)表

評(píng)論