聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。
舉報投訴
-
賽靈思
+關(guān)注
關(guān)注
33文章
1797瀏覽量
132343 -
Zynq
+關(guān)注
關(guān)注
10文章
615瀏覽量
48241
發(fā)布評論請先 登錄
相關(guān)推薦
熱點(diǎn)推薦
CH367連接zynq問題
通過四線SPI連接CH367和zynq時,CH367使用CH367StreamSPI函數(shù)設(shè)置為四線模式,然后設(shè)置SDI為MISO,SDX為MOSI,SCS和SCL為片選和時鐘
發(fā)表于 07-03 10:10
ZYNQ FPGA的PS端IIC設(shè)備接口使用
zynq系列中的FPGA,都會自帶兩個iic設(shè)備,我們直接調(diào)用其接口函數(shù)即可運(yùn)用。使用xilinx官方提供的庫函數(shù),開發(fā)起來方便快捷。

詳解Zynq中的SPI控制器
本文簡單介紹Zynq中的SPI控制器。本文將“master”稱為“主機(jī)”;將“slave”稱為“從機(jī)”;將“slave slect”從機(jī)選擇簡稱為SS。

Zynq7000處理器的配置詳解
添加好ZYNQ7 Processing System IP核后,需要對其進(jìn)行配置,雙擊彈出如下窗口。綠色部分表示ZYNQ PS部分中可配置的項(xiàng)目,可以雙擊轉(zhuǎn)向相應(yīng)的設(shè)置界面,也可以直接在左邊的導(dǎo)航列表中選擇。

從零開始馴服Linux(一):ZYNQ-Linux啟動文件構(gòu)建全解析
atk-zup-uboot-xlnx.tar.gz的壓縮包文件,如下所示:
圖 1.2.1 u-boot源碼atk-zynq-uboot-xlnx.tar.gz是專門用于開發(fā)板出廠測試的u-boot源碼壓縮包文件。我們將
發(fā)表于 03-20 16:48
zynq通過什么接口去控制DLP?
我是用ZYNQ控制DLP,DLP的投影,給sensor采集。我的問題是zynq通過什么接口去控制DLP。DLP和sensor沒有物理連接,sensor會直接拍DLP的投影
發(fā)表于 02-21 06:56
Zynq UltraScale+ MPSoC數(shù)據(jù)手冊
電子發(fā)燒友網(wǎng)站提供《Zynq UltraScale+ MPSoC數(shù)據(jù)手冊.pdf》資料免費(fèi)下載
發(fā)表于 12-30 14:37
?2次下載
zynq7000 BSP無法在u-boot加載運(yùn)行怎么解決?
1、硬件配置zynq7000 zedboard
2、下載git,回退到支持zynq7000 的bsp包
3、采用xilinx sdk工具可以運(yùn)行thread-zynq7000.elf
發(fā)表于 09-27 09:26
正點(diǎn)原子ZYNQ7015開發(fā)板!ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2,性能強(qiáng)悍,資料豐富!
本帖最后由 jf_85110202 于 2024-9-14 10:33 編輯
正點(diǎn)原子ZYNQ7015開發(fā)板!ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2,性能強(qiáng)悍,資料豐富
發(fā)表于 09-14 10:12
zynq7000 BSP無法在u-boot加載運(yùn)行,為什么?
1、硬件配置zynq7000 zedboard
2、下載git,回退到支持zynq7000 的bsp包
3、采用xilinx sdk工具可以運(yùn)行thread-zynq7000.elf
發(fā)表于 09-13 07:06
[XILINX] 正點(diǎn)原子ZYNQ7035/7045/7100開發(fā)板發(fā)布、ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2!
正點(diǎn)原子FPGA新品ZYNQ7035/7045/7100開發(fā)板,ZYNQ 7000系列、雙核ARM、PCIe2.0、SFPX2!
正點(diǎn)原子Z100 ZYNQ開發(fā)板,搭載Xilinx Zynq
發(fā)表于 09-02 17:18
評論