ICHEC討論了FPGA對(duì)HPC應(yīng)用的適用性,并重點(diǎn)介紹了能夠利用特定FPGA上所有DSP的器件的最佳數(shù)據(jù)模式。
Virtex?-7 FPGA 針對(duì) 28nm 系統(tǒng)性能與集成進(jìn)行了優(yōu)化,可為您的設(shè)計(jì)帶來(lái)業(yè)界最佳的功耗性能比架構(gòu)、DSP 性能以及 I/O 帶寬。 該系列可用于 10G 至 100G 聯(lián)網(wǎng)、便攜式雷達(dá)以及 ASIC 原型設(shè)計(jì)等各種應(yīng)用。
-
dsp
+關(guān)注
關(guān)注
556文章
8157瀏覽量
357417 -
FPGA
+關(guān)注
關(guān)注
1645文章
22046瀏覽量
618272 -
賽靈思
+關(guān)注
關(guān)注
33文章
1797瀏覽量
132343
發(fā)布評(píng)論請(qǐng)先 登錄
Texas Instruments ADC168M102REVM-PDK性能演示套件數(shù)據(jù)手冊(cè)

迅為RK3576開發(fā)板NPU環(huán)境搭建和使用rknn-toolkit2功能演示連板推理

中科億海微SoM模組——FPGA+DSP核心板

迅為RK3576開發(fā)板NPU環(huán)境搭建和使用rknn-toolkit2功能演示模型轉(zhuǎn)換

Xilinx Ultrascale系列FPGA的時(shí)鐘資源與架構(gòu)解析

Altera Agilex 7 M系列FPGA正式量產(chǎn)出貨
采用AFE0064和ADS8363加fpga結(jié)構(gòu),如何進(jìn)行控制?
請(qǐng)問3通道同時(shí)數(shù)據(jù)采集,每通道200MHZ,計(jì)劃使用ADS4129,能不采用FPGA方案?直接通過DSP接收數(shù)據(jù)嗎?
當(dāng)DSP與FPGA通訊的時(shí)候,XZCS0、XZCS6、XZCS7會(huì)影響ADS8556的工作嗎?
高速圖像采集卡設(shè)計(jì)方案:204-基于Xilinx Virtex-6 XC6VLX240T 和TI DSP TMS320C6678的信號(hào)處理板

ADS1299EEG-FE EEG前端性能演示套件

如何用MCU MSP430F5342鏈接控制ADS1298ECG模擬前端性能演示套件?
如何將ADC10D1500與Virtex-7fpga評(píng)估板連接,用哪個(gè)連接器?
基于DSP TMS320C6678+FPGA XC7V690T的6U VPX信號(hào)處理卡

Agilex 7 FPGA和SoC的基準(zhǔn)測(cè)試

評(píng)論