多速率PAM-4 SerDes具備行業(yè)領(lǐng)先的PPA能效
中國上海,楷登電子(美國Cadence公司,NASDAQ:CDNS)今日發(fā)布業(yè)內(nèi)首款通過硅驗證的長距離7nm 112G SerDes IP?;赥SMC 7nm制程的Cadence? 112G PAM-4 SerDes IP擁有業(yè)內(nèi)領(lǐng)先的功耗、性能與面積(PPA)能效,助力開發(fā)新一代云計算規(guī)模的高端口密度網(wǎng)絡(luò)產(chǎn)品和電信數(shù)據(jù)中心。對這項創(chuàng)新技術(shù)表示出強烈興趣的早期用戶已與Cadence展開密切合作。Cadence正與更多客戶開展合作,助其開發(fā)下一代高性能計算(HPC)ASIC、機器學(xué)習(xí)加速芯片,網(wǎng)絡(luò)交換SoC。
移動數(shù)據(jù)消費的升級,人工智能、機器學(xué)習(xí)的應(yīng)用以及5G通信的發(fā)展都依賴于不斷增加的帶寬,對現(xiàn)有的云數(shù)據(jù)中心服務(wù)器、存儲和網(wǎng)絡(luò)基礎(chǔ)設(shè)施造成了巨大壓力。目前,高端云數(shù)據(jù)中心的早期用戶正在裝配400G以太網(wǎng)端口,并有望在2020年成為主流技術(shù);而800G以太網(wǎng)端口將成為屆時的新技術(shù)。112G SerDes技術(shù)的數(shù)據(jù)速率是56G SerDes的兩倍,因此可以滿足機器學(xué)習(xí)和神經(jīng)網(wǎng)絡(luò)等新興數(shù)據(jù)密集型應(yīng)用的爆炸式高速連接需求。
基于Cadence 2017年收購nusemi公司獲得的技術(shù),新發(fā)布的長距離112G SerDes可以支持背板、銅和光學(xué)連接。產(chǎn)品的主要特色包括:
獨有的底層軟件控制自適應(yīng)功耗設(shè)計,可根據(jù)平臺需求實現(xiàn)最佳的功耗與性能平衡以及更高效的系統(tǒng)設(shè)計
基于DSP的架構(gòu)針對有損耗的、嘈雜的信道提供卓越的數(shù)據(jù)恢復(fù)能力
長距離技術(shù)讓客戶得以使用成本更低的PCB,并在PCB和系統(tǒng)的設(shè)計時靈活性更強
包括112/56Gbps脈沖調(diào)幅4(PAM-4)和56/28/10Gbps不歸零制(NRZ)數(shù)據(jù)速率在內(nèi)的多速率支持,向下兼容運行速度更低的舊型設(shè)備
支持全自動啟動與自適應(yīng),集成內(nèi)置自測試(BIST),可生成并檢查偽隨機二進制脈沖序列(PRBS),增強IP的使用便捷性
“112G SerDes是一項全新的關(guān)鍵輔助技術(shù),可以幫助行業(yè)以更快的速度和更低的成本打造下一代100、400和800Gb 以太網(wǎng)云基礎(chǔ)設(shè)施,”Cadence公司首席執(zhí)行官陳立武表示。“我們已經(jīng)過硅驗證的112G長距離多速率SerDes使Cadence成為了高性能計算系統(tǒng)設(shè)計輔助技術(shù)的領(lǐng)先供應(yīng)商。Cadence的解決方案可提供每線100Gb/秒的運算速度,減少線數(shù)、散熱和成本,助力下一代超大規(guī)模數(shù)據(jù)基礎(chǔ)設(shè)施的建設(shè)?!?/p>
-
dsp
+關(guān)注
關(guān)注
556文章
8157瀏覽量
357503 -
芯片
+關(guān)注
關(guān)注
460文章
52505瀏覽量
440812 -
機器學(xué)習(xí)
+關(guān)注
關(guān)注
66文章
8503瀏覽量
134603
原文標(biāo)題:Cadence推出業(yè)內(nèi)首款通過硅驗證的長距離7nm 112G SerDes IP,加速建設(shè)新一代云數(shù)據(jù)中心基礎(chǔ)設(shè)施
文章出處:【微信號:gh_fca7f1c2678a,微信公眾號:Cadence楷登】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。
發(fā)布評論請先 登錄
Cadence 發(fā)布面向 TSMC 3nm 工藝的 112G-ELR SerDes IP 展示

EDA輔助設(shè)計不得不提的 IP
為何說7nm就是硅材料芯片的物理極限
精品資料推薦:《112G 高速互連白皮書》免費下載
Socionext推出適用于5G Direct-RF收發(fā)器應(yīng)用的7nm ADC/DAC
Avago展示業(yè)界首款28nm 25Gbps長距離兼容ASIC SerDes
Credo于TSMC 2018南京OIP研討會首次公開展示7納米工藝結(jié)點112G SerDes
聯(lián)發(fā)科112G遠程SerDes芯片可滿足特定需求
MediaTek ASIC服務(wù)推出硅驗證的7nm制程112G遠程SerDes IP
聯(lián)發(fā)科宣布推出新一代SerDes高速傳輸?shù)?b class='flag-5'>112G知識產(chǎn)權(quán)服務(wù) 將為整個通信及消費業(yè)者提供發(fā)展動力
基于臺積電5nm制程工藝 112G SerDes連接芯片發(fā)布
5nm 112Gbps最新一代SerDes IP時鐘設(shè)計詳解
Cadence發(fā)布基于臺積電N4P工藝的112G超長距離SerDes IP
Cadence發(fā)布面向TSMC 3nm工藝的112G-ELR SerDes IP展示

評論