99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡談 SDRAM的工作原理

FPGA學(xué)習(xí)交流 ? 2018-10-09 15:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

SDRAM:Synchronous Dynamic Random Access Memory,同步動態(tài)隨機存儲器,同步是指Memory工作需要同步時鐘,內(nèi)部的命令的發(fā)送與數(shù)據(jù)的傳輸都以它為基準(zhǔn);動態(tài)是指存儲陣列需要不斷的刷新來保證數(shù)據(jù)不丟失;隨機是指數(shù)據(jù)不是線性依次存儲,而是自由指定地址進(jìn)行數(shù)據(jù)讀寫。

SDRAM在讀寫數(shù)據(jù)時重點注意以下信號
(1)CLK:時鐘信號,為輸入信號。SDRAM所有輸入信號的邏輯狀態(tài)都需要通過CLK的上升沿采樣確定。
(2)CKE:時鐘使能信號,為輸入信號,高電平有效。CKE信號的用途有兩個:一、關(guān)閉時鐘以進(jìn)入省電模式;二、進(jìn)入自刷新狀態(tài)。CKE無效時,SDRAM內(nèi)部所有與輸入相關(guān)的功能模塊停止工作
(3)CS#:片選信號,為輸入信號,低電平有效。只有當(dāng)片選信號有效后,SDRAM才能識別控制器發(fā)送來的命令。設(shè)計時注意上拉
(4)RAS#:行地址選通信號,為輸入信號,低電平有效
(5)CAS#:列地址選通信號,為輸入信號,低電平有效。
(6)WE#:寫使能信號,為輸入信號,低電平有效。

當(dāng)然還包括bank[…]地址信號,這個需要根據(jù)不同的型號來確定,同樣為輸入信號;地址信號A[…],為輸入信號;數(shù)據(jù)信號DQ[…],為輸入/輸出雙向信號;數(shù)據(jù)掩碼信號DQM,為輸入輸出雙向信號,方向與數(shù)據(jù)流方向一致,高電平有效。當(dāng)其有效時,數(shù)據(jù)總線上出現(xiàn)的對應(yīng)數(shù)據(jù)字節(jié)被接收端屏蔽。SDRAM之所以成為DRARM就是因為它要不斷進(jìn)行刷新(Refresh)才能保留住數(shù)據(jù),因此它是DRAM最重要的操作。那么要隔多長時間重復(fù)一次刷新,目前公認(rèn)的標(biāo)準(zhǔn)是,存儲體中電容的數(shù)據(jù)有效保存期上限是64ms(毫秒,1/1000秒),也就是說每一行刷新的循環(huán)周期是64ms。這樣刷新速度就是:行數(shù)量/64ms。我們在看內(nèi)存規(guī)格時,經(jīng)常會看到4096 Refresh Cycles/64ms或8192 Refresh Cycles/64ms的標(biāo)識,這里的4096與8192就代表這個芯片中每個Bank的行數(shù)。刷新命令一次對一行有效,發(fā)送間隔也是隨總行數(shù)而變化,4096行時為15.625μs(微秒,1/1000毫秒),8192行時就為7.8125μs。HY57V561620為8192 refresh cycles / 64ms。

SDRAM是多Bank結(jié)構(gòu),例如在一個具有兩個Bank的SDRAM的模組中,其中一個Bank在進(jìn)行預(yù)充電期間,另一個Bank卻馬上可以被讀取,這樣當(dāng)進(jìn)行一次讀取后,又馬上去讀取已經(jīng)預(yù)充電Bank的數(shù)據(jù)時,就無需等待而是可以直接讀取了,這也就大大提高了存儲器的訪問速度。


為了實現(xiàn)這個功能,SDRAM需要增加對多個Bank的管理,實現(xiàn)控制其中的Bank進(jìn)行預(yù)充電。在一個具有2個以上Bank的SDRAM中,一般會多一根叫做BAn的引腳,用來實現(xiàn)在多個Bank之間的選擇。

SDRAM具有多種工作模式,內(nèi)部操作是一個復(fù)雜的狀態(tài)機。SDRAM器件的引腳分為以下幾類。
(1)控制信號:包括片選、時鐘、時鐘使能、行列地址選擇、讀寫有效及數(shù)據(jù)有效。
(2)地址信號:時分復(fù)用引腳,根據(jù)行列地址選擇引腳,控制輸入的地址為行地址或列地址。
(3)數(shù)據(jù)信號:雙向引腳,受數(shù)據(jù)有效控制。

SDRAM的所有操作都同步于時鐘。根據(jù)時鐘上升沿控制管腳和地址輸入的狀態(tài),可以產(chǎn)生多種輸入命令。
模式寄存器設(shè)置命令。
激活命令。
預(yù)充命令。
讀命令。
寫命令。
帶預(yù)充的讀命令。
帶預(yù)充的寫命令。
自動刷新命令。
自我刷新命令。
突發(fā)停命令。
空操作命令。

根據(jù)輸入命令,SDRAM狀態(tài)在內(nèi)部狀態(tài)間轉(zhuǎn)移。內(nèi)部狀態(tài)包括模式寄存器設(shè)置狀態(tài)、激活狀態(tài)、預(yù)充狀態(tài)、寫狀態(tài)、讀狀態(tài)、預(yù)充讀狀態(tài)、預(yù)充寫狀態(tài)、自動刷新狀態(tài)及自我刷新狀態(tài)。

SDRAM支持的操作命令有初始化配置、預(yù)充電、行激活、讀操作、寫操作、自動刷新、自刷新等。所有的操作命令通過控制線CS#、RAS#、CAS#、WE#和地址線、體選地址BA輸入。
1、行激活
行激活命令選擇處于空閑狀態(tài)存儲體的任意一個行,使之進(jìn)入準(zhǔn)備讀/寫狀態(tài)。從體激活到允許輸入讀/寫命令的間隔時鐘節(jié)拍數(shù)取決于內(nèi)部特征延時和時鐘頻率。HY57V561620內(nèi)部有4個體,為了減少器件門數(shù),4個體之間的部分電路是公用的,因此它們不能同時被激活,而且從一個體的激活過渡到另一個體的激活也必須保證有一定的時間間隔。

2、預(yù)充電
預(yù)充電命令用于對已激活的行進(jìn)行預(yù)充電即結(jié)束活動狀態(tài)。預(yù)充電命令可以作用于單個體,也可以同時作用于所有體(通過所有體預(yù)充電命令)。對于觸發(fā)寫操作必須保證在寫入預(yù)充電命令前寫操作已經(jīng)完成,并使用DQM禁止繼續(xù)寫入數(shù)據(jù)。預(yù)充電結(jié)束后回到空閑狀態(tài),也可以再次被激活,此時也可以輸入進(jìn)入低功耗、自動刷新、自刷新和模式設(shè)置等操作命令。

預(yù)充電中重寫的操作與刷新操作一樣,只不過預(yù)充電不是定期的,而只是在讀操作以后執(zhí)行的。因為讀取操作會破壞內(nèi)存中的電荷。因此,內(nèi)存不但要每64ms刷新一次,而且每次讀操作之后還要刷新一次。

3、自動預(yù)充電
如果在觸發(fā)讀或觸發(fā)寫命令中,A10/AP位置為“1”,在讀寫操作完成后自動附加一個預(yù)充電動作。操作行結(jié)束活動狀態(tài),但在內(nèi)部狀態(tài)機回到空閑態(tài)之前不能給器件發(fā)送新的操作命令。

4、觸發(fā)讀
觸發(fā)讀命令允許某個體中的一行被激活后,連續(xù)讀出若干個數(shù)據(jù)。第一個數(shù)據(jù)在經(jīng)過指定的CAS延時節(jié)拍后呈現(xiàn)在數(shù)據(jù)線上,以后每個時鐘節(jié)拍都會讀出一個新的數(shù)據(jù)。觸發(fā)讀操作可以被同體或不同體的新的觸發(fā)讀/寫命令或同一體的預(yù)充電命令及觸發(fā)停止命令中止。

5、觸發(fā)寫
觸發(fā)寫命令與猝發(fā)讀命令類似,允許某個體中的一行被激活后,連續(xù)寫入若干個數(shù)據(jù)。第一個寫數(shù)據(jù)與觸發(fā)寫命令同時在數(shù)據(jù)線上給出,以后每個時鐘節(jié)拍給出一個新的數(shù)據(jù),輸入緩沖在觸發(fā)數(shù)據(jù)量滿足要求后停止接受數(shù)據(jù)。觸發(fā)寫操作可以被觸發(fā)讀/寫命令或DQM數(shù)據(jù)輸入屏蔽命令和預(yù)充電命令或觸發(fā)停止命令中止。

6、自動刷新
由于動態(tài)存儲器存儲單元存在漏電現(xiàn)象,為了保持每個存儲單元數(shù)據(jù)的正確性,HY57V561620必須保證在64ms內(nèi)對所有的存儲單元刷新一遍。一個自動刷新周期只能刷新存儲單元的一個行,每次刷新操作后內(nèi)部刷新地址計數(shù)器自動加“1”。只有在所有體都空閑(因為4個體的對應(yīng)行同時刷新)并且未處于低功耗模式時才能啟動自動刷新操作,刷新操作執(zhí)行期間只能輸入空操作,刷新操作執(zhí)行完畢后所有體都進(jìn)入空閑狀態(tài)。該器件可以每間隔7.8μs執(zhí)行一次自動刷新命令,也可以在64ms內(nèi)的某個時間段對所有單元集中刷新一遍。

7、自刷新
自刷新是動態(tài)存儲器的另一種刷新方式,通常用于在低功耗模式下保持SDRAM的數(shù)據(jù)。在自刷新方式下,SDRAM禁止所有的內(nèi)部時鐘和輸入緩沖(CKE除外)。為了降低功耗,刷新地址和刷新時間全部由器件內(nèi)部產(chǎn)生。一旦進(jìn)入自刷新方式只有通過CKE變低才能激活,其他的任何輸入都將不起作用。給出退出自刷新方式命令后必須保持一定節(jié)拍的空操作輸入,以保證器件完成從自刷新方式的退出。如果在正常工作期間采用集中式自動刷新方式,則在退出自刷新模式后必須進(jìn)行一遍(對于HY57V561620來說,8192個)集中的自動刷新操作。

8、時鐘和時鐘屏蔽
時鐘信號是所有操作的同步信號,上升沿有效。時鐘屏蔽信號CKE決定是否把時鐘輸入施加到內(nèi)部電路。在讀寫操作期間,CKE變低后的下一個節(jié)拍凍結(jié)輸出狀態(tài)和猝發(fā)地址,直到CKE變高為止。在所有的體都處于空閑狀態(tài)時,CKE變低后的下一個節(jié)拍SDRAM進(jìn)入低功耗模式并一直保持到CKE變高為止。

9、DQM操作
DQM用于屏蔽輸入輸出操作,對于輸出相當(dāng)于開門信號,對于輸入禁止把總線上的數(shù)據(jù)寫入存儲單元。對讀操作DQM延遲2個時鐘周期開始起作用,對寫操作則是當(dāng)拍有效。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22018

    瀏覽量

    616996
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    GPIO配置的工作原理是什么?

    我使用 EZ-USB 配置實用程序,我想知道是否有人知道 GPIO 配置的工作原理。 例如,GPIO0 可以用作傳感器復(fù)位,我知道這個 GPIO0 用于重置傳感器,但我不明白的是選項用戶 GPIO 例如GPIO 1可以是User GPIO0,這是什么意思呢?
    發(fā)表于 05-19 06:56

    微動開關(guān)的工作原理

    微動開關(guān)的工作原理
    的頭像 發(fā)表于 04-17 09:00 ?1003次閱讀

    SDRAM控制器的設(shè)計——Sdram_Control.v代碼解析(異步FIFO讀寫模塊、讀寫SDRAM過程)

    前言 SDRAM控制器里面包含5個主要的模塊,分別是PLL模塊,異步FIFO 寫模塊,異步FIFO讀模塊,SDRAM接口控制模塊,SDRAM指令執(zhí)行模塊。 其中異步FIFO模塊解讀
    的頭像 發(fā)表于 03-04 10:49 ?1493次閱讀
    <b class='flag-5'>SDRAM</b>控制器的設(shè)計——<b class='flag-5'>Sdram</b>_Control.v代碼解析(異步FIFO讀寫模塊、讀寫<b class='flag-5'>SDRAM</b>過程)

    超級電容電池的工作原理

    超級電容電池是一種介于傳統(tǒng)電容器與電池之間的新型儲能裝置。其工作原理主要基于電荷分離和電場存儲,以下是關(guān)于超級電容電池工作原理的詳細(xì)解釋:
    的頭像 發(fā)表于 01-27 11:17 ?1058次閱讀

    發(fā)電機的基本工作原理 發(fā)電機交流和直流工作原理

    發(fā)電機的基本工作原理 發(fā)電機的工作原理基于法拉第電磁感應(yīng)定律,即當(dāng)導(dǎo)體在磁場中移動時,會在導(dǎo)體中產(chǎn)生電動勢(電壓)。這種電動勢可以驅(qū)動電流流動,從而產(chǎn)生電能。 交流發(fā)電機的工作原理 交流發(fā)電機(AC
    的頭像 發(fā)表于 11-29 09:17 ?4611次閱讀

    母線工作原理

    電子發(fā)燒友網(wǎng)站提供《母線工作原理.pdf》資料免費下載
    發(fā)表于 10-26 11:08 ?0次下載
    母線<b class='flag-5'>工作原理</b>

    輔助電源的工作原理

     輔助電源的工作原理主要涉及在主電源發(fā)生故障或不穩(wěn)定時,自動切換到備用電源,以保證設(shè)備的持續(xù)供電。以下是關(guān)于輔助電源工作原理的詳細(xì)解釋:
    的頭像 發(fā)表于 10-21 14:56 ?1194次閱讀

    成像器件的工作原理是什么

    成像器件,也稱為圖像傳感器,是一種將光信號轉(zhuǎn)換為電信號的設(shè)備,廣泛應(yīng)用于攝影、視頻監(jiān)控、醫(yī)學(xué)成像、衛(wèi)星成像、工業(yè)檢測等領(lǐng)域。成像器件的工作原理涉及到光學(xué)、電子學(xué)、材料科學(xué)等多個學(xué)科的知識。 成像器件
    的頭像 發(fā)表于 10-14 14:05 ?1059次閱讀

    鋅銀電池的工作原理

    鋅銀電池的工作原理主要基于鋅和銀兩種金屬之間的氧化還原反應(yīng)。以下是鋅銀電池工作原理的詳細(xì)解釋:
    的頭像 發(fā)表于 10-03 14:59 ?3529次閱讀

    光線示波器的工作原理

    光線示波器的工作原理主要基于電、磁、光和機械系統(tǒng)的綜合作用,其詳細(xì)過程如下:
    的頭像 發(fā)表于 09-21 16:09 ?1230次閱讀

    串行接口的工作原理和結(jié)構(gòu)

    串行接口(Serial Interface)的工作原理和結(jié)構(gòu)是理解其在計算機與外部設(shè)備之間數(shù)據(jù)傳輸方式的重要基礎(chǔ)。以下將詳細(xì)闡述串行接口的工作原理及其典型結(jié)構(gòu)。
    的頭像 發(fā)表于 08-25 17:01 ?2879次閱讀

    VCO的工作原理是什么

    VCO(Voltage-Controlled Oscillator,電壓控制振蕩器)的工作原理是基于電子器件的非線性特性,通過改變輸入電壓來調(diào)整輸出信號的頻率。以下是對VCO工作原理的詳細(xì)闡述,包括其電路結(jié)構(gòu)、工作機制、性能參數(shù)
    的頭像 發(fā)表于 08-20 17:16 ?4261次閱讀

    DDR SDRAM工作模式和特點

    DDR SDRAM,全稱為Double Data Rate Synchronous Dynamic Random Access Memory,即雙數(shù)據(jù)率同步動態(tài)隨機存取存儲器,是現(xiàn)代計算機系統(tǒng)中廣泛采用的一種內(nèi)存技術(shù)。以下將從DDR SDRAM的定義、
    的頭像 發(fā)表于 08-20 09:44 ?1834次閱讀

    SDRAM的特點與應(yīng)用

    同步動態(tài)隨機存儲器(Synchronous Dynamic Random Access Memory,簡稱SDRAM)是一種基于同步時鐘的DRAM。
    的頭像 發(fā)表于 07-29 16:56 ?3567次閱讀

    SDRAM的發(fā)展經(jīng)歷和工作原理

    SDRAM(Synchronous Dynamic Random Access Memory),即同步動態(tài)隨機存取存儲器,是計算機系統(tǒng)中使用最廣泛的內(nèi)存類型之一。它的發(fā)展歷程可以追溯到多個技術(shù)迭代,每個階段都帶來了性能上的顯著提升。
    的頭像 發(fā)表于 07-15 15:52 ?1635次閱讀