99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

成本過高致大量芯片廠暫緩先進(jìn)工藝轉(zhuǎn)型!

中國半導(dǎo)體論壇 ? 來源:未知 ? 作者:工程師曾暄茗 ? 2018-09-09 09:35 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

據(jù)國外媒體援引業(yè)內(nèi)人士的觀點(diǎn)指出,由于10納米以下芯片的生產(chǎn)工作需要大量資本投入,大量芯片制造商紛紛基于成本考慮選擇將業(yè)務(wù)重點(diǎn)繼續(xù)放在現(xiàn)有14/12納米工藝上,同時減緩了自己對更先進(jìn)納米工藝的投資腳步。

眾所周知,10納米以下芯片制造工藝的研發(fā)成本非常高昂。許多芯片廠商也意識到了這一問題,并開始考慮如此高的研發(fā)投入是否能夠給自己帶來長遠(yuǎn)收益。

海思(HiSilicon)集團(tuán)不久前曾表示,公司將斥資3億美元研發(fā)基于7納米工藝的下一代SoC芯片產(chǎn)品。然而,包括高通聯(lián)發(fā)科(MediaTek)都已經(jīng)通過推出新的14/12納米芯片解決方案加強(qiáng)自己在中高端市場的競爭力。

消息人士指出,在目前的市場環(huán)境下,許多企業(yè)都對向7納米芯片技術(shù)轉(zhuǎn)型是否必要心存疑慮。

除了臺積電和三星之外,其他廠商暫緩跟進(jìn)7納米的主要原因是市場需求尚未達(dá)到。目前7納米的良品率低、流片成本高,且現(xiàn)有產(chǎn)品足以支持主流應(yīng)用,并不需要更高的性能。如果采用7納米工藝制造,芯片制造商大約需要每年1.2-1.5億套的產(chǎn)量才能夠盈虧平衡,彌補(bǔ)研發(fā)成本。目前看來,只有蘋果、三星、高通和聯(lián)發(fā)科能夠達(dá)到這樣的生產(chǎn)規(guī)模。

報(bào)道稱,高通和聯(lián)發(fā)科已將自己的7納米芯片解決方案推出時間從2018年推遲到了2019年,預(yù)計(jì)將同自己的智能手機(jī)5G解決方案一同推出市場。分析人士認(rèn)為,在5G設(shè)備正式投入商用前,高通和聯(lián)發(fā)科繼續(xù)專注于中高端市場是一個合適的舉措,也同公司致力于滿足消費(fèi)者當(dāng)下實(shí)際需求的理念相一致。

目前,臺積電和三星都已經(jīng)公布了自己7納米技術(shù)的演進(jìn)路線圖。中國***芯片代工廠商聯(lián)電(UMC)則已經(jīng)將自己的投資重點(diǎn)轉(zhuǎn)移到已經(jīng)成熟和擁有技術(shù)優(yōu)勢的產(chǎn)品線上,同時進(jìn)一步弱化了同競爭對手有關(guān)更先進(jìn)芯片技術(shù)的競爭。該公司希望,通過這一戰(zhàn)略轉(zhuǎn)型加強(qiáng)現(xiàn)有產(chǎn)品線競爭力,同時提高公司運(yùn)營利潤。

需要指出的是,全球第二大晶圓代工廠芯片制造商GlobalFoundries上月宣布,公司放棄了開發(fā)下一代半導(dǎo)體技術(shù)的宏偉計(jì)劃,轉(zhuǎn)而將資源聚焦到現(xiàn)有技術(shù)上。這意味著GlobalFoundries將會裁掉5%的員工,也意味著下一代半導(dǎo)體領(lǐng)域剩下的廠家就只有蘋果的現(xiàn)任芯片代工商臺積電和前任代工商三星。

對此,GlobalFoundries CTO嘉里-派頓(Gary Patton)堅(jiān)稱,公司做出這一決定不是因?yàn)榧夹g(shù)問題,而是在謹(jǐn)慎考慮了7納米工藝的商業(yè)機(jī)會和財(cái)務(wù)問題后做出的選擇。

“現(xiàn)有14/12納米還有很大的改進(jìn)空間,改進(jìn)現(xiàn)有技術(shù)所需的資源比研發(fā)7納米甚至5納米工藝要少得多。而且即使到2022年,四分之三的芯片市場仍然只需要12納米工藝。”派頓當(dāng)時解釋道。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52520

    瀏覽量

    441183
  • 高通
    +關(guān)注

    關(guān)注

    78

    文章

    7624

    瀏覽量

    193261
  • 聯(lián)發(fā)科
    +關(guān)注

    關(guān)注

    56

    文章

    2729

    瀏覽量

    257481
  • 7納米工藝
    +關(guān)注

    關(guān)注

    0

    文章

    5

    瀏覽量

    2970

原文標(biāo)題:成本過高致大量芯片廠暫緩先進(jìn)工藝轉(zhuǎn)型!

文章出處:【微信號:CSF211ic,微信公眾號:中國半導(dǎo)體論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    矽塔柵極驅(qū)動IC原代理供應(yīng)

    驅(qū)動通過采用業(yè)界領(lǐng)先的半導(dǎo)體工藝先進(jìn)的封裝技術(shù),具備卓越的效率和出色的散熱性能,同時能達(dá)到最小的封裝尺寸。SA2103LSOP8 SA2103SOP8 SA2104SOP8 SA2105SOP8
    發(fā)表于 06-07 11:26

    矽塔柵極驅(qū)動IC原代理供應(yīng)

    驅(qū)動通過采用業(yè)界領(lǐng)先的半導(dǎo)體工藝先進(jìn)的封裝技術(shù),具備卓越的效率和出色的散熱性能,同時能達(dá)到最小的封裝尺寸。SA2103LSOP8 SA2103SOP8 SA2104SOP8 SA2105SOP8
    發(fā)表于 05-30 15:20

    關(guān)稅戰(zhàn)暫緩 美方又欲封殺中國芯片 商務(wù)部回應(yīng)美企圖全球禁用中國芯片

    美出口管制為由,企圖在全球禁用中國先進(jìn)計(jì)算芯片。 這是美國在刺裸裸的剝奪其他國家發(fā)展先進(jìn)計(jì)算芯片和人工智能等高科技產(chǎn)業(yè)的權(quán)利。 據(jù)新華社報(bào)道,近日,盡管中美之間的關(guān)稅戰(zhàn)
    的頭像 發(fā)表于 05-21 11:18 ?992次閱讀

    半導(dǎo)體芯片需要做哪些測試

    首先我們需要了解芯片制造環(huán)節(jié)做?款芯片最基本的環(huán)節(jié)是設(shè)計(jì)->流片->封裝->測試,芯片成本構(gòu)成?般為人力成本20%,流片40%,封裝35%,
    的頭像 發(fā)表于 05-09 10:02 ?1465次閱讀
    半導(dǎo)體<b class='flag-5'>芯片</b>需要做哪些測試

    芯片封裝工藝詳解

    封裝工藝正從傳統(tǒng)保護(hù)功能向系統(tǒng)級集成演進(jìn),其核心在于平衡電氣性能、散熱效率與制造成本?。 一、封裝工藝的基本概念 芯片封裝是將半導(dǎo)體芯片通過
    的頭像 發(fā)表于 04-16 14:33 ?829次閱讀

    芯片不能窮測試

    做一款芯片最基本的環(huán)節(jié)是設(shè)計(jì)->流片->封裝->測試,芯片成本構(gòu)成一般為人力成本20%,流片40%,封裝35%,測試5%【對于先進(jìn)
    的頭像 發(fā)表于 04-11 10:03 ?583次閱讀
    <b class='flag-5'>芯片</b>不能窮測試

    先進(jìn)封裝工藝面臨的挑戰(zhàn)

    先進(jìn)制程遭遇微縮瓶頸的背景下,先進(jìn)封裝朝著 3D 異質(zhì)整合方向發(fā)展,成為延續(xù)摩爾定律的關(guān)鍵路徑。3D 先進(jìn)封裝技術(shù)作為未來的發(fā)展趨勢,使芯片串聯(lián)數(shù)量大幅增加。
    的頭像 發(fā)表于 04-09 15:29 ?471次閱讀

    臺積電最大先進(jìn)封裝AP8進(jìn)機(jī)

    。改造完成后AP8 將是臺積電目前最大的先進(jìn)封裝,面積約是此前 AP5 的四倍,無塵室面積達(dá) 10 萬平方米。 臺積電AP8將用于
    的頭像 發(fā)表于 04-07 17:48 ?1379次閱讀

    其利天下技術(shù)開發(fā)|目前先進(jìn)芯片封裝工藝有哪些

    先進(jìn)封裝是“超越摩爾”(MorethanMoore)時代的一大技術(shù)亮點(diǎn)。當(dāng)芯片在每個工藝節(jié)點(diǎn)上的微縮越來越困難、也越來越昂貴之際,工程師們將多個芯片放入
    的頭像 發(fā)表于 01-07 17:40 ?1579次閱讀
    其利天下技術(shù)開發(fā)|目前<b class='flag-5'>先進(jìn)</b>的<b class='flag-5'>芯片</b>封裝<b class='flag-5'>工藝</b>有哪些

    先進(jìn)封裝中RDL工藝介紹

    Hello,大家好,今天我們來聊聊,先進(jìn)封裝中RDL工藝。 RDL:Re-Distribution Layer,稱之為重布線層。是先進(jìn)封裝的關(guān)鍵互連工藝之一,目的是將多個
    的頭像 發(fā)表于 01-03 10:27 ?2927次閱讀
    <b class='flag-5'>先進(jìn)</b>封裝中RDL<b class='flag-5'>工藝</b>介紹

    【「大話芯片制造」閱讀體驗(yàn)】+ 芯片制造過程和生產(chǎn)工藝

    今天閱讀了最感興趣的部分——芯片制造過程章節(jié),可以用下圖概括: 芯片的制造工序可分為前道工序和后道工序。前道工序占整個芯片制造80%的工作量,由數(shù)百道工藝組成,可見
    發(fā)表于 12-30 18:15

    先進(jìn)封裝中互連工藝凸塊、RDL、TSV、混合鍵合的新進(jìn)展

    談一談先進(jìn)封裝中的互連工藝,包括凸塊、RDL、TSV、混合鍵合,有哪些新進(jìn)展?可以說,互連工藝先進(jìn)封裝的關(guān)鍵技術(shù)之一。在市場需求的推動下,傳統(tǒng)封裝不斷創(chuàng)新、演變,出現(xiàn)了各種新型的封裝
    的頭像 發(fā)表于 11-21 10:14 ?3295次閱讀
    <b class='flag-5'>先進(jìn)</b>封裝中互連<b class='flag-5'>工藝</b>凸塊、RDL、TSV、混合鍵合的新進(jìn)展

    晶圓廠與封測攜手,共筑先進(jìn)封裝新未來

    隨著半導(dǎo)體技術(shù)的飛速發(fā)展,摩爾定律逐漸逼近物理極限,傳統(tǒng)依靠縮小晶體管尺寸來提升性能的方法面臨嚴(yán)峻挑戰(zhàn)。在此背景下,先進(jìn)封裝技術(shù)作為超越摩爾定律的重要途徑,正成為半導(dǎo)體行業(yè)新的焦點(diǎn)。晶圓廠和封測
    的頭像 發(fā)表于 09-24 10:48 ?1128次閱讀
    晶圓廠與封測<b class='flag-5'>廠</b>攜手,共筑<b class='flag-5'>先進(jìn)</b>封裝新未來

    電子封裝 | Die Bonding 芯片鍵合的主要方法和工藝

    DieBound芯片鍵合,是在封裝基板上安裝芯片工藝方法。本文詳細(xì)介紹一下幾種主要的芯片鍵合的方法和工藝。什么是
    的頭像 發(fā)表于 09-20 08:04 ?1948次閱讀
    電子封裝 | Die Bonding <b class='flag-5'>芯片</b>鍵合的主要方法和<b class='flag-5'>工藝</b>

    芯片設(shè)計(jì)流片、驗(yàn)證、成本的那些事

    前言我們聊聊芯片設(shè)計(jì)、流片、驗(yàn)證、制造、成本的那些事;流片對于芯片設(shè)計(jì)來說就是參加一次大考。流片的重要性就在于能夠檢驗(yàn)芯片設(shè)計(jì)是否成功,是芯片
    的頭像 發(fā)表于 08-09 08:11 ?3013次閱讀
    <b class='flag-5'>芯片</b>設(shè)計(jì)流片、驗(yàn)證、<b class='flag-5'>成本</b>的那些事