99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

采用FPGA器件實(shí)現(xiàn)DDS波形發(fā)生器的設(shè)計(jì)

電子設(shè)計(jì) ? 來源:郭婷 ? 作者:電子設(shè)計(jì) ? 2019-04-24 08:30 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1.引言

DDS頻率合成器具有頻率分辨率高,輸出頻點(diǎn)多,可達(dá)2N個頻點(diǎn)(假設(shè)DDS相位累加器的字長是N);頻率切換速度快,可達(dá)us量級;頻率切換時(shí)相位連續(xù)的優(yōu)點(diǎn),可以輸出寬帶正交信號,其輸出相位噪聲低,對參考頻率源的相位噪聲有改善作用;可以產(chǎn)生任意波形;全數(shù)字化實(shí)現(xiàn),便于集成,體積小,重量輕。

本文介紹了DDS的基本原理,同時(shí)針對DDS波形發(fā)生器的FPGA實(shí)現(xiàn)進(jìn)行了簡要介紹,利用SignalTapII嵌入式邏輯分析儀對正弦波、三角波、方波、鋸齒波進(jìn)行仿真驗(yàn)證。

2.DDS波形發(fā)生器的FPGA實(shí)現(xiàn)

FPGA的應(yīng)用不僅使得數(shù)字電路系統(tǒng)的設(shè)計(jì)非常方便,而且它的時(shí)鐘頻率已可達(dá)到幾百兆赫茲,加上它的靈活性和高可靠性,非常適合用于實(shí)現(xiàn)波形發(fā)生器的數(shù)字電路部分。使用FPGA設(shè)計(jì)DDS電路比采用專用DDS芯片更為靈活,只需改變FPGA中的ROM數(shù)據(jù),DDS就可以產(chǎn)生任意波形,具有相當(dāng)大的靈活性。

2.1 FPGA設(shè)計(jì)流程

FPGA的設(shè)計(jì)框圖如圖1所示,F(xiàn)PGA的主要功能是:產(chǎn)生與外圍電路的接口電路,使其能夠接受外圍邏輯控制信號;保存頻率字,并構(gòu)成相位累加器,產(chǎn)生與主時(shí)鐘相同頻率的RAM尋址字;用內(nèi)部的存儲塊構(gòu)成存放多種波形數(shù)據(jù)的ROM,并通過相應(yīng)的控制線進(jìn)行選擇;構(gòu)造出兩個多波形選擇輸出的輸出通道,其中的一路通道可具備移相功能;用內(nèi)部的PLL倍頻外部低頻晶振,并輸出與主時(shí)鐘同頻的時(shí)鐘,驅(qū)動片外高速D/A.

采用FPGA器件實(shí)現(xiàn)DDS波形發(fā)生器的設(shè)計(jì)

2.2 時(shí)鐘模塊

根據(jù)耐奎斯特采樣定理要得到輸出頻率為10MHz的信號,其所輸入的信號時(shí)鐘頻率必須達(dá)20MHz以上。采樣頻率越高,輸出波形的平坦度越好,同時(shí)波形的的采樣點(diǎn)數(shù)也越多,那么獲得的波形質(zhì)量也就越好。本設(shè)計(jì)中的DDS模塊是一高速模塊,所以對系統(tǒng)時(shí)鐘就有很高的要求,不僅需要有較高的頻率,而且還要有非常高的穩(wěn)定性,如果在FPGA的時(shí)鐘端直接加一高頻晶振,不僅時(shí)鐘不穩(wěn)定,而且功耗大,費(fèi)用高,在本設(shè)計(jì)中,直接調(diào)用Altera公司的PLL核,在FPGA時(shí)鐘端只需加一低頻晶振,通過FPGA內(nèi)部PLL倍頻達(dá)到系統(tǒng)時(shí)鐘要求,輸出的時(shí)鐘相位偏移在允許范圍內(nèi)。

2.3 DDS控制模塊

(1)頻率控制字輸入模塊

頻率控制字輸入模塊如圖2所示,數(shù)據(jù)選擇器控制輸入16位頻率控制字。

采用FPGA器件實(shí)現(xiàn)DDS波形發(fā)生器的設(shè)計(jì)

(2)步進(jìn)頻率控制模塊

步進(jìn)頻率控制模塊如圖3所示,通過一個乘法器來控制步進(jìn)頻率,具體算法如下:f步進(jìn)=fc*2147/232.

采用FPGA器件實(shí)現(xiàn)DDS波形發(fā)生器的設(shè)計(jì)

通過改變乘法器的乘數(shù)來改變步進(jìn)頻率。要使步進(jìn)為1Hz那么乘法器的乘數(shù)為22.

(3)頻率累加器

頻率累加器模塊如圖4所示,通過一個32位加法器跟32位寄存器構(gòu)成頻率累加器,頻率控制字高4位為0.

采用FPGA器件實(shí)現(xiàn)DDS波形發(fā)生器的設(shè)計(jì)

(4)相位寄存器

相位寄存器模塊如圖5所示,通過一個8位加法器跟8位寄存器構(gòu)成相位寄存器并產(chǎn)生8位波形數(shù)據(jù)地址。

采用FPGA器件實(shí)現(xiàn)DDS波形發(fā)生器的設(shè)計(jì)

(5)波形存儲器設(shè)計(jì)

波形數(shù)據(jù)ROM就是存放波形數(shù)據(jù)的存儲器,大多波形發(fā)生器產(chǎn)品都將波形數(shù)據(jù)存放在外部的ROM中,這樣使得各部分結(jié)構(gòu)清晰,測試、維護(hù)更加方便但由于ROM本身讀取速度慢的缺點(diǎn),使得整個系統(tǒng)性能下降,工作頻率下降,為了解決以上問題,本設(shè)計(jì)使用的是用FPGA設(shè)計(jì)出ROM,在FPGA中存放波形數(shù)據(jù),使用Quartus II9.0中的Mega Wizard Plug-In Manager來生成一個ROM,如圖6所示。

采用FPGA器件實(shí)現(xiàn)DDS波形發(fā)生器的設(shè)計(jì)

Mega Wizard Plug-In Manager的設(shè)置,根據(jù)設(shè)計(jì)的要求,經(jīng)過七步的設(shè)置,就可以生成一個ROM的IP核。當(dāng)在波形ROM中固化所需波形的一個周期的幅度值后,由地址發(fā)生器產(chǎn)生的地址對波形ROM尋址,依次可取出送至D/A轉(zhuǎn)換及濾波后即可得到所需的模擬波形輸出。計(jì)算波形數(shù)據(jù)可以有兩種方法:C語言matlab計(jì)算。

3.仿真實(shí)驗(yàn)結(jié)果

按照第2節(jié)的系統(tǒng)設(shè)計(jì),設(shè)計(jì)程序下載到FPGA芯片,使用QuartusII軟件自帶SignalTapII嵌入式邏輯分析進(jìn)行仿真,觀察信號波形圖,正弦波如圖7,三角波如圖8。

采用FPGA器件實(shí)現(xiàn)DDS波形發(fā)生器的設(shè)計(jì)

采用FPGA器件實(shí)現(xiàn)DDS波形發(fā)生器的設(shè)計(jì)

4.總結(jié)

經(jīng)實(shí)驗(yàn)結(jié)果表明,通過DDS技術(shù)合成的波形具有良好的穩(wěn)定性,易于控制和調(diào)節(jié),利用FPGA能在很短時(shí)間內(nèi)快速構(gòu)建任意波形,提高了設(shè)計(jì)效率,具有實(shí)際應(yīng)用價(jià)值。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618564
  • 發(fā)生器
    +關(guān)注

    關(guān)注

    4

    文章

    1405

    瀏覽量

    62858
  • DDS
    DDS
    +關(guān)注

    關(guān)注

    22

    文章

    672

    瀏覽量

    154445
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于DDS的任意波形/ 函數(shù)發(fā)生器之間的差別

    任意波形/ 函數(shù)發(fā)生器(AFG)通過讀取內(nèi)存的內(nèi)容,來同時(shí)創(chuàng)建函數(shù)波形和任意波形。大多數(shù)現(xiàn)代AFG 采用直接信號合成(
    發(fā)表于 03-29 16:31 ?2889次閱讀
    基于<b class='flag-5'>DDS</b>的任意<b class='flag-5'>波形</b>/ 函數(shù)<b class='flag-5'>發(fā)生器</b>之間的差別

    基于DDS原理設(shè)計(jì)信號發(fā)生器的方案

    信號發(fā)生器又稱信號源或振蕩,在生產(chǎn)實(shí)踐和科技領(lǐng)域中有著廣泛的應(yīng)用。能夠產(chǎn)生多種波形,如三角波、鋸齒波、矩形波(含方波)、正弦波的電路被稱為函數(shù)信號發(fā)生器。函數(shù)信號
    的頭像 發(fā)表于 10-19 11:50 ?6318次閱讀
    基于<b class='flag-5'>DDS</b>原理設(shè)計(jì)信號<b class='flag-5'>發(fā)生器</b>的方案

    怎么實(shí)現(xiàn)基于FPGA+DDS的正弦信號發(fā)生器的設(shè)計(jì)?

    介紹了DDS的發(fā)展歷史及其兩種實(shí)現(xiàn)方法的特點(diǎn),論述了DDS的基本原理,并提出一種基于FPGADDS信號
    發(fā)表于 05-11 06:58

    基于FPGADDS信號源設(shè)計(jì)與實(shí)現(xiàn)

    基于FPGADDS信號源設(shè)計(jì)與實(shí)現(xiàn) 利用DDSFPGA 技術(shù)設(shè)計(jì)一種信號發(fā)生器.介紹了該
    發(fā)表于 02-11 08:48 ?228次下載

    基于DDS波形發(fā)生器設(shè)計(jì)

    基于DDS波形發(fā)生器設(shè)計(jì) 0 引 言    隨著信息技術(shù)的發(fā)展及測試對象不斷豐富,現(xiàn)代電子系統(tǒng)對波形發(fā)生器也提出了更高的要求。傳統(tǒng)的
    發(fā)表于 01-27 10:49 ?1748次閱讀

    基于FPGADDS波形信號發(fā)生器的設(shè)計(jì)

    設(shè)計(jì)采用Altera公司CycloneII系列EP2C5Q208作為核心器件,采用直接數(shù)字頻率合成技術(shù)實(shí)現(xiàn)了一個頻率、相位可控的基本信號發(fā)生器
    發(fā)表于 01-22 14:45 ?472次下載
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>DDS</b><b class='flag-5'>波形</b>信號<b class='flag-5'>發(fā)生器</b>的設(shè)計(jì)

    基于DDS的可編程的波形發(fā)生器

    給予DDS可編程的波形發(fā)生器,對三個不同頻段的波形信號進(jìn)行分析
    發(fā)表于 11-02 17:22 ?3次下載

    基于vhdl的DDS設(shè)計(jì)簡單的波形發(fā)生器

    基于vhdl的DDS設(shè)計(jì) 簡單的波形發(fā)生器 可以產(chǎn)生正弦波,方波,三角波,鋸齒波
    發(fā)表于 01-12 17:55 ?31次下載

    DDS多波信號發(fā)生器實(shí)現(xiàn)

    詳細(xì)介紹了直接數(shù)字頻率合成器(DDS)的工作原理、基本結(jié)構(gòu)。在參考DDS 相關(guān)文獻(xiàn)的基礎(chǔ)上,提出了符合結(jié)構(gòu)的DDS 設(shè)計(jì)方案,利用DDS 技術(shù)設(shè)計(jì)了一種高頻率精度的多
    發(fā)表于 11-22 14:35 ?0次下載

    基于FPGADDS信號發(fā)生器設(shè)計(jì)方案解析

    將虛擬儀器技術(shù)同FPGA技術(shù)結(jié)合,設(shè)計(jì)了一個頻率可控的DDS任意波形信號發(fā)生器。在闡述直接數(shù)字頻率合成技術(shù)的工作原理、電路構(gòu)成的基礎(chǔ)上,分別介紹了上位機(jī)虛擬儀器監(jiān)控面板的功能和結(jié)構(gòu),以
    發(fā)表于 12-04 11:40 ?33次下載
    基于<b class='flag-5'>FPGA</b>的<b class='flag-5'>DDS</b>信號<b class='flag-5'>發(fā)生器</b>設(shè)計(jì)方案解析

    基于Verilog實(shí)現(xiàn)DDS任意波形發(fā)生器

    DDS是從相位的概念直接合成所需波形的一種頻率合成技術(shù)。不僅可以產(chǎn)生不同頻率的正弦波,而且可以控制波形的初始相位。本文為大家介紹基于Verilog實(shí)現(xiàn)
    發(fā)表于 01-08 11:58 ?7011次閱讀
    基于Verilog<b class='flag-5'>實(shí)現(xiàn)</b>的<b class='flag-5'>DDS</b>任意<b class='flag-5'>波形</b><b class='flag-5'>發(fā)生器</b>

    CN-0304:低功耗 DDS 波形發(fā)生器

    CN-0304:低功耗 DDS 波形發(fā)生器
    發(fā)表于 03-18 21:14 ?9次下載
    CN-0304:低功耗 <b class='flag-5'>DDS</b> <b class='flag-5'>波形</b><b class='flag-5'>發(fā)生器</b>

    基于FPGA和DAC設(shè)計(jì)的dds發(fā)生器

    基于FPGA和DAC設(shè)計(jì)的dds發(fā)生器(普德新星電源技術(shù)有限公司的LoGo)-該文檔為基于FPGA和DAC設(shè)計(jì)的dds
    發(fā)表于 09-16 12:09 ?42次下載
    基于<b class='flag-5'>FPGA</b>和DAC設(shè)計(jì)的<b class='flag-5'>dds</b><b class='flag-5'>發(fā)生器</b>

    DDS信號發(fā)生器的理解與實(shí)現(xiàn)

    DDS信號發(fā)生器采用直接數(shù)字頻率合成(Direct Digital Synthesis,簡稱DDS)技術(shù),把信號發(fā)生器的頻率穩(wěn)定度、準(zhǔn)確度提
    的頭像 發(fā)表于 09-01 15:21 ?3127次閱讀

    基于FPGADDS正弦信號發(fā)生器的設(shè)計(jì)和實(shí)現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《基于FPGADDS正弦信號發(fā)生器的設(shè)計(jì)和實(shí)現(xiàn).pdf》資料免費(fèi)下載
    發(fā)表于 03-24 09:34 ?10次下載