99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

可測性設計結(jié)構(gòu)提高電路內(nèi)系統(tǒng)模塊的可測試性

電子設計 ? 來源:郭婷 ? 作者:電子設計 ? 2019-06-08 09:32 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

引 言

集成電路的生產(chǎn)成本以測試開發(fā)、測試時間以及測試設備為主。模擬電路一般只占芯片面積的10%左右,測試成本卻占總測試成本的主要部分。所以,削減模擬部分的測試成本將有利于芯片的設計與生產(chǎn)。

數(shù)字電路有很多成熟的可測性設計技術(shù)( design fortest,DFT ),模擬電路測試還未發(fā)展到如此成熟,缺乏完善的模型進行自動化測試。隨著集成電路的發(fā)展,混合信號芯片功能越來越復雜,但芯片I/ O 口數(shù)量跟不上芯片發(fā)展的規(guī)模,導致很多電路節(jié)點變得不可控制或( 與) 不可觀察,加大了測試工作的難度。

典型模擬電路有放大器、濾波器等各種線性和非線性電路,通常包含若干串聯(lián)結(jié)構(gòu)的模塊。本文從系統(tǒng)結(jié)構(gòu)出發(fā),針對串聯(lián)結(jié)構(gòu)電路提出一種可測性設計方案,增加較少的I/ O 口,使外部測試設備可以控制觀察內(nèi)部的各個模塊,這些增加的I/ O 數(shù)目不隨內(nèi)部模塊數(shù)目而變化,同時該結(jié)構(gòu)還可以兼容邊界掃描技術(shù)。

1 系統(tǒng)級的可測性設計

1. 1 控制觀察模塊

控制觀察模塊( contr ol observ e module,COM) 的等效模型如圖1( a) 所示。由開關(guān)1、開關(guān)2、開關(guān)3 上的高低電平組成模塊工作的指令碼( Inst ruct ion Code) 。

如圖1( b) 分別有透明模式,測試觀察模式和測試輸入模式??刂七@三種模式的指令碼分別為010,100,001??墒瓜到y(tǒng)電路和嵌入式模塊間建立各種通路連接方式。

可測性設計結(jié)構(gòu)提高電路內(nèi)系統(tǒng)模塊的可測試性

1. 2 基本原理

如圖2 所示,In 是原始輸入端,Out 是原始輸出端,在M1( 模擬電路模塊1) 、M2( 模擬電路模塊2) 和M3( 模擬電路模塊3) 之間插入COM,A B1 和AB2 是測試端口,其中AB1 為COM 觀察輸出端,AB2 為COM 控制輸入端,IR( 指令寄存器) 與COM 模式端連接,所有IR 串聯(lián)連接,在clk 作用下串行輸入指令碼,rst 為置零端。

可測性設計結(jié)構(gòu)提高電路內(nèi)系統(tǒng)模塊的可測試性

圖2 DFT 設計的基本原理框圖

當COM1 和COM2 為透明模式時,輸入In 的信號經(jīng)M1,M2 和M3 到輸出Out ,測試整個通路,指令碼為010010;當COM1 為測試觀察模式,COM2 為測試控制模式時,由通路In →M1 →COM1 → AB1 可以單獨測試M1,由通路AB2 →COM2 →M3 → Out 可以單獨測試M3,指令碼為100001;當COM1 為測試控制模式,COM2 為測試觀察模式時,由通路AB2 →COM1 →M2 →COM2 →AB1 可以單獨測試M2,指令碼為001100;當COM1 為透明模式,COM2 為測試觀察模式時,由通路In →M1 → COM1 →M2 → COM2 → AB1 可以單獨測試M1 與M2 組成的串聯(lián)結(jié)構(gòu),指令碼為010100;當COM1 為測試控制模式,COM2 為透明模式時,由通路AB2 → COM1 →M2 →COM2 →M3 →Out 可以單獨測試M2 與M3 組成的串聯(lián)結(jié)構(gòu),指令碼為001010。

對于n 個模擬電路模塊,通過合適的指令碼也可以隔離若干內(nèi)部模塊進行單獨測試。

2 DFT 結(jié)構(gòu)的具體實現(xiàn)與仿真

2. 1 COM 模塊和指令寄存器的實現(xiàn)

COM 模塊內(nèi)部的模擬開關(guān)選擇雙向傳輸性好的時鐘控制CMOS 互補門實現(xiàn)。為了有效傳輸信號,傳輸門導通電阻不能隨輸入信號的變化而有太大的波動。

它的導通電阻計算如下:

可測性設計結(jié)構(gòu)提高電路內(nèi)系統(tǒng)模塊的可測試性

傳輸門導通電阻基本不受輸入信號的影響。經(jīng)仿真,該互補開關(guān)的- 3 dB 帶寬達到121. 8 MHz,可以滿足大多數(shù)模擬電路的帶寬要求。

指令寄存器模塊用來實現(xiàn)指令移位傳輸以及存儲的功能,它由D 觸發(fā)器組成的移位寄存單元實現(xiàn),并且加入了異步置零端。

2. 2 整體結(jié)構(gòu)的實現(xiàn)與驗證仿真

在模擬電路設計中多級運算放大器的使用很常見 ,作為驗證,模擬電路模塊M1~ M3 選擇運算放大器緩沖模塊,對電路進行DFT 設計,使用Cadence 軟件,基于0. 5 um CMOS 工藝庫對該DFT 結(jié)構(gòu)進行功能仿真分析。

指令寄存器置零時所有開關(guān)斷開,輸入信號為偏置2 V,振幅1 V 的1 MHz 正弦波,各輸出端被截止。

圖3是在各種指令碼下,電路信號傳輸?shù)姆抡娣治?,輸入信號均能通過特定通路有效傳輸?shù)街付ㄝ敵?a target="_blank">端口。

可測性設計結(jié)構(gòu)提高電路內(nèi)系統(tǒng)模塊的可測試性

圖3 各種指令碼下的電路整體仿真結(jié)果

3 與邊界掃描技術(shù)的兼容性

邊界掃描測試技術(shù) 在降低產(chǎn)品測試成本,提高產(chǎn)品質(zhì)量和可靠性以及縮短產(chǎn)品上市時間等方面有顯著的優(yōu)點,目前在數(shù)字電路的測試中已得到很多應用。

它也可應用于混合信號測試,圖4 就是一種混合信號芯片測試方案。本文設計的DFT 結(jié)構(gòu)中指令寄存器串接在IEEE 1149. 1 標準中的掃描寄存器后,共用時鐘信號,可以進行聯(lián)合測試,并且進一步減少了模擬部分額外引出的端口數(shù)。

可測性設計結(jié)構(gòu)提高電路內(nèi)系統(tǒng)模塊的可測試性

圖4 混合信號芯片測試的一種方案

4 結(jié) 語

本文針對串聯(lián)結(jié)構(gòu)的模擬集成電路提出一種可測性設計結(jié)構(gòu),提高了電路的可控制性及可觀察性,實現(xiàn)對電路整體以及內(nèi)部單一或幾個相鄰模塊的測試。仿真分析證明,該結(jié)構(gòu)簡單有效,只需額外引出5 個PAD,數(shù)目少,靈活性高,不隨模塊數(shù)增加而變化,并可兼容邊界掃描技術(shù)。不過,在提高可測試性的同時,會在一定程度上增加芯片的面積和功耗。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52481

    瀏覽量

    440558
  • 集成電路
    +關(guān)注

    關(guān)注

    5424

    文章

    12042

    瀏覽量

    368354
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    改進電路設計規(guī)程提高測試

    改進電路設計規(guī)程提高測試    隨著微型化程度不斷提高,元件和
    發(fā)表于 05-24 23:01

    PCB設計技巧Tips9: 改進電路設計規(guī)程提高測試

    公司的S記錄結(jié)構(gòu)等。大多數(shù)測試系統(tǒng),只要能夠?qū)扉W或ISP元件進行編程,是可以解讀這些格式的。前面所提到的許多信息,其中許多也是元件制造所必須的。當然,在制造
    發(fā)表于 11-19 11:47

    改進電路PCB設計規(guī)程提高測試

    記錄結(jié)構(gòu)等。大多數(shù)測試系統(tǒng),只要能夠?qū)扉W或 ISP 組件進行編程,是可以解讀這些格式的。前面所提到的許多信息,其中許多也是組件制造所必須的。當然,在制造
    發(fā)表于 01-14 14:34

    PCB設計的測試概念

    設計應包括系統(tǒng)測試性問題。系統(tǒng)測試性功能要
    發(fā)表于 07-28 10:08

    改進PCB電路設計規(guī)程提高測試

    改進PCB電路設計規(guī)程提高測試隨著微型化程度不斷提高,元件和布線技術(shù)也取得巨大發(fā)展,例如BG
    發(fā)表于 11-06 09:11

    改進PCB電路設計規(guī)程提高測試

    改進PCB電路設計規(guī)程提高測試隨著微型化程度不斷提高,元件和布線技術(shù)也取得巨大發(fā)展,例如BG
    發(fā)表于 11-06 10:33

    PCB制造測試技術(shù)概述

    測試設計技術(shù),它以外部測試和特定目標測試設計
    發(fā)表于 09-19 16:17

    如何改進電路設計規(guī)程從而提高測試?

    什么是測試?為什么要發(fā)展測試友好技術(shù)?如何去改進測試
    發(fā)表于 04-13 06:54

    如何改進電路設計規(guī)程來提高測試?

    如何改進電路設計規(guī)程來提高測試?
    發(fā)表于 04-26 06:49

    dft測試設計

    dft測試設計,前言測試設計方法之一:掃描設計方法
    發(fā)表于 07-22 09:10

    PCB設計

    目的:提高PCB的檢測和故障診斷能力,從而提高PCB的維修.方法結(jié)構(gòu)標準化和應用新的設計
    發(fā)表于 03-24 13:15 ?0次下載

    如何改進電路設計規(guī)程提高測試

    如何改進電路設計規(guī)程提高測試     隨著微型化程度不斷提高
    發(fā)表于 03-25 11:35 ?513次閱讀

    如何提高電路測試

    如何提高電路測試 隨著電子產(chǎn)品結(jié)構(gòu)尺寸越來越小,目前出現(xiàn)了兩個特別引人注目的問題︰一是
    發(fā)表于 04-07 22:25 ?827次閱讀

    SOC的測試設計策略

    測試設計(DFT)是適應集成電路的發(fā)展要求所出現(xiàn)的一種技術(shù),主要任務是對電路結(jié)構(gòu)進行調(diào)整,提高
    發(fā)表于 04-27 11:11 ?3611次閱讀
    SOC的<b class='flag-5'>可</b><b class='flag-5'>測試</b><b class='flag-5'>性</b>設計策略

    什么是測試設計 測試評估詳解

    設計(DFT)之測試評估詳解 測試
    發(fā)表于 09-01 11:19 ?1685次閱讀
    什么是<b class='flag-5'>可</b><b class='flag-5'>測試</b><b class='flag-5'>性</b>設計 <b class='flag-5'>可</b><b class='flag-5'>測試</b><b class='flag-5'>性</b>評估詳解