99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

p0口為什么接上拉電阻

工程師 ? 來源:網(wǎng)絡(luò)整理 ? 作者:h1654155205.5246 ? 2018-08-22 17:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

單片機(jī)P0端口的結(jié)構(gòu)及工作原理

P0端口8位中的一位結(jié)構(gòu)圖見下圖:

p0口為什么接上拉電阻

由上圖可見,P0端口由鎖存器、輸入緩沖器、切換開關(guān)、一個(gè)與非門、一個(gè)與門及場效應(yīng)管驅(qū)動(dòng)電路構(gòu)成。再看圖的右邊,標(biāo)號(hào)為P0.X引腳的圖標(biāo),也就是說P0.X引腳可以是P0.0到P0.7的任何一位,即在P0口有8個(gè)與上圖相同的電路組成。

單片機(jī)端口上拉電阻的作用

顧名思義,上拉就是把電平拉高(一般到電源),下拉就是拉低(一般到地)。上拉主要是為了提高灌電流驅(qū)動(dòng)能力,相當(dāng)于從電源借點(diǎn)兒功率到IO口,下拉主要是在IO口功率足夠的情況下,為了保護(hù)IO口,靜態(tài)時(shí)為0電平。

對(duì)于不同的單片機(jī)和端口,上拉電阻的作用不同,最常見的由于內(nèi)部結(jié)構(gòu)的問題,不能處于懸空狀態(tài)。我就以51單片機(jī)進(jìn)行敘述,以其P0口為例,P0口是集電極開路輸出,也就是OC門,這種結(jié)構(gòu)沒有輸出高電平的能力就相當(dāng)于一個(gè)一端接地的開關(guān), 按下去就輸出低電平0V,斷開就沒有電壓,是懸空狀態(tài)。至于用不用上拉電阻,取決于外部電路,如果要輸出高電平控制一個(gè)器件,而這個(gè)器件本身又沒有內(nèi)置上拉,就必須自己接一個(gè)上拉電阻,如果要用低電平控制一個(gè)器件,則可以不用加上拉。一般來講,做板子時(shí)都會(huì)在P0口放一個(gè)排阻,10Kohm就可以了。

P0口作為I/O口輸出的時(shí)候時(shí),輸出低電平為0 輸出高電平為高組態(tài)(并非5V,相當(dāng)于懸空狀態(tài),也就是說P0 口不能真正的輸出高電平)。給所接的負(fù)載提供電流,因此必須接上拉電阻(一電阻連接到VCC),由電源通過這個(gè)上拉電阻給負(fù)載提供電流。P0作輸入時(shí)不需要上拉電阻,但要先置1。因?yàn)镻0口作一般I/O口時(shí)上拉場效應(yīng)管一直截止,所以如果不置1,下拉場效應(yīng)管會(huì)導(dǎo)通,永遠(yuǎn)只能讀到0。因此在輸入前置1,使下拉場效應(yīng)管截止,端口會(huì)處于高阻浮空狀態(tài),才可以正確讀入數(shù)據(jù)。

單片機(jī)p0口為什么要加上拉電阻

P0口內(nèi)部沒有上拉電阻,是開漏的,不管它的驅(qū)動(dòng)能力多大,相當(dāng)于它是沒有電源的,需要外部的電路提供,絕大多數(shù)情況下P0口是必需加上拉電阻的。

P0口和其它三個(gè)口的內(nèi)部電路是不同的,如下圖:

p0口為什么接上拉電阻

P0口是接在兩個(gè)三極管D0和D1之間的,而P1-P3口的上部是接一個(gè)電阻的。P0口的上面那個(gè)三極管D0是在進(jìn)擴(kuò)展存儲(chǔ)器或擴(kuò)展總線時(shí)使用MOVX指令時(shí)才會(huì)控制它的導(dǎo)通和截止,在不用此指令時(shí)都是截止的。在平常我們使用如:P0_1=0P0_1=1這些語句時(shí)控制的都是下面那個(gè)三極管D1。

我們先假設(shè)P1口接一個(gè)74HC373,來看一看它的等效圖

p0口為什么接上拉電阻  

當(dāng)AT89S51的P1口上接了74HC373后就等于接了一個(gè)負(fù)載,如上圖右邊。一般來說這些數(shù)字電路的輸入阻抗都很大,都在幾百K到上兆歐姆,而P1口內(nèi)的電阻R一般在幾十K以內(nèi)。

p0口為什么接上拉電阻

如上圖,當(dāng)我們發(fā)出指令P1=0時(shí),三極管D導(dǎo)通,見中間的等效圖,這時(shí)P1點(diǎn)的電位為0。

當(dāng)發(fā)出P1=1的指令后,三極管D截止,見右邊等效圖,因?yàn)镽x的阻值要比R的阻值大得多,因此P1點(diǎn)的電位是接近電源電壓的。即高電平。

我們?cè)賮砜纯碢0口接負(fù)載時(shí)的圖

p0口為什么接上拉電阻

當(dāng)P0=0時(shí),等效圖是中間的,三極管D1導(dǎo)通,P0點(diǎn)的電位為0。

而當(dāng)P0=1時(shí),等效圖是右邊的,三極管D1截止,而上面的三極管D0始終是截止的,這樣P0點(diǎn)就等效于懸空了,它處在不穩(wěn)定狀態(tài),P0點(diǎn)又是RX的高阻抗輸入點(diǎn),很容易受到外界和周圍電路的干擾從而直接影響到74HC373的輸出狀態(tài)。因此就得加上個(gè)電阻。如下圖

p0口為什么接上拉電阻

加上電阻Rc后,電路的狀態(tài)就和P1口一樣了,這個(gè)電阻Rc就是上拉電阻。

但你如果只是為了讓P0口驅(qū)動(dòng)個(gè)發(fā)光管,那電路可以直接簡化成下圖那樣。S51內(nèi)部的電流最好不超過15mA,如果發(fā)光管的電壓為2.2V那電阻就是(5-2.2)÷15=0.18K,也就是180歐姆。

p0口為什么接上拉電阻

當(dāng)P0=0時(shí)P0點(diǎn)為低電位,發(fā)光管亮起,流過D1的電流約為15mA。

當(dāng)P0=1時(shí),P0點(diǎn)為懸空,但發(fā)光管和180歐電阻都是低阻抗元件,P點(diǎn)電位就為高電位,再說也無任何輸出影響,因此這樣電路是可以的

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 單片機(jī)
    +關(guān)注

    關(guān)注

    6067

    文章

    44969

    瀏覽量

    649178
  • 上拉電阻
    +關(guān)注

    關(guān)注

    5

    文章

    366

    瀏覽量

    31122
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    電路設(shè)計(jì)基礎(chǔ):上電阻、下拉電阻分析

    電阻、下拉電阻在電子元器件間中,并不存在上電阻和下拉電阻這兩種實(shí)體的
    的頭像 發(fā)表于 05-22 11:45 ?444次閱讀
    電路設(shè)計(jì)基礎(chǔ):上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>、下拉<b class='flag-5'>電阻</b>分析

    一次性說清上電阻和下拉電阻

    在電子元件領(lǐng)域,上電阻與下拉電阻并非獨(dú)立的物理實(shí)體,而是依據(jù)電阻在不同電路場景中的功能定義。它們的本質(zhì)仍是普通電阻,但在電路設(shè)計(jì)中扮演著關(guān)
    的頭像 發(fā)表于 04-03 19:34 ?509次閱讀
    一次性說清上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>和下拉<b class='flag-5'>電阻</b>

    STM32F413ZGT6的NRST需要接上電阻嗎?

    STM32F413ZGT6在使用的過程中經(jīng)常復(fù)位,現(xiàn)在NRST只是接了100nf的電容,是否要接上電阻。已知芯片內(nèi)部有弱上,典型值40K。接上
    發(fā)表于 03-12 08:27

    在tpl0102的使用過程中,如果SCL,SDA,沒有接上電阻,直接連接到了P1.6 P1.7上,會(huì)造成什么后果?

    請(qǐng)問在tpl0102的使用過程中,如果SCL,SDA,沒有接上電阻,直接連接到了P1.6P1.7上,會(huì)造成什么后果,會(huì)使單片機(jī)無法控制那塊芯片嗎?因?yàn)橐呀?jīng)制成pcb,請(qǐng)問出了再影
    發(fā)表于 02-10 06:14

    電阻的工作原理詳解

    代表了二進(jìn)制中的 1 和 0。在實(shí)際電路里,高電平和低電平是通過電壓范圍來定義的,例如,在一些數(shù)字電路中,將高于 2V 的電壓定義為高電平,低于 0.8V 的電壓定義為低電平。 上電阻一般連接在電源(VCC)和需要被拉高電平的
    的頭像 發(fā)表于 02-05 17:40 ?778次閱讀

    納祥科技NX2069,國產(chǎn)I2C總線8位IO擴(kuò)展器,遠(yuǎn)程 I/O擴(kuò)展,替代PCF8574

    NX2069 IO擴(kuò)展芯片內(nèi)含8個(gè)準(zhǔn)雙向I/OP0-P7),每個(gè)端口既可以作為輸出端口驅(qū)動(dòng)外部負(fù)載,也可以作為輸入端口讀取外部設(shè)備的狀態(tài)。上電默認(rèn)IO高電平(上),這樣在外部設(shè)備不驅(qū)動(dòng)的情況下,端口能通過內(nèi)部上
    的頭像 發(fā)表于 02-05 17:29 ?706次閱讀
    納祥科技NX2069,國產(chǎn)I2C總線8位IO擴(kuò)展器,遠(yuǎn)程 I/O<b class='flag-5'>口</b>擴(kuò)展,替代PCF8574

    電阻阻值怎么選擇

    在電子電路設(shè)計(jì)中,上電阻是一種常用的元件,它的阻值選擇至關(guān)重要,需要綜合考慮多個(gè)因素來確定合適的阻值。 一、功耗因素 功耗是選擇上電阻阻值時(shí)需要考慮的一個(gè)重要方面。當(dāng)
    的頭像 發(fā)表于 02-05 17:25 ?684次閱讀

    I2C總線上電阻阻值如何確定?

    導(dǎo)讀I2C總線在產(chǎn)品設(shè)計(jì)中被廣泛應(yīng)用,盡管其結(jié)構(gòu)簡單,但經(jīng)常發(fā)生上電阻設(shè)計(jì)不合理的問題。本文將對(duì)I2C上電阻的選擇進(jìn)行簡要分析。一根信號(hào)線上,通過
    的頭像 發(fā)表于 12-27 11:34 ?1785次閱讀
    I2C總線上<b class='flag-5'>拉</b><b class='flag-5'>電阻</b>阻值如何確定?

    ADC閑置,怎么處理,可以直接用0R電阻地嗎?

    ADC芯片,閑置,怎么處理,可以直接用0R電阻地么? 例如ADS54J60;
    發(fā)表于 12-24 08:40

    I2C總線為什么要接上電阻

    I2C為什么要接上電阻?因?yàn)樗情_漏輸出。 為什么是開漏輸出? I2C協(xié)議支持多個(gè)主設(shè)備與多個(gè)從設(shè)備在一條總線上,如果不用開漏輸出,而用推挽輸出,會(huì)出現(xiàn)主設(shè)備之間短路的情況。所以總線一般會(huì)使用開漏
    的頭像 發(fā)表于 11-20 10:07 ?1114次閱讀
    I2C總線為什么要<b class='flag-5'>接上</b><b class='flag-5'>拉</b><b class='flag-5'>電阻</b>

    混合動(dòng)力系統(tǒng)構(gòu)型P0P4介紹

    在混合動(dòng)力技術(shù)的不斷演進(jìn)中,不同的動(dòng)力系統(tǒng)構(gòu)型為汽車工業(yè)注入了新的活力。每一種構(gòu)型都具備獨(dú)特的技術(shù)特點(diǎn)和應(yīng)用場景,從P0P4,本文將深入探討每種構(gòu)型的優(yōu)勢與挑戰(zhàn),為讀者提供全面而深入的了解。 1
    的頭像 發(fā)表于 09-16 12:09 ?1984次閱讀
    混合動(dòng)力系統(tǒng)構(gòu)型<b class='flag-5'>P0</b>到<b class='flag-5'>P</b>4介紹

    如何計(jì)算上電阻的值

    I2C總線不僅能夠確保信號(hào)傳輸?shù)姆€(wěn)定,還能有效地防止多設(shè)備操作中的電氣沖突。確定適當(dāng)?shù)纳?b class='flag-5'>拉電阻值對(duì)于保證I2C通信的可靠性和效率至關(guān)重要。雖然在大多數(shù)應(yīng)用中,使用標(biāo)準(zhǔn)的4.7kΩ電阻通??梢詽M足需求
    的頭像 發(fā)表于 09-09 17:20 ?1087次閱讀

    電路設(shè)計(jì)基礎(chǔ):上電阻、下拉電阻分析

    的最低高電平 (一般為3.5V),這時(shí)就需要在TTL的輸出端接上電阻,以提高輸出高電平的值。 2、OC門電路必須加上電阻,才能使用。 3
    發(fā)表于 08-22 13:59

    求助,關(guān)于GPIO4和GPIO5上電阻問題求解

    無上,其他的 GPIO 均有上。 由于是內(nèi)部配置上,所以如需下拉,需外部加下拉方式或者加一個(gè)三級(jí)管的反相電路。 PS: GPIO不能到5V。 GPIO4/5外接1M
    發(fā)表于 07-19 14:06