99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

如何利用FPGA設(shè)計來驗證和加快你的設(shè)計過程

電子設(shè)計 ? 來源:互聯(lián)網(wǎng) ? 作者:佚名 ? 2018-05-14 09:01 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

如果處理器和現(xiàn)場可編程門陣列FPGA全部由同樣的電壓供電運(yùn)行,并且不需要排序和控制等特殊功能的話,會不會變的很簡單呢?不幸的是,大多數(shù)處理器和FPGA需要不同的電源電壓,啟動/關(guān)斷序列和不同類型的控制。

幸運(yùn)的是,電源管理IC集成電路 (PMIC) 能夠控制目前的高級處理器、FPGA和系統(tǒng),并為它們供電,從而大為簡化了整個系統(tǒng)設(shè)計。

現(xiàn)在,你也許想知道哪一款PMIC可以為你的片上系統(tǒng) (SoC) 供電,還有就是要這么做的話,該從哪里入手。為你的SoC和系統(tǒng)選擇合適的電源解決方案是系統(tǒng)設(shè)計人員最常見的挑戰(zhàn)之一。所以,TI推出了數(shù)款全新工具,在使用我們的PMIC時,這些工具能夠簡化器件選型、評估和設(shè)計。

在這些工具中,有一些是TI Designs參考設(shè)計,它們可以幫助設(shè)計人員開始、驗證和加快設(shè)計。多個TI Designs已經(jīng)發(fā)布,給出了可由TI PMIC供電的很多不同SoC—以下是當(dāng)前列表:

  • TIDA-00478使用TPS65218為Xilinx Zynq 7010供電。

  • TIDA-00551使用TPS65911 為Xilinx Zynq 7015供電。

  • TIDA-00604使用TPS65023為Altera Cyclone III供電。

  • TIDA-00605使用TPS65023為Altera Cyclone IV供電。

  • TIDA-00607使用TPS65218為Altera MAX 10供電。

  • TIDA-00621使用TPS65911。

圖1是為ARM處理器供電的TPS65911的方框圖。與所有TI PMIC一樣,TPS65911非常靈活,并且可被用于數(shù)款器件。圖2顯示的是為Xilinx Zynq 7015 FPGA供電的TPS65911。

圖1:TPS65911的方框圖

圖2:為Xilinx Zynq 7015供電的TPS65911的方框圖

隨這些設(shè)計一同提供的還有電路原理圖、方框圖、印刷電路板 (PCB) 文件和測試結(jié)果。這些測試使得設(shè)計人員能夠評估他們正在嘗試用于特定SoC的PMIC的性能,并且為他們提供可以在他們自己的設(shè)計中使用的示例設(shè)計文件。測試結(jié)果包括啟動排序、負(fù)載瞬態(tài)、效率測試,以及圖3中顯示的其它內(nèi)容。

圖3:TPS65911的示例啟動時序

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22046

    瀏覽量

    618272
  • 電源管理
    +關(guān)注

    關(guān)注

    117

    文章

    6433

    瀏覽量

    146102
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    是德科技助力蔚驗證新一代汽車無線系統(tǒng)

    是德科技與蔚的合作伙伴關(guān)系為蔚汽車解決方案提供了更好的連接性、可靠性和性能 是德科技(NYSE: KEYS )日前宣布,是德科技利用網(wǎng)絡(luò)仿真解決方案,幫助蔚成功
    的頭像 發(fā)表于 06-16 13:50 ?426次閱讀

    西門子利用AI縮小行業(yè)的IC驗證生產(chǎn)率差距

    Questa One將集成電路(IC)驗證從被動反應(yīng)流程重新定義為智能的自優(yōu)化系統(tǒng)。 西門子數(shù)字化工業(yè)軟件推出了Questa? One智能驗證軟件組合,將連接性、數(shù)據(jù)驅(qū)動方法和可擴(kuò)展性與人
    的頭像 發(fā)表于 05-27 14:34 ?200次閱讀

    FPGA EDA軟件的位流驗證

    位流驗證,對于芯片研發(fā)是一個非常重要的測試手段,對于純軟件開發(fā)人員,最難理解的就是位流驗證。在FPGA芯片研發(fā)中,位流驗證是在做什么,在哪些階段需要做位流
    的頭像 發(fā)表于 04-25 09:42 ?1216次閱讀
    <b class='flag-5'>FPGA</b> EDA軟件的位流<b class='flag-5'>驗證</b>

    FPGA開發(fā)任務(wù)

    我想請人幫我開發(fā)一款基于FPGA的產(chǎn)品,把我寫好MATLAB代碼固化在FPGA中,實現(xiàn)算法加速和加密功能。有興趣的聯(lián)系我
    發(fā)表于 03-15 10:19

    利用FPGA實現(xiàn)USB 2.0通信接口

    USB?2.0接口的實現(xiàn)方式 利用FPGA實現(xiàn)USB 2.0接口的方式一般有兩種,一是借助外圍的USB接口芯片,二是FPGA內(nèi)部實現(xiàn)USB協(xié)議控制器,外部通過USB的PHY芯片
    的頭像 發(fā)表于 12-30 13:59 ?2888次閱讀
    <b class='flag-5'>利用</b><b class='flag-5'>FPGA</b>實現(xiàn)USB 2.0通信接口

    基于Agilex 5 FPGA的模塊系統(tǒng)介紹

    ,這些應(yīng)用要求以更低功耗實現(xiàn)更高性能。SoM可以大大簡化和加快嵌入式解決方案的開發(fā),為降低板卡設(shè)計和驗證的相關(guān)風(fēng)險提供理想起點(diǎn),并加快產(chǎn)品上市速度。
    的頭像 發(fā)表于 12-19 17:10 ?736次閱讀
    基于Agilex 5 <b class='flag-5'>FPGA</b>的模塊系統(tǒng)介紹

    芯華章發(fā)布FPGA驗證系統(tǒng)新品HuaProP3

    近日,國內(nèi)EDA(電子設(shè)計自動化)領(lǐng)域的佼佼者芯華章公司,正式對外宣布其最新研發(fā)的FPGA驗證系統(tǒng)——HuaProP3已正式面世。這款產(chǎn)品的推出,標(biāo)志著芯華章在FPGA驗證技術(shù)上的又一
    的頭像 發(fā)表于 12-13 11:12 ?844次閱讀

    能否利用TSW1400控制TX7316脈沖信號的發(fā)射,接收,波束形成?

    最近買了TX7316和TSW1400FPGA板,想請問一下,能否利用TSW1400控制TX7316脈沖信號的發(fā)射,接收,波束形成?如果可以的話,二者是利用什么接口連接的?是USB嗎
    發(fā)表于 11-20 08:18

    數(shù)字芯片設(shè)計驗證經(jīng)驗分享文章 實際案例說明用基于FPGA的原型測試、驗證和確認(rèn)IP——如何做到魚與熊掌兼

    本系列文章從數(shù)字芯片設(shè)計項目技術(shù)總監(jiān)的角度出發(fā),介紹了如何將芯片的產(chǎn)品定義與設(shè)計和驗證規(guī)劃進(jìn)行結(jié)合,詳細(xì)講述了在FPGA上使用硅知識產(chǎn)權(quán)(IP)內(nèi)核開發(fā)ASIC原型項目時,必須認(rèn)真考慮的一些問題。
    的頭像 發(fā)表于 10-28 14:53 ?1028次閱讀
    數(shù)字芯片設(shè)計<b class='flag-5'>驗證</b>經(jīng)驗分享文章 實際案例說明用基于<b class='flag-5'>FPGA</b>的原型<b class='flag-5'>來</b>測試、<b class='flag-5'>驗證</b>和確認(rèn)IP——如何做到魚與熊掌兼

    FPGA與ASIC的優(yōu)缺點(diǎn)比較

    適應(yīng)各種應(yīng)用場景。這意味著用戶可以根據(jù)需要,通過編程更改FPGA的功能,而無需更改硬件設(shè)計。 設(shè)計周期短 :與ASIC相比,FPGA的設(shè)計、驗證和生產(chǎn)周期更短。這主要是因為
    的頭像 發(fā)表于 10-25 09:24 ?1707次閱讀

    快速部署原型驗證:從子卡到調(diào)試的全方位優(yōu)化

    引言原型驗證是一種在FPGA平臺上驗證芯片設(shè)計的過程,通過在FPGA上實現(xiàn)芯片的設(shè)計原型,使得開發(fā)人員可以在硬件完成之前提前開始軟件開發(fā)和系
    的頭像 發(fā)表于 09-30 08:04 ?1106次閱讀
    快速部署原型<b class='flag-5'>驗證</b>:從子卡到調(diào)試的全方位優(yōu)化

    FPGA算法工程師、邏輯工程師、原型驗證工程師有什么區(qū)別?

    的設(shè)計和實現(xiàn)。他們使用硬件描述語言(如 Verilog 或 VHDL)編寫代碼,構(gòu)建復(fù)雜的數(shù)字邏輯系統(tǒng)。工作包括模塊的設(shè)計、功能的實現(xiàn)、時序的優(yōu)化以及與其他硬件組件的接口設(shè)計等。 FPGA 原型驗證工程師
    發(fā)表于 09-23 18:26

    將ASIC IP核移植到FPGA上——更新概念并推動改變以完成充滿挑戰(zhàn)的任務(wù)!

    使用預(yù)先定制功能即IP核的必要性開始,通過闡述開發(fā)ASIC原型設(shè)計時需要考慮到的IP核相關(guān)因素,用八個重要主題詳細(xì)分享了利用ASIC所用IPFPGA上開發(fā)原型驗證系統(tǒng)設(shè)計時需要考量
    的頭像 發(fā)表于 08-10 17:13 ?1093次閱讀
    將ASIC IP核移植到<b class='flag-5'>FPGA</b>上——更新概念并推動改變以完成充滿挑戰(zhàn)的任務(wù)!

    淺談如何克服FPGA I/O引腳分配挑戰(zhàn)

    在分配引腳時可以按組進(jìn)行。 這一階段,還會發(fā)現(xiàn)為了實現(xiàn)最優(yōu)PCB布線,有些關(guān)鍵接口必須置于器件的某個邊,或者利用外部物理引腳。 在考慮到FPGA和PCB要求并確定了主要的接口位置以后,下一步是根據(jù)
    發(fā)表于 07-22 00:40

    揭秘FPGA與差分晶振的神奇聯(lián)動,的設(shè)備為何如此高效?

    FPGA(Field-Programmable Gate Array,現(xiàn)場可編程門陣列)是一種高度靈活的集成電路,具備可編程的邏輯和可配置的內(nèi)部連接。其獨(dú)特之處在于,FPGA可以在制造完成后通過編程實現(xiàn)多種不同的邏輯功能,這使得FPGA
    的頭像 發(fā)表于 07-17 11:30 ?1426次閱讀
    揭秘<b class='flag-5'>FPGA</b>與差分晶振的神奇聯(lián)動,<b class='flag-5'>你</b>的設(shè)備為何如此高效?