99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Synopsys設(shè)計(jì)平臺(tái)獲得TSMC工藝認(rèn)證_7-nm FinFET Plus工藝技術(shù)

電子工程師 ? 來(lái)源:網(wǎng)絡(luò)整理 ? 作者:工程師d ? 2018-05-17 06:59 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

Synopsys設(shè)計(jì)平臺(tái)用于高性能、高密度芯片設(shè)計(jì)

重點(diǎn):

Synopsys設(shè)計(jì)平臺(tái)獲得TSMC工藝認(rèn)證,支持高性能7-nm FinFET Plus工藝技術(shù),已成功用于客戶的多個(gè)設(shè)計(jì)項(xiàng)目。
針對(duì)7-nm FinFET Plus工藝的極紫外光刻技術(shù),IC Compiler II 進(jìn)行了專門的優(yōu)化,進(jìn)一步節(jié)省芯片面積。
采用TSMC的Wafer-on-Wafer?(WoW)技術(shù),平臺(tái)內(nèi)全面支持多裸晶芯片堆疊集成,從而提高生產(chǎn)效率,加快實(shí)現(xiàn)大批量生產(chǎn)。

全球第一大芯片自動(dòng)化設(shè)計(jì)解決方案提供商及全球第一大芯片接口IP供應(yīng)商、信息安全和軟件質(zhì)量的全球領(lǐng)導(dǎo)者Synopsys(NASDAQ: SNPS)近日宣布,Synopsys 設(shè)計(jì)平臺(tái)獲得TSMC最新工藝認(rèn)證,符合TSMC最新版設(shè)計(jì)規(guī)則手冊(cè)(DRM)規(guī)定的7-nm FinFET Plus先進(jìn)工藝技術(shù)的相關(guān)規(guī)范。目前,基于Synopsys 設(shè)計(jì)平臺(tái)完成的數(shù)款測(cè)試芯片已成功流片,多位客戶也正在基于該平臺(tái)進(jìn)行產(chǎn)品設(shè)計(jì)研發(fā)。Synopsys設(shè)計(jì)平臺(tái)在獲得TSMC的此項(xiàng)認(rèn)證后,將可以更加廣泛地用于基于此工藝技術(shù)的芯片設(shè)計(jì),包括高性能、高密度計(jì)算和低功耗移動(dòng)應(yīng)用。

該認(rèn)證意味著TSMC極紫外光刻(EUV)工藝取得顯著進(jìn)步。與非EUV工藝節(jié)點(diǎn)相比,前者的芯片面積顯著減少,但仍保持卓越的性能。

以Design Compiler? Graphical綜合工具和IC Compiler?II布局布線工具為核心Synopsys設(shè)計(jì)平臺(tái)性能顯著增強(qiáng),可充分利用TSMC的7-nm FinFET Plus工藝實(shí)現(xiàn)高性能設(shè)計(jì)。Design Compiler Graphical可以通過(guò)自動(dòng)插入過(guò)孔支柱(via-pillar)結(jié)構(gòu),提高性能以及防止信號(hào)電遷移(EM)違規(guī),并且可將信息傳遞給IC Compiler II進(jìn)行進(jìn)一步優(yōu)化。它還會(huì)在邏輯綜合時(shí)自動(dòng)應(yīng)用非默認(rèn)規(guī)則(NDR),并感知繞線層以優(yōu)化設(shè)計(jì)、提高性能。這些優(yōu)化(包括IC Compiler II總線布線),將會(huì)在整個(gè)布局布線流程中繼續(xù)進(jìn)行,以滿足高速網(wǎng)絡(luò)嚴(yán)格的延遲匹配要求。

PrimeTime?時(shí)序分析工具全面支持先進(jìn)的波形傳播(AWP)技術(shù)和參數(shù)化片上偏差(POCV)技術(shù),并已經(jīng)進(jìn)行充分優(yōu)化,可解決更高性能和更低電壓場(chǎng)景中波形失真和非高斯分布偏差造成的影響。此外,PrimeTime感知物理信息的Sign-off擴(kuò)展了對(duì)過(guò)孔支柱的支持。

Synopsys強(qiáng)化了設(shè)計(jì)平臺(tái)功能,可以執(zhí)行物理實(shí)現(xiàn)、寄生參數(shù)提取、物理驗(yàn)證和時(shí)序分析,以支持TSMC的WoW技術(shù)。其中基于IC Compiler II的物理實(shí)現(xiàn)流程,全面支持晶圓堆疊設(shè)計(jì),包括最初的裸晶布局規(guī)劃準(zhǔn)備到凸塊(bumps)布局分配,以及執(zhí)行芯片布線。物理驗(yàn)證由Synopsys 的IC Validator工具執(zhí)行DRC/LVS檢查,由StarRC?工具執(zhí)行寄生參數(shù)提取。

TSMC設(shè)計(jì)基礎(chǔ)架構(gòu)營(yíng)銷事業(yè)部資深處長(zhǎng)Suk Lee表示:“與Synopsys的持續(xù)合作以及TSMC 7-nm FinFET Plus工藝技術(shù)的早期客戶合作,使我們可以提供差異化的平臺(tái)解決方案,幫助我們的共同客戶更快地將開(kāi)創(chuàng)性新產(chǎn)品推向市場(chǎng)。Synopsys設(shè)計(jì)平臺(tái)成功通過(guò)認(rèn)證,讓我們共同客戶的設(shè)計(jì)方案首次實(shí)現(xiàn)了基于EUV工藝技術(shù)的批量生產(chǎn)。”

Synopsys設(shè)計(jì)事業(yè)群營(yíng)銷和業(yè)務(wù)開(kāi)發(fā)副總裁 Michael Jackson說(shuō):“我們與TSMC就7-nm FinFET Plus量產(chǎn)工藝進(jìn)行合作,使客戶公司可以放心地開(kāi)始運(yùn)用高度差異化的Synopsys 設(shè)計(jì)平臺(tái),設(shè)計(jì)日益龐大的SoC和多裸晶堆疊芯片。TSMC 7-nm FinFET Plus工藝認(rèn)證,讓我們的客戶可以享受到先進(jìn)的EUV工藝所帶來(lái)的功率和性能上的顯著提升,以及面積更大程度的節(jié)省,同時(shí)加快了其差異化產(chǎn)品的上市時(shí)間?!?/p>

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52523

    瀏覽量

    441267
  • IC
    IC
    +關(guān)注

    關(guān)注

    36

    文章

    6127

    瀏覽量

    179488
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    BiCMOS工藝技術(shù)解析

    一、技術(shù)定義與核心特性 BiCMOS(Bipolar-CMOS)?是一種將?雙極型晶體管(BJT)?與?CMOS晶體管?集成在同一芯片上的混合工藝技術(shù),通過(guò)結(jié)合兩者的優(yōu)勢(shì)實(shí)現(xiàn)高性能與低功耗的平衡
    的頭像 發(fā)表于 04-17 14:13 ?605次閱讀

    FinFET技術(shù)在晶圓制造中的優(yōu)勢(shì)

    本文通過(guò)介紹傳統(tǒng)平面晶體管的局限性,從而引入FinFET技術(shù)的原理、工藝和優(yōu)勢(shì)。
    的頭像 發(fā)表于 04-14 17:23 ?514次閱讀
    <b class='flag-5'>FinFET</b><b class='flag-5'>技術(shù)</b>在晶圓制造中的優(yōu)勢(shì)

    陶瓷基板五大工藝技術(shù)深度剖析:DPC、AMB、DBC、HTCC與LTCC的卓越表現(xiàn)

    在電子封裝技術(shù)的快速發(fā)展中,陶瓷基板因其出色的電絕緣性、高熱導(dǎo)率和良好的機(jī)械性能,成為了高端電子設(shè)備中不可或缺的關(guān)鍵材料。為了滿足不同應(yīng)用場(chǎng)景的需求,陶瓷基板工藝技術(shù)不斷演進(jìn),形成了DPC、AMB、DBC、HTCC與LTCC這五大核心
    的頭像 發(fā)表于 03-31 16:38 ?1259次閱讀
    陶瓷基板五大<b class='flag-5'>工藝技術(shù)</b>深度剖析:DPC、AMB、DBC、HTCC與LTCC的卓越表現(xiàn)

    柵極技術(shù)的工作原理和制造工藝

    本文介紹了集成電路制造工藝中的柵極的工作原理、材料、工藝,以及先進(jìn)柵極工藝技術(shù)。
    的頭像 發(fā)表于 03-27 16:07 ?863次閱讀
    柵極<b class='flag-5'>技術(shù)</b>的工作原理和制造<b class='flag-5'>工藝</b>

    芯片制造中的淺溝道隔離工藝技術(shù)

    淺溝道隔離(STI)是芯片制造中的關(guān)鍵工藝技術(shù),用于在半導(dǎo)體器件中形成電學(xué)隔離區(qū)域,防止相鄰晶體管之間的電流干擾。本文簡(jiǎn)單介紹淺溝道隔離技術(shù)的作用、材料和步驟。
    的頭像 發(fā)表于 03-03 10:00 ?1645次閱讀
    芯片制造中的淺溝道隔離<b class='flag-5'>工藝技術(shù)</b>

    ALD和ALE核心工藝技術(shù)對(duì)比

    ALD 和 ALE 是微納制造領(lǐng)域的核心工藝技術(shù),它們分別從沉積和刻蝕兩個(gè)維度解決了傳統(tǒng)工藝在精度、均勻性、選擇性等方面的挑戰(zhàn)。兩者既互補(bǔ)又相輔相成,未來(lái)在半導(dǎo)體、光子學(xué)、能源等領(lǐng)域的聯(lián)用將顯著加速
    的頭像 發(fā)表于 01-23 09:59 ?1027次閱讀
    ALD和ALE核心<b class='flag-5'>工藝技術(shù)</b>對(duì)比

    FinFET制造工藝的具體步驟

    本文介紹了FinFET(鰭式場(chǎng)效應(yīng)晶體管)制造過(guò)程中后柵極高介電常數(shù)金屬柵極工藝的具體步驟。
    的頭像 發(fā)表于 01-20 11:02 ?2993次閱讀
    <b class='flag-5'>FinFET</b>制造<b class='flag-5'>工藝</b>的具體步驟

    芯片制造的7個(gè)前道工藝

    本文簡(jiǎn)單介紹了芯片制造的7個(gè)前道工藝。 ? 在探索現(xiàn)代科技的微觀奇跡中,芯片制造無(wú)疑扮演著核心角色,它不僅是信息技術(shù)飛速發(fā)展的基石,也是連接數(shù)字世界與現(xiàn)實(shí)生活的橋梁。本文將帶您深入芯片制造的前道
    的頭像 發(fā)表于 01-08 11:48 ?1923次閱讀
    芯片制造的<b class='flag-5'>7</b>個(gè)前道<b class='flag-5'>工藝</b>

    消息稱臺(tái)積電3nm、5nm和CoWoS工藝漲價(jià),即日起效!

    )計(jì)劃從2025年1月起對(duì)3nm、5nm先進(jìn)制程和CoWoS封裝工藝進(jìn)行價(jià)格調(diào)整。 先進(jìn)制程2025年喊漲,最高漲幅20% 其中,對(duì)3nm、5nm
    的頭像 發(fā)表于 01-03 10:35 ?666次閱讀

    7納米工藝面臨的各種挑戰(zhàn)與解決方案

    本文介紹了7納米工藝面臨的各種挑戰(zhàn)與解決方案。 一、什么是7納米工藝? 在談?wù)?b class='flag-5'>7納米工藝之前,我
    的頭像 發(fā)表于 12-17 11:32 ?1461次閱讀

    深度解析安森美Treo平臺(tái)

    本文重點(diǎn)介紹了安森美(onsemi)Treo平臺(tái)的模擬性能。引入了PPA三角形概念來(lái)比較不同工藝技術(shù)之間的模擬關(guān)鍵指標(biāo)。總體而言,本文將展示基于65nm BCD工藝技術(shù)的安森美 Tre
    的頭像 發(fā)表于 11-27 15:13 ?1549次閱讀
    深度解析安森美Treo<b class='flag-5'>平臺(tái)</b>

    安森美推出基于BCD工藝技術(shù)的Treo平臺(tái)

    近日,安森美(onsemi,納斯達(dá)克股票代號(hào):ON)宣布推出Treo平臺(tái),這是一個(gè)采用先進(jìn)的65nm節(jié)點(diǎn)的BCD(Bipolar–CMOS-DMOS)工藝技術(shù)構(gòu)建的模擬和混合信號(hào)平臺(tái)。
    的頭像 發(fā)表于 11-12 11:03 ?961次閱讀

    銳成芯微推出基于8nm工藝的PVT Sensor IP

    近日,銳成芯微基于8nm工藝工藝、電壓、溫度傳感IP(PVT Sensor IP,下同)完成硅測(cè)試,驗(yàn)證結(jié)果展現(xiàn)出了其優(yōu)異的性能,未來(lái)將為客戶在先進(jìn)工藝
    的頭像 發(fā)表于 11-08 16:17 ?637次閱讀

    金線鍵合工藝技術(shù)詳解(69頁(yè)P(yáng)PT)

    金線鍵合工藝技術(shù)詳解(69頁(yè)P(yáng)PT)
    的頭像 發(fā)表于 11-01 11:08 ?2734次閱讀
    金線鍵合<b class='flag-5'>工藝技術(shù)</b>詳解(69頁(yè)P(yáng)PT)

    所謂的7nm芯片上沒(méi)有一個(gè)圖形是7nm

    本身做過(guò)深入解釋和探討當(dāng)然,關(guān)于國(guó)產(chǎn)7nm工藝技術(shù)的具體來(lái)源細(xì)節(jié),我其實(shí)了解也不多,也不方便公開(kāi)討論。但至少我覺(jué)得有必要寫些文字給非半導(dǎo)體制造行業(yè)的人士講解一下,一
    的頭像 發(fā)表于 10-08 17:12 ?837次閱讀
    所謂的<b class='flag-5'>7nm</b>芯片上沒(méi)有一個(gè)圖形是<b class='flag-5'>7nm</b>的