99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

Versal 600G DCMAC Subsystem LogiCORE IP產(chǎn)品指南

Xilinx賽靈思官微 ? 來(lái)源:Xilinx賽靈思官微 ? 2025-06-03 14:25 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

AMD 自適應(yīng)計(jì)算文檔按一組標(biāo)準(zhǔn)設(shè)計(jì)進(jìn)程進(jìn)行組織,以便幫助您查找當(dāng)前開發(fā)任務(wù)相關(guān)的內(nèi)容。您可以在設(shè)計(jì)中心頁(yè)面上訪問(wèn) AMD Versal 自適應(yīng) SoC 設(shè)計(jì)進(jìn)程。您還可以使用設(shè)計(jì)流程助手來(lái)更深入了解設(shè)計(jì)流程,并找到特定于預(yù)期設(shè)計(jì)需求的內(nèi)容。本文檔涵蓋了以下設(shè)計(jì)進(jìn)程:

硬件、IP 和平臺(tái)開發(fā):為硬件平臺(tái)創(chuàng)建 PL IP 塊、創(chuàng)建 PL 內(nèi)核、功能仿真以及評(píng)估 AMD Vivado 時(shí)序收斂、資源使用情況和功耗收斂。還涉及為系統(tǒng)集成開發(fā)硬件平臺(tái)。本文檔中適用于此設(shè)計(jì)進(jìn)程的主題包括:

端口描述

寄存器空間

時(shí)鐘設(shè)置

復(fù)位

該AMD Adaptive SoC 600G Channelized Multirate Ethernet Subsystem( DCMAC Subsystem )屬于高性能、自適應(yīng)、以太網(wǎng)集成硬核 IP,適用于多種客戶聯(lián)網(wǎng)應(yīng)用。此塊可配置為最多 6 個(gè)端口,這些端口含獨(dú)立 MAC 和 PHY 功能,符合 IEEE 標(biāo)準(zhǔn) MAC 速率(從 100GE 到 400GE ),并且總體最大帶寬達(dá) 600 Gb/s。此 IP 支持各種 FEC 和《 IEEE 1588 網(wǎng)絡(luò)測(cè)量和控制系統(tǒng)的精密時(shí)鐘同步協(xié)議標(biāo)準(zhǔn)》( IEEE 1588 )硬件時(shí)間戳。此外,此 IP 還可配置為提供 600 Gb/s 的 MAC 處理能力,適用于最多 40 條用戶定義帶寬的通道。

功能特性

支持 1 x 400GE、3 x 200GE、6 x 100GE 或者 100 Gb/s、200 Gb/s 與 400 Gb/s 組合(總計(jì)最高 600 Gb/s )

用戶側(cè)分段式 AXI4-Stream 接口,AXI4-Stream 時(shí)鐘頻率為 390.625 MHz

40 通道 Time-Sliced MAC,支持 600 Gb/s 運(yùn)行

適用于時(shí)間分片式( time?sliced )應(yīng)用的通道化選項(xiàng)

支持最多 40 條通道

用戶定義的帶寬分配粒度

80 位、160 位或 320 位接口,連接至串行收發(fā)器

《 IEEE 1588 網(wǎng)絡(luò)測(cè)量和控制系統(tǒng)的精密時(shí)鐘同步協(xié)議標(biāo)準(zhǔn)》( IEEE 1588 ):在入口和出口處添加完整位寬的單步和雙步硬件時(shí)間戳

暫停幀處理,包括基于優(yōu)先級(jí)的流量控制

可選內(nèi)置 RS?FEC 功能

子系統(tǒng)概述

本文檔描述了 AMD Versal Adaptive SoC 600G Channelized Multirate Ethernet Subsystem( DCMAC Subsystem )的功能和操作,包括如何設(shè)計(jì)、定制和實(shí)現(xiàn) DCMAC Subsystem。

DCMAC Subsystem 能處理 Ethernet MAC、PCS 和 FEC 的所有協(xié)議相關(guān)功能,包括握手、同步和檢錯(cuò)。它還提供分段式 AXI4-Stream 接口用于處理包數(shù)據(jù),并提供 AXI4-Lite 接口用于統(tǒng)計(jì)數(shù)據(jù)和管理。

該子系統(tǒng)可以提供最多 6 個(gè)獨(dú)立以太網(wǎng)端口,專為在多種不同應(yīng)用內(nèi)靈活使用而設(shè)計(jì)。為降低時(shí)延,數(shù)據(jù)路徑僅執(zhí)行必要操作所需的流水打拍,不執(zhí)行任何其他緩沖操作。接收數(shù)據(jù)以直通方式直接傳遞到用戶接口,以便靈活實(shí)現(xiàn)任何所需的緩沖方案。同樣,發(fā)射路徑包含提供可靠的直通傳遞操作所需的最低限度流水打拍和緩沖功能。

DCMAC Subsystem 可配置為包含前向糾錯(cuò)( FEC )。該子系統(tǒng)還提供一個(gè) 40 通道 600 Gb/s Time?Sliced MAC,它具有靈活的、用戶定義的帶寬分配粒度。

該子系統(tǒng)可配置為按如下模式來(lái)訪問(wèn) 40 通道 MAC,即,支持用戶邏輯在一側(cè)使用通道化分段式 AXI4-Stream 接口,并在另一側(cè)使用通道化 MAC 接口( MAC I/F )。在此工作模式下,該子系統(tǒng)還可通過(guò)在一側(cè)使用靈活接口( FLEX I/F ),在另一側(cè)使用 SerDes 接口,提供用于訪問(wèn) PCS 和/或 FEC 的用戶邏輯。

3c3b02a6-3b58-11f0-b715-92fbcf53809c.jpg

下表列出了硬核 IP 數(shù)據(jù)速率、FEC 類型和配置。如需了解有關(guān) AMD Vivado 相關(guān) AMD LogiCORE 所啟用的配置的信息,請(qǐng)參閱表 69:Vivado IDE 中 DCMAC IP 支持的配置。

3c50c94c-3b58-11f0-b715-92fbcf53809c.jpg

1. 寬 AXI?S 表示分段式 AXI4-Stream 接口寬度翻倍,它對(duì)所有器件速度等級(jí)(包括 -1LP,僅在 100GE 工作模式下支持)都使用時(shí)鐘降頻。

2. 寬 FLEX I/F 將靈活接口寬度增大 25%,并且對(duì)于所有器件速度等級(jí)(包括 -1LP )都使用時(shí)鐘降頻。

3. 較快的器件支持超頻速率,較慢的器件支持標(biāo)準(zhǔn)速率(僅在 100GE 和 128GFC 工作模式下支持)。

4. 僅在較快的器件中受支持。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • amd
    amd
    +關(guān)注

    關(guān)注

    25

    文章

    5589

    瀏覽量

    136397
  • 內(nèi)核
    +關(guān)注

    關(guān)注

    3

    文章

    1416

    瀏覽量

    41449
  • soc
    soc
    +關(guān)注

    關(guān)注

    38

    文章

    4392

    瀏覽量

    222842
  • IP
    IP
    +關(guān)注

    關(guān)注

    5

    文章

    1805

    瀏覽量

    152629
  • Versal
    +關(guān)注

    關(guān)注

    1

    文章

    169

    瀏覽量

    8109

原文標(biāo)題:Versal 600G DCMAC Subsystem LogiCORE IP 產(chǎn)品指南

文章出處:【微信號(hào):賽靈思,微信公眾號(hào):Xilinx賽靈思官微】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    華為600G高速傳輸光網(wǎng)走向商用

    華為今天發(fā)文,詳細(xì)介紹了其600G高速傳輸光網(wǎng)核心技術(shù),該技術(shù)已經(jīng)被包括阿聯(lián)酋電信運(yùn)營(yíng)商Etisalat和中信網(wǎng)絡(luò)有限公司在內(nèi)的通信網(wǎng)絡(luò)公司采用,從而走出實(shí)驗(yàn)室,正式開啟商業(yè)化進(jìn)程。
    發(fā)表于 03-15 13:54 ?1693次閱讀

    Logicore IP CAN過(guò)濾問(wèn)題

    ,而是接受不應(yīng)該通過(guò)的其他CAN消息。我已多次閱讀LogiCORE IP CAN v5.0產(chǎn)品指南,并檢查了AFR,AFMR和AFID寄存器的設(shè)置。我正在使用CAN B(擴(kuò)展ID) -
    發(fā)表于 04-02 10:37

    UG157 LogiCORE IP Initiator/Ta

    UG157 - LogiCOREIP Initiator/Target v3.1 for PCI™ 入門指南
    發(fā)表于 07-28 15:45 ?50次下載

    UG157 - LogiCORE IP Initiator,Target v3.1 for PCI 入門指南

    LogiCORE IP Initiator/Target v3.1 for PCI 入門指南》提供經(jīng)過(guò)全面驗(yàn)證的 32 位和 64位預(yù)實(shí)現(xiàn) PCI 總線接口。本指南講述支持的基于 V
    發(fā)表于 01-17 16:15 ?0次下載
    UG157 - <b class='flag-5'>LogiCORE</b> <b class='flag-5'>IP</b> Initiator,Target v3.1 for PCI 入門<b class='flag-5'>指南</b>

    全新小米凈水器600G高清圖賞

    隨著人們對(duì)于健康的關(guān)注度越來(lái)越高,凈水器也開始走入更多家庭。從 2015 至今,小米陸陸續(xù)續(xù)推出了多款凈水器產(chǎn)品,不過(guò)之前這些產(chǎn)品水流量都不算大。最近,他們又帶來(lái)了全新的小米凈水器 600G,其在擁有
    的頭像 發(fā)表于 04-26 10:28 ?8585次閱讀

    中興通訊專為DCI研發(fā)推出了新一代盒式600G OTN設(shè)備

    中興通訊光傳送產(chǎn)品總經(jīng)理王泰立表示:“中興通訊這款專為DCI研發(fā)的新一代盒式600G OTN設(shè)備,能滿足當(dāng)下蓬勃發(fā)展的DC間的超高帶寬需求。中興通訊將繼續(xù)攜手合作伙伴,持續(xù)構(gòu)建一個(gè)超寬無(wú)阻、靈活智能的DCI網(wǎng)絡(luò),引領(lǐng)DCI進(jìn)入高速全光互聯(lián)時(shí)代。”
    發(fā)表于 05-22 10:22 ?2434次閱讀

    Xilinx LogiCORE IP塊內(nèi)存生成器的產(chǎn)品指南

    Xilinx LogiCORE IP塊內(nèi)存生成器(BMG)內(nèi)核是一種高級(jí)內(nèi)存構(gòu)造函數(shù),它使用XilinxFPGAs中的嵌入式塊RAM資源生成區(qū)域和性能優(yōu)化的內(nèi)存。
    發(fā)表于 12-09 15:31 ?22次下載
    Xilinx <b class='flag-5'>LogiCORE</b> <b class='flag-5'>IP</b>塊內(nèi)存生成器的<b class='flag-5'>產(chǎn)品</b><b class='flag-5'>指南</b>

    Versal ACAP 600G Channelized Multirate Ethernet Subsystem (DCMAC)LogiCORE IP產(chǎn)品指南

    電子發(fā)燒友網(wǎng)站提供《Versal ACAP 600G Channelized Multirate Ethernet Subsystem (DCMAC)
    發(fā)表于 09-13 17:35 ?0次下載
    <b class='flag-5'>Versal</b> ACAP <b class='flag-5'>600G</b> Channelized Multirate Ethernet <b class='flag-5'>Subsystem</b> (<b class='flag-5'>DCMAC</b>)<b class='flag-5'>LogiCORE</b> <b class='flag-5'>IP</b><b class='flag-5'>產(chǎn)品</b><b class='flag-5'>指南</b>

    40G/50G High Speed Ethernet Subsystem產(chǎn)品指南

    電子發(fā)燒友網(wǎng)站提供《40G/50G High Speed Ethernet Subsystem產(chǎn)品指南.pdf》資料免費(fèi)下載
    發(fā)表于 09-14 10:35 ?6次下載
    40<b class='flag-5'>G</b>/50<b class='flag-5'>G</b> High Speed Ethernet <b class='flag-5'>Subsystem</b><b class='flag-5'>產(chǎn)品</b><b class='flag-5'>指南</b>

    QDMA Subsystem for PCI Express產(chǎn)品指南

    電子發(fā)燒友網(wǎng)站提供《QDMA Subsystem for PCI Express產(chǎn)品指南.pdf》資料免費(fèi)下載
    發(fā)表于 09-14 10:34 ?0次下載
    QDMA <b class='flag-5'>Subsystem</b> for PCI Express<b class='flag-5'>產(chǎn)品</b><b class='flag-5'>指南</b>

    Versal ACAP收發(fā)器向?qū)?LogiCORE IP產(chǎn)品指南

    電子發(fā)燒友網(wǎng)站提供《Versal ACAP收發(fā)器向?qū)?LogiCORE IP產(chǎn)品指南.pdf》資料免費(fèi)下載
    發(fā)表于 09-14 10:28 ?0次下載
    <b class='flag-5'>Versal</b> ACAP收發(fā)器向?qū)?<b class='flag-5'>LogiCORE</b> <b class='flag-5'>IP</b><b class='flag-5'>產(chǎn)品</b><b class='flag-5'>指南</b>

    用于Versal ACAP的DPUCVDX8G產(chǎn)品指南

    電子發(fā)燒友網(wǎng)站提供《用于Versal ACAP的DPUCVDX8G產(chǎn)品指南.pdf》資料免費(fèi)下載
    發(fā)表于 09-14 09:36 ?1次下載
    用于<b class='flag-5'>Versal</b> ACAP的DPUCVDX8<b class='flag-5'>G</b><b class='flag-5'>產(chǎn)品</b><b class='flag-5'>指南</b>

    Versal ACAP硬件、IP和平臺(tái)開發(fā)方法指南

    電子發(fā)燒友網(wǎng)站提供《Versal ACAP硬件、IP和平臺(tái)開發(fā)方法指南.pdf》資料免費(fèi)下載
    發(fā)表于 09-13 15:24 ?0次下載
    <b class='flag-5'>Versal</b> ACAP硬件、<b class='flag-5'>IP</b>和平臺(tái)開發(fā)方法<b class='flag-5'>指南</b>

    用于PCI Express的Versal ACAP集成塊產(chǎn)品指南

    電子發(fā)燒友網(wǎng)站提供《用于PCI Express的Versal ACAP集成塊產(chǎn)品指南.pdf》資料免費(fèi)下載
    發(fā)表于 09-13 14:51 ?0次下載
    用于PCI Express的<b class='flag-5'>Versal</b> ACAP集成塊<b class='flag-5'>產(chǎn)品</b><b class='flag-5'>指南</b>

    UltraScale FPGA收發(fā)器向?qū)1.7 LogiCORE IP產(chǎn)品指南

    電子發(fā)燒友網(wǎng)站提供《UltraScale FPGA收發(fā)器向?qū)1.7 LogiCORE IP產(chǎn)品指南.pdf》資料免費(fèi)下載
    發(fā)表于 09-15 10:04 ?0次下載
    UltraScale FPGA收發(fā)器向?qū)1.7 <b class='flag-5'>LogiCORE</b> <b class='flag-5'>IP</b><b class='flag-5'>產(chǎn)品</b><b class='flag-5'>指南</b>