99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

AD9510 1.2 GHz時鐘分配IC,PLL內(nèi)核,分頻器,延遲調(diào)整,8路輸出技術(shù)手冊

要長高 ? 2025-04-15 11:41 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

概述
AD9510提供多路輸出時鐘分配功能,并集成一個片內(nèi)鎖相環(huán)(PLL)內(nèi)核。它具有低抖動和低相位噪聲特性,能夠極大地提升數(shù)據(jù)轉(zhuǎn)換器的時鐘性能。4路獨立的LVPECL時鐘輸出和4路LVDS時鐘輸出工作頻率分別為1.2 GHz和800 MHz??蛇x的CMOS時鐘輸出工作頻率為250 MHz。
數(shù)據(jù)表:*附件:AD9510 1.2 GHz時鐘分配IC,PLL內(nèi)核,分頻器,延遲調(diào)整,8路輸出技術(shù)手冊.pdf

PLL部分由可編程參考分頻器(R)、低噪聲鑒頻鑒相器(PFD)、精密電荷泵(CP)和可編程反饋分頻器(N)組成。將外部VCXO或VCO連接到CLK2和CLK2B引腳時,最高達1.6 GHz的PLL輸出頻率可以與輸入?yún)⒖糝EFIN同步。

時鐘分配部分提供LVPECL輸出和可編程為LVDS或CMOS的輸出。每路輸出都有一個可編程分頻器,可以旁路該分頻器或者設(shè)置最高32的整數(shù)分頻比。

用戶可以通過各分頻器改變一路時鐘輸出相對于其它時鐘輸出的相位,這種相位選擇功能可用于時序粗調(diào)。某些輸出還提供可編程延遲特性,具有最長10 ns的用戶可選滿量程延遲值。該精調(diào)延遲模塊通過一個5位字進行編程,提供32個可用的延遲時間供用戶選擇。

AD9510非常適合數(shù)據(jù)轉(zhuǎn)換器時鐘應(yīng)用,利用亞皮秒抖動編碼信號,可實現(xiàn)優(yōu)質(zhì)的轉(zhuǎn)換器性能。

AD9510提供64引腳LFCSP封裝,額定溫度范圍為-40°C至+85°C,可以采用3.3 V單電源供電。如果用戶希望擴展外部VCO的電壓范圍,可以利用最高達5.5V的電荷泵電源VCP。

應(yīng)用

  • 低抖動、低相位噪聲時鐘分配
  • 為高速ADC、DAC、DDS、DDC、DUC、MxFE?轉(zhuǎn)換器提供時鐘
  • 無線基礎(chǔ)設(shè)施收發(fā)器
  • 高性能儀器儀表
  • 寬帶基礎(chǔ)設(shè)施

特性

  • 低相位噪聲鎖相環(huán)內(nèi)核
    • 最高250 MHz的基準輸入頻率
    • 可編程雙模預(yù)分頻器
    • 可編程電荷泵(CP)電流
    • 獨立的CP電源(VCPS)可擴展調(diào)整范圍
  • 兩路1.6 GHz差分時鐘輸入
  • 8個可編程分頻器,1至32整數(shù)分頻比
  • 用于輸出到輸出延遲粗調(diào)的相位選擇
  • 4路獨立的1.2 GHz LVPECL輸出
    • 加性輸出抖動:225 fs rms
  • 4路獨立的800 MHz低壓差模信號
    • (LVDS)或250 MHz互補金屬氧化物半導(dǎo)體
    • (CMOS)時鐘輸出
    • 加性輸出抖動:275 fs rms
    • 2路LVDS/CMOS輸出提供精密延遲調(diào)整功能
  • 串行控制端口
  • 節(jié)省空間的64引腳LFCSP封裝

框圖
image.png

時序圖
image.png

引腳配置描述
image.png

image.png

典型性能特征
image.png

術(shù)語

相位抖動與相位噪聲

理想正弦波的相位在每個周期內(nèi)會從 0 度到 360 度連續(xù)且均勻地變化。然而,實際信號的相位會隨時間偏離理想的相位變化,這種隨時間的相位變化偏差量被稱為相位抖動。雖然導(dǎo)致相位抖動的原因有很多,但一個主要因素是隨機噪聲,其在統(tǒng)計上呈高斯(正態(tài))分布。

這種相位抖動會使正弦波在頻域中的能量擴散,產(chǎn)生連續(xù)的功率譜。該功率譜通常以相對于正弦波(載波)在給定頻率偏移下的 dBc/Hz 為單位進行表示,其數(shù)值是在 1Hz 帶寬內(nèi)與載波功率的比值(以 dB 為單位)。每次測量時,載波頻率的偏移量也會給出。

對特定頻率區(qū)間(例如 10kHz 到 10MHz)內(nèi)的總功率進行積分也具有意義,這被稱為該頻率偏移區(qū)間上的積分相位噪聲,它與該偏移區(qū)間內(nèi)相位噪聲導(dǎo)致的時間抖動密切相關(guān)。

相位噪聲對模數(shù)轉(zhuǎn)換器(ADC)、數(shù)模轉(zhuǎn)換器(DAC)和射頻RF)混頻器有確定性影響,會降低這些轉(zhuǎn)換器和混頻器可實現(xiàn)的動態(tài)范圍,不過影響方式有所不同。

時間抖動

相位噪聲是頻域現(xiàn)象,而在時域中,同樣的效應(yīng)表現(xiàn)為時間抖動。觀察正弦波時,會發(fā)現(xiàn)其過零點的時間發(fā)生變化。對于方波,時間抖動表現(xiàn)為信號電平跳變沿相對于理想(規(guī)則)跳變時刻的位移。在這兩種情況下,與理想時間的偏差就是時間抖動。由于這些變化具有隨機性質(zhì),時間抖動通常以秒的均方根(rms)值或高斯分布的 1 個標準差來表示。

數(shù)模轉(zhuǎn)換器(DAC)或模數(shù)轉(zhuǎn)換器(ADC)采樣時鐘的時間抖動會降低轉(zhuǎn)換器的信噪比(SNR)和動態(tài)范圍。抖動盡可能低的采樣時鐘能使給定轉(zhuǎn)換器發(fā)揮出最高性能。

附加相位噪聲

附加相位噪聲是指可歸因于被測設(shè)備或子系統(tǒng)的相位噪聲量。測量時,必須減去任何外部振蕩器或時鐘源的相位噪聲,這樣就能預(yù)測該設(shè)備對總系統(tǒng)相位噪聲的影響程度。當與各種自身也會產(chǎn)生相位噪聲的振蕩器和時鐘源配合使用時,在很多情況下,某個元件的相位噪聲會主導(dǎo)系統(tǒng)相位噪聲。

附加時間抖動

附加時間抖動是指可歸因于被測設(shè)備或子系統(tǒng)的時間抖動量。測量時,必須減去任何外部振蕩器或時鐘源的時間抖動,這樣就能預(yù)測該設(shè)備對總系統(tǒng)時間抖動的影響程度。當與各種自身也會產(chǎn)生時間抖動的振蕩器和時鐘源配合使用時,在很多情況下,外部振蕩器和時鐘源的時間抖動會主導(dǎo)系統(tǒng)時間抖動。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pll
    pll
    +關(guān)注

    關(guān)注

    6

    文章

    889

    瀏覽量

    136428
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1901

    瀏覽量

    133242
  • 數(shù)據(jù)轉(zhuǎn)換器

    關(guān)注

    1

    文章

    375

    瀏覽量

    29041
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    請問AD9510時鐘怎么配置

    請問哪位大神配置過AD9510,我現(xiàn)在想通過配置PLL輸出一個1.6M的時鐘,配了好幾次都不成功,希望大家給指導(dǎo)一下,謝謝了!還有就是那個PLL
    發(fā)表于 09-17 15:45

    AD9510關(guān)于PLL鎖定頻率的寄存配置?

    最近在使用AD9510這款芯片配置時鐘,目前程序已經(jīng)能夠?qū)⑤斎腩l率直接分頻輸出,但是PLL鎖相環(huán)這部分始終沒能夠配置成功。請問想要
    發(fā)表于 03-23 15:04

    12GHz時鐘分配芯片AD9510相關(guān)資料下載

    12GHz時鐘分配芯片AD9510資料下載內(nèi)容包括:AD9510引腳功能AD9510內(nèi)部方框圖
    發(fā)表于 03-29 06:11

    AD9510時鐘分配芯片,PLL鎖相環(huán)無法鎖定怎么解決?

    因項目需要將AD9510分配輸出1GHz時鐘頻率。參考時鐘為50MHz。使用的VCO是CLV1
    發(fā)表于 12-06 07:05

    1.2千兆赫時鐘分配IC鎖相環(huán)核心分頻器延遲調(diào)整輸出AD9510數(shù)據(jù)表

    The AD9510 provides a multi-output clock distribution function along with an on-chip phase-locked
    發(fā)表于 10-19 13:29 ?12次下載
    <b class='flag-5'>1.2</b>千兆赫<b class='flag-5'>時鐘</b><b class='flag-5'>分配</b><b class='flag-5'>IC</b>鎖相環(huán)核心<b class='flag-5'>分頻器</b><b class='flag-5'>延遲</b><b class='flag-5'>調(diào)整</b>八<b class='flag-5'>輸出</b><b class='flag-5'>AD9510</b>數(shù)據(jù)表

    AD9510 1.2 GHz時鐘分配IC,PLL內(nèi)核,分頻器,延遲調(diào)整,8輸出

    電子發(fā)燒友網(wǎng)為你提供(adi)AD9510相關(guān)數(shù)據(jù)表資料,例如:AD9510的引腳圖、接線圖、封裝手冊、中文資料、英文資料,AD9510真值表,AD
    發(fā)表于 02-15 18:40
    <b class='flag-5'>AD9510</b> <b class='flag-5'>1.2</b> <b class='flag-5'>GHz</b><b class='flag-5'>時鐘</b><b class='flag-5'>分配</b><b class='flag-5'>IC</b>,<b class='flag-5'>PLL</b><b class='flag-5'>內(nèi)核</b>,<b class='flag-5'>分頻器</b>,<b class='flag-5'>延遲</b><b class='flag-5'>調(diào)整</b>,<b class='flag-5'>8</b><b class='flag-5'>路</b><b class='flag-5'>輸出</b>

    AD95101.2 GHz時鐘分配IC,PLL內(nèi)核,分頻器,延遲調(diào)整,8輸出

    AD95101.2 GHz時鐘分配IC,PLL
    發(fā)表于 03-21 15:32 ?11次下載
    <b class='flag-5'>AD9510</b>:<b class='flag-5'>1.2</b> <b class='flag-5'>GHz</b><b class='flag-5'>時鐘</b><b class='flag-5'>分配</b><b class='flag-5'>IC</b>,<b class='flag-5'>PLL</b><b class='flag-5'>內(nèi)核</b>,<b class='flag-5'>分頻器</b>,<b class='flag-5'>延遲</b><b class='flag-5'>調(diào)整</b>,<b class='flag-5'>8</b><b class='flag-5'>路</b><b class='flag-5'>輸出</b>

    AD9508:1.65 GHz時鐘扇出緩沖,集成輸出分頻器延遲調(diào)整

    AD9508:1.65 GHz時鐘扇出緩沖,集成輸出分頻器延遲
    發(fā)表于 03-21 15:45 ?2次下載
    AD9508:1.65 <b class='flag-5'>GHz</b><b class='flag-5'>時鐘</b>扇出緩沖<b class='flag-5'>器</b>,集成<b class='flag-5'>輸出</b><b class='flag-5'>分頻器</b>和<b class='flag-5'>延遲</b><b class='flag-5'>調(diào)整</b>

    AD9512:1.2 GHz時鐘分配IC,1.6 GHz輸入,分頻器延遲調(diào)整,五輸出數(shù)據(jù)表

    AD9512:1.2 GHz時鐘分配IC,1.6 GHz輸入,
    發(fā)表于 03-22 19:53 ?13次下載
    AD9512:<b class='flag-5'>1.2</b> <b class='flag-5'>GHz</b><b class='flag-5'>時鐘</b><b class='flag-5'>分配</b><b class='flag-5'>IC</b>,1.6 <b class='flag-5'>GHz</b>輸入,<b class='flag-5'>分頻器</b>,<b class='flag-5'>延遲</b><b class='flag-5'>調(diào)整</b>,五<b class='flag-5'>輸出</b>數(shù)據(jù)表

    AD9515:1.6 GHz時鐘分配IC分頻器、延遲調(diào)整、雙輸出數(shù)據(jù)表

    AD9515:1.6 GHz時鐘分配IC分頻器、延遲調(diào)整
    發(fā)表于 04-13 14:38 ?9次下載
    AD9515:1.6 <b class='flag-5'>GHz</b><b class='flag-5'>時鐘</b><b class='flag-5'>分配</b><b class='flag-5'>IC</b>、<b class='flag-5'>分頻器</b>、<b class='flag-5'>延遲</b><b class='flag-5'>調(diào)整</b>、雙<b class='flag-5'>輸出</b>數(shù)據(jù)表

    AD9573:PCI-Express時鐘發(fā)生器IC,PLL內(nèi)核,分頻器,雙輸出數(shù)據(jù)表

    AD9573:PCI-Express時鐘發(fā)生器IC,PLL內(nèi)核,分頻器,雙輸出數(shù)據(jù)表
    發(fā)表于 05-08 20:05 ?5次下載
    AD9573:PCI-Express<b class='flag-5'>時鐘發(fā)生器</b><b class='flag-5'>IC</b>,<b class='flag-5'>PLL</b><b class='flag-5'>內(nèi)核</b>,<b class='flag-5'>分頻器</b>,雙<b class='flag-5'>輸出</b>數(shù)據(jù)表

    AD9515 1.6 GHz時鐘分配IC,分頻器,延遲調(diào)整,雙輸出數(shù)據(jù)表

    AD9515 1.6 GHz時鐘分配IC分頻器,延遲調(diào)整
    發(fā)表于 06-16 17:13 ?12次下載
    AD9515 1.6 <b class='flag-5'>GHz</b><b class='flag-5'>時鐘</b><b class='flag-5'>分配</b><b class='flag-5'>IC</b>,<b class='flag-5'>分頻器</b>,<b class='flag-5'>延遲</b><b class='flag-5'>調(diào)整</b>,雙<b class='flag-5'>輸出</b>數(shù)據(jù)表

    AD9515 1.6GHz時鐘分配IC分頻器,延遲調(diào)整,兩輸出技術(shù)手冊

    AD9515是一款兩輸出時鐘分配IC,具有低抖動和低相位噪聲特性,有助于實現(xiàn)優(yōu)質(zhì)數(shù)據(jù)轉(zhuǎn)換性能
    的頭像 發(fā)表于 04-15 11:17 ?318次閱讀
    AD9515 1.6<b class='flag-5'>GHz</b><b class='flag-5'>時鐘</b><b class='flag-5'>分配</b><b class='flag-5'>IC</b>,<b class='flag-5'>分頻器</b>,<b class='flag-5'>延遲</b><b class='flag-5'>調(diào)整</b>,兩<b class='flag-5'>路</b><b class='flag-5'>輸出</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊</b>

    AD9511 1.2 GHz時鐘分配IC,PLL內(nèi)核,分頻器,延遲調(diào)整,5輸出技術(shù)手冊

    AD9511提供多路輸出時鐘分配功能,并集成一個片內(nèi)鎖相環(huán)(PLL)內(nèi)核。它具有低抖動和低相位噪聲特性,能夠極大地提升數(shù)據(jù)轉(zhuǎn)換
    的頭像 發(fā)表于 04-15 13:48 ?406次閱讀
    AD9511 <b class='flag-5'>1.2</b> <b class='flag-5'>GHz</b><b class='flag-5'>時鐘</b><b class='flag-5'>分配</b><b class='flag-5'>IC</b>,<b class='flag-5'>PLL</b><b class='flag-5'>內(nèi)核</b>,<b class='flag-5'>分頻器</b>,<b class='flag-5'>延遲</b><b class='flag-5'>調(diào)整</b>,5<b class='flag-5'>路</b><b class='flag-5'>輸出</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊</b>

    AD9512 1.2 GHz時鐘分配IC、21.6 GHz輸入、分頻器、延遲調(diào)整、5輸出技術(shù)手冊

    AD9512提供多路輸出時鐘分配功能,輸入信號最高可達1.6 GHz。它具有低抖動和低相位噪聲特性,能夠極大地提升數(shù)據(jù)轉(zhuǎn)換
    的頭像 發(fā)表于 04-15 13:55 ?325次閱讀
    AD9512 <b class='flag-5'>1.2</b> <b class='flag-5'>GHz</b><b class='flag-5'>時鐘</b><b class='flag-5'>分配</b><b class='flag-5'>IC</b>、2<b class='flag-5'>路</b>1.6 <b class='flag-5'>GHz</b>輸入、<b class='flag-5'>分頻器</b>、<b class='flag-5'>延遲</b><b class='flag-5'>調(diào)整</b>、5<b class='flag-5'>路</b><b class='flag-5'>輸出</b><b class='flag-5'>技術(shù)</b><b class='flag-5'>手冊</b>