99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

AD9520-3 12路LVPECL/24路CMOS輸出時鐘發(fā)生器技術手冊

要長高 ? 2025-04-11 15:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

概述
AD9520-3提供多路輸出時鐘分配功能,具有亞皮秒級抖動性能,并且片內集成鎖相環(huán)(PLL)和電壓控制振蕩器(VCO)。片內VCO的調諧頻率范圍為1.72 GHz至2.25 GHz。也可以使用最高2.4 GHz的外部3.3 V/5 V VCO/VCXO。

AD9520串行接口支持SPI和I^2^C?端口。封裝內EEPROM可以通過串行接口進行編程,存儲用于上電和芯片復位的用戶定義寄存器設置。
數(shù)據(jù)表:*附件:AD9520-3 12路LVPECL 24路CMOS輸出時鐘發(fā)生器.pdf

AD9520具有12路LVPECL輸出(分為四組)。任一路1.6 GHz LVPECL輸出均可重新配置為兩路250 MHz CMOS輸出。

每組輸出均具有一個分頻器,其分頻比(從1至32)和相位(粗調延遲)均可以設置。

AD9520提供64引腳LFCSP封裝,可以采用3.3 V單電源供電。外部VCO的工作電壓最高可達5.5 V。獨立的輸出驅動器電源可以為2.375 V至3.465 V。

AD9520的額定工作溫度范圍為?40°C至+85°C標準工業(yè)溫度范圍。

1AD9520在本數(shù)據(jù)手冊中泛指AD9520系列的所有器件。但是,使用AD9520-3時,它僅指AD9520系列的該特定器件。

應用

  • 低抖動、低相位噪聲時鐘分配
  • SONET、10Ge、10G FC和其它10 Gbps協(xié)議的時鐘產生和轉換
  • 前向糾錯(G.710)
  • 為高速ADCDAC、DDS、DDC、DUC、MxFE提供時鐘
  • 高性能無線收發(fā)器
  • 自動測試設備(ATE)和高性能儀器儀表
  • 寬帶基礎設施

特性

  • 低相位噪聲、鎖相環(huán)(PLL)
  • 片內VCO的調諧頻率范圍為1.72 GHz至2.25 GHz
  • 自動/手動基準電壓源切換/保持模式
  • 可選零延遲操作
  • 12路1.6 GHz LVPECL/CMOS輸出分為4組
  • 每個4通道組具有一個1至32分頻器,帶相位延遲
  • SPI和I^2^C兼容型控制端口
  • 非易失性EEPROM存儲配置設置

框圖
image.png

引腳配置描述
image.png

image.png

image.png

典型性能特征
image.png

操作理論
image.png

AD9520 - 3集成了片上鎖相環(huán)(PLL)和片上壓控振蕩器(VCO)。PLL模塊既可以與片上VCO配合使用,構建完整的鎖相環(huán),也可以與外部VCO或壓控晶體振蕩器(VCXO)協(xié)同工作。PLL需要一個外部環(huán)路濾波器,該濾波器通常由少量電容電阻組成。濾波器組件的配置用于確定工作PLL的環(huán)路帶寬和穩(wěn)定性。

AD9520 - 3的PLL在從給定參考頻率生成時鐘頻率方面很有用。這包括將參考頻率轉換為更高頻率,以便進行后續(xù)的分頻和分配。此外,PLL還可用于在有噪聲的參考信號上濾除抖動和相位噪聲。AD9520 - 3的PLL參數(shù)的精確選擇取決于特定應用在噪聲和參考雜散方面的要求。AD9520 - 3的PLL具有靈活性和深度,使其能夠針對多種不同應用和信號環(huán)境進行定制。

PLL配置

AD9520 - 3允許對PLL進行靈活配置,以適應各種參考頻率、鑒頻鑒相器(PFD)比較頻率、VCO頻率、內部或外部VCO/VCXO,以及環(huán)路動態(tài)特性。這通過對R分頻器、N分頻器、PFD極性(僅適用于外部VCO/VCXO)、反沖脈沖寬度、電荷泵電流、內部VCO或外部VCO/VCXO的選擇,以及環(huán)路帶寬來實現(xiàn)。這些設置可通過可編程寄存器進行管理,并通過外部環(huán)路濾波器的設計來實現(xiàn)。

成功的PLL操作和令人滿意的PLL環(huán)路性能在很大程度上取決于PLL設置的正確配置,以及外部環(huán)路濾波器的設計對PLL操作的適配性。

ADIsimCLK是一款免費程序,可幫助設計和探索AD9520 - 3的功能,包括PLL環(huán)路濾波器的設計。

鑒頻鑒相器(PFD)

PFD接收來自R分頻器和N分頻器的輸入,并產生與兩者之間相位和頻率差成比例的輸出。PFD包括一個可編程延遲元件,用于控制反沖脈沖的寬度。此脈沖可確保PFD傳輸函數(shù)中無死區(qū),并將相位噪聲和參考雜散降至最低。反沖脈沖寬度由寄存器0x017[1:0]設置。

需要注意的是,PFD允許的最大輸入頻率是有限制的。最大值是反沖脈沖設置的函數(shù)

電荷泵(CP)

電荷泵由PFD控制。PFD監(jiān)測其兩個輸入之間的相位和頻率關系,并指示CP對積分節(jié)點(環(huán)路濾波器的一部分)進行充電或放電。積分和濾波后的CP電流被轉換為電壓,驅動內部VCO的調諧節(jié)點(或外部VCO的LF引腳,用于改變VCO頻率)。

CP可以設置(寄存器0x010[3:2])為高阻抗(允許保持模式),或用于正常操作(嘗試鎖定PLL環(huán)路),或用于上電或下電(測試模式)。CP電流是可編程的,以8個步長從(標稱值)0.6 mA到4.8 mA進行調整。CP電流的標稱值為5.1 kΩ。CP電流的精確值可以使用以下公式計算:image.png

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pll
    pll
    +關注

    關注

    6

    文章

    889

    瀏覽量

    136406
  • 時鐘
    +關注

    關注

    11

    文章

    1901

    瀏覽量

    133204
  • VCO
    VCO
    +關注

    關注

    13

    文章

    311

    瀏覽量

    70202
  • AD9520
    +關注

    關注

    0

    文章

    8

    瀏覽量

    6628
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    AD9520-3BCPZ時鐘發(fā)生器

    `AD9520-3BCPZ時鐘發(fā)生器產品介紹AD9520-3BCPZ詢價熱線AD9520-3BCPZ現(xiàn)貨AD9520-3BCPZ代理王先生*
    發(fā)表于 07-09 11:50

    具有自動hoLDOver和靈活的參考輸入電路的AD9520

    評估板AD9520-3 / PCBZ用于評估具有集成2GHz VCO的12 LVPECL / 24 CMOS
    發(fā)表于 04-07 14:38

    MAX3679A高性能四輸出時鐘發(fā)生器(Maxim)

    MAX3679A高性能四輸出時鐘發(fā)生器(Maxim) Maxim推出用于以太網設備的高性能、四輸出
    發(fā)表于 04-14 16:51 ?1028次閱讀

    AD9520-3 12LVPECL/24CMOS輸出時鐘發(fā)生器,集成2 GHz VCO

    電子發(fā)燒友網為你提供(adi)AD9520-3相關數(shù)據(jù)表資料,例如:AD9520-3的引腳圖、接線圖、封裝手冊、中文資料、英文資料,AD9520-3真值表,
    發(fā)表于 02-15 18:39
    <b class='flag-5'>AD9520-3</b> <b class='flag-5'>12</b><b class='flag-5'>路</b><b class='flag-5'>LVPECL</b>/<b class='flag-5'>24</b><b class='flag-5'>路</b><b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>,集成2 GHz VCO

    AD9523時鐘發(fā)生器的性能特點及應用分析

    AD9523:14LVPECL/LVDS/HSTL輸出 或29LVCMOS輸出 低抖動時鐘發(fā)生器
    的頭像 發(fā)表于 07-04 06:18 ?4436次閱讀

    AD9520-0:12LVPECL/24CMOS輸出時鐘發(fā)生器,集成2.8 GHz VCO

    AD9520-0:12LVPECL/24CMOS
    發(fā)表于 03-19 09:02 ?0次下載
    AD<b class='flag-5'>9520</b>-0:<b class='flag-5'>12</b><b class='flag-5'>路</b><b class='flag-5'>LVPECL</b>/<b class='flag-5'>24</b><b class='flag-5'>路</b><b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>,集成2.8 GHz VCO

    AD9523-1:低抖動時鐘發(fā)生器,14LVPECL/LVDS/HSTL輸出或29LVCMOS輸出 數(shù)據(jù)手冊

    AD9523-1:低抖動時鐘發(fā)生器,14LVPECL/LVDS/HSTL輸出或29LVCMOS輸出
    發(fā)表于 03-21 14:28 ?1次下載
    AD9523-1:低抖動<b class='flag-5'>時鐘發(fā)生器</b>,14<b class='flag-5'>路</b><b class='flag-5'>LVPECL</b>/LVDS/HSTL<b class='flag-5'>輸出</b>或29<b class='flag-5'>路</b>LVCMOS<b class='flag-5'>輸出</b> 數(shù)據(jù)<b class='flag-5'>手冊</b>

    AD9525: 8LVPECL輸出低抖動時鐘發(fā)生器

    AD9525: 8LVPECL輸出低抖動時鐘發(fā)生器
    發(fā)表于 03-21 15:00 ?0次下載
    AD9525: 8<b class='flag-5'>路</b><b class='flag-5'>LVPECL</b><b class='flag-5'>輸出</b>低抖動<b class='flag-5'>時鐘發(fā)生器</b>

    AD9520-312集成2 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器

    AD9520-312集成2 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS
    發(fā)表于 04-16 18:38 ?3次下載
    <b class='flag-5'>AD9520-3</b>:<b class='flag-5'>12</b>集成2 GHz壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表的<b class='flag-5'>LVPECL</b>/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>

    AD9520-1:12集成2.5 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器

    AD9520-1:12集成2.5 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS
    發(fā)表于 04-18 11:48 ?8次下載
    AD<b class='flag-5'>9520</b>-1:<b class='flag-5'>12</b>集成2.5 GHz壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表的<b class='flag-5'>LVPECL</b>/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>

    AD9520-2:12集成2.2 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器

    AD9520-2:12集成2.2 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS
    發(fā)表于 04-18 16:07 ?6次下載
    AD<b class='flag-5'>9520</b>-2:<b class='flag-5'>12</b>集成2.2 GHz壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表的<b class='flag-5'>LVPECL</b>/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>

    AD9520-5:12 LVPECL/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表

    AD9520-5:12 LVPECL/24 CMOS輸出時鐘
    發(fā)表于 04-27 21:31 ?2次下載
    AD<b class='flag-5'>9520</b>-5:<b class='flag-5'>12</b> <b class='flag-5'>LVPECL</b>/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>數(shù)據(jù)表

    AD9522-5:12 LVDS/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表

    AD9522-5:12 LVDS/24 CMOS輸出時鐘發(fā)生器數(shù)據(jù)表
    發(fā)表于 04-28 10:53 ?0次下載
    AD9522-5:<b class='flag-5'>12</b> LVDS/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>數(shù)據(jù)表

    集成2.2 GHz VCO數(shù)據(jù)表的AD9522-2:12 LVDS/24 CMOS輸出時鐘發(fā)生器

    集成2.2 GHz VCO數(shù)據(jù)表的AD9522-2:12 LVDS/24 CMOS輸出時鐘發(fā)生器
    發(fā)表于 04-29 20:28 ?11次下載
    集成2.2 GHz VCO數(shù)據(jù)表的AD9522-2:<b class='flag-5'>12</b> LVDS/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>

    AD9520-4:12集成1.6 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS輸出時鐘發(fā)生器

    AD9520-4:12集成1.6 GHz壓控振蕩數(shù)據(jù)表的LVPECL/24 CMOS
    發(fā)表于 05-07 09:37 ?9次下載
    AD<b class='flag-5'>9520</b>-4:<b class='flag-5'>12</b>集成1.6 GHz壓控振蕩<b class='flag-5'>器</b>數(shù)據(jù)表的<b class='flag-5'>LVPECL</b>/<b class='flag-5'>24</b> <b class='flag-5'>CMOS</b><b class='flag-5'>輸出</b><b class='flag-5'>時鐘發(fā)生器</b>