我知道,我對(duì)與電子有關(guān)的所有事情都很著迷,但不論從哪個(gè)角度看,今天的現(xiàn)場(chǎng)可編程門陣列(FPGA),都顯得“鶴立雞群”,真是非常棒的器件。如果在這個(gè)智能時(shí)代,在這個(gè)領(lǐng)域,想擁有一技之長(zhǎng)的你還沒(méi)有關(guān)注FPGA,那么世界將拋棄你,時(shí)代將拋棄你。
FPGA中計(jì)數(shù)器設(shè)計(jì)探索,以計(jì)數(shù)器為32位為例:
第一種方式,直接定義32位計(jì)數(shù)器。
reg [31:0]count;
quartus ii 下的編譯,資源消耗情況。
85C模型下的時(shí)鐘頻率。
0C模型下的時(shí)鐘頻率。
chip planner下資源分布情況。
第二種方式,定義2個(gè)16位計(jì)數(shù)器。
reg [15:0]count1,count2;
quartus ii 下的編譯,資源消耗情況。
85C模型下的時(shí)鐘頻率。
0C模型下的時(shí)鐘頻率。
chip planner下資源分布情況
從上述兩種情況來(lái)看,結(jié)合C4內(nèi)部LAB的結(jié)構(gòu),兩種方式消耗資源一樣多,兩種模型下的時(shí)鐘頻率比較接近。
值得注意的是,以上測(cè)試是在資源足夠頻率不高的條件下測(cè)試的。根據(jù)經(jīng)驗(yàn),當(dāng)資源使用較多,時(shí)鐘頻頻較高時(shí),建議使用方式二。
-
FPGA
+關(guān)注
關(guān)注
1645文章
22040瀏覽量
618171 -
計(jì)數(shù)器
+關(guān)注
關(guān)注
32文章
2291瀏覽量
96389
原文標(biāo)題:FPGA中計(jì)數(shù)器設(shè)計(jì)探索
文章出處:【微信號(hào):ALIFPGA,微信公眾號(hào):FPGA極客空間】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。
發(fā)布評(píng)論請(qǐng)先 登錄
雷電(雷擊)計(jì)數(shù)器的原理、作用及行業(yè)應(yīng)用解決方案

KEYSIGHT是德科技53220A臺(tái)式頻率計(jì)計(jì)數(shù)器原安捷倫

?塵埃粒子計(jì)數(shù)器有什么特點(diǎn)
UC-018:時(shí)間間隔計(jì)數(shù)器的用途

智能雷擊計(jì)數(shù)器的綜合行業(yè)解決方案

雷擊計(jì)數(shù)器的概述與應(yīng)用分析

頻率計(jì)數(shù)器的技術(shù)原理和應(yīng)用場(chǎng)景
74ls163是幾進(jìn)制同步計(jì)數(shù)器
臺(tái)式塵埃粒子計(jì)數(shù)器的優(yōu)勢(shì)有哪些
臺(tái)式塵埃粒子計(jì)數(shù)器的功能優(yōu)勢(shì)與應(yīng)用
智能防雷計(jì)數(shù)器行業(yè)應(yīng)用解決方案

評(píng)論