99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

1分鐘學(xué)會如何提升PCIe通信速率,基于RK3568J + FPGA國產(chǎn)平臺!

Tronlong創(chuàng)龍科技 ? 來源:Tronlong創(chuàng)龍科技 ? 作者:Tronlong創(chuàng)龍科技 ? 2025-01-23 16:17 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

測試數(shù)據(jù)匯總

表 1

wKgZPGeR-xCAI5peAABmvZWdsSk47.jpeg

PCIe總線介紹

PCIe,即PCI-Express(peripheral component interconnect express)是一種高速串行計算機(jī)擴(kuò)展總線標(biāo)準(zhǔn)。主要用于擴(kuò)充計算機(jī)系統(tǒng)總線數(shù)據(jù)吞吐量以及提高設(shè)備通信速度。

wKgZO2eR-xGAUls1AABLr-GTP7o661.png

圖 1

DMA技術(shù)介紹

DMA(Direct Memory Access,直接內(nèi)存訪問)是一種讓硬件外設(shè)直接與存儲器進(jìn)行數(shù)據(jù)交換的技術(shù),無需CPU參與數(shù)據(jù)傳輸過程。

使用非DMA方式進(jìn)行數(shù)據(jù)傳輸時,外設(shè)與內(nèi)存之間的數(shù)據(jù)搬運(yùn)需要依靠CPU來完成。這意味著每次數(shù)據(jù)傳輸都需要CPU的介入,導(dǎo)致CPU資源占用較高,并且數(shù)據(jù)傳輸速度相對較低。

使用DMA方式進(jìn)行數(shù)據(jù)傳輸時,外設(shè)可以直接與內(nèi)存進(jìn)行數(shù)據(jù)交換。減少了CPU的介入和中斷處理,數(shù)據(jù)傳輸過程更加流暢和高效。

wKgZPGeR-xGAPFE_AADzT7D7RYE95.jpeg

圖 2

RK3568J + FPGA典型應(yīng)用場景

wKgZO2eR-xKAAdcZAALP_wa4qMo578.png

圖 3

基于RK3568J + FPGA的PCIe通信案例

本文主要介紹基于RK3568J + FPGA的PCIe通信案例,適用開發(fā)環(huán)境如下:

Windows開發(fā)環(huán)境:Windows 7 64bit、Windows 10 64bit

Linux開發(fā)環(huán)境:VMware15.5.5、Ubuntu18.04.4 64bit

U-Boot:U-Boot-2017.09

Kernel:Linux-4.19.232、Linux-RT-4.19.232

LinuxSDK:LinuxSDK-[版本號](基于rk356x_linux_release_v1.3.1_20221120)

硬件平臺:創(chuàng)龍科技TL3568F-EVM工業(yè)評估板

(基于瑞芯微RK3568J + 紫光同創(chuàng)Logos-2)

為了簡化描述,本文僅摘錄部分方案功能描述與測試結(jié)果,詳細(xì)產(chǎn)品資料可以通過公眾號(Tronlong創(chuàng)龍科技)下載。

案例說明

ARM端基于PCIe總線對FPGA DRAM進(jìn)行讀寫測試。應(yīng)用程序通過ioctl函數(shù)發(fā)送命令開啟DMA傳輸數(shù)據(jù)后,等待驅(qū)動上報input事件;當(dāng)應(yīng)用層接收到input事件,說明DMA傳輸數(shù)據(jù)完成。

程序流程如下圖所示。

wKgZPGeR-xKAMnPHAAD21_HbSIM982.png

圖 4

(1)ARM端程序原理說明如下:

a)采用DMA方式;

b)將數(shù)據(jù)寫至dma_memcpy驅(qū)動申請的連續(xù)內(nèi)存空間(位于DDR);

c)配置DMA,如源地址、目標(biāo)地址、傳輸?shù)臄?shù)據(jù)大小等;

d)寫操作:通過ioctl函數(shù)啟動DMA,通過PCIe總線將數(shù)據(jù)搬運(yùn)至FPGA DRAM;

e)程序接收驅(qū)動上報input事件后,將通過ioctl函數(shù)獲取DMA搬運(yùn)數(shù)據(jù)耗時,并計算DMA傳輸速率(即寫速率);

f)讀操作:通過ioctl函數(shù)啟動DMA,通過PCIe總線將FPGA DRAM中的數(shù)據(jù)搬運(yùn)至dma_memcpy驅(qū)動申請的連續(xù)內(nèi)存空間(位于DDR);

g)程序接收驅(qū)動上報input事件后,將數(shù)據(jù)從內(nèi)核空間讀取至用戶空間,然后校驗數(shù)據(jù),同時通過ioctl函數(shù)獲取DMA搬運(yùn)數(shù)據(jù)耗時,并計算DMA傳輸速率(即讀速率)。

(2) FPGA端程序原理說明如下:

a)實現(xiàn)PCIe Endpoint功能;

a)處理PCIe RC端發(fā)起的PCIe BAR0空間讀寫事務(wù);

b)將PCIe BAR0讀寫數(shù)據(jù)緩存至FPGA DRAM中。

案例演示

評估板上電啟動后,進(jìn)入評估板文件系統(tǒng)執(zhí)行如下命令,將隨機(jī)數(shù)據(jù)先寫入FPGA DRAM,再從FPGA DRAM讀出。測試完成后,程序?qū)蛴∽罱K測試結(jié)果,包含讀寫平均傳輸耗時、讀寫平均傳輸速率、讀寫錯誤統(tǒng)計等信息。

Target#./dma_memcpy_demo -a 0xf0200000 -s 65536 -c 100 -d /dev/input/event6

wKgZO2eR-xOAbGbjAAASw-_Ti5o878.png

圖 5

表 2 測試結(jié)果說明

wKgZPGeR-xOAbuttAADVCikSRGA67.jpeg

到這里,我們的演示步驟結(jié)束。想要查看更多瑞芯微RK3568J + FPGA相關(guān)的案例演示,歡迎各位工程師通過公眾號(Tronlong創(chuàng)龍科技)下載,快來試試吧!

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22046

    瀏覽量

    618264
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1341

    瀏覽量

    85129
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    RK3568J高性能多媒體處理器特性概述

    RK3568J是一款高性能的多媒體處理器,專為滿足現(xiàn)代智能設(shè)備對高性能、低功耗的需求而設(shè)計。它集成了四核64位Cortex-A55 CPU、ARM G52 2EE GPU以及自研的512MAC
    的頭像 發(fā)表于 02-11 17:41 ?970次閱讀

    瑞芯微 RK3568J 視頻圖像處理框架全解析

    瑞芯微RK3568J產(chǎn)品簡介 RK3568J是瑞芯微四核ARM Cortex-A55@1.8GHz工業(yè)旗艦處理器。 創(chuàng)龍科技基于RK3568J所設(shè)計的工業(yè)核心板(SOM-TL3568
    的頭像 發(fā)表于 01-24 09:36 ?801次閱讀
    瑞芯微 <b class='flag-5'>RK3568J</b> 視頻圖像處理框架全解析

    3568F-FPGA案例開發(fā)手冊

    元器件數(shù)量占比,數(shù)據(jù)僅供參考)。 核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試驗證,質(zhì)量穩(wěn)定
    發(fā)表于 07-25 15:35

    3568F--基于Pango Design Suite的FPGA程序加載與固化

    元器件數(shù)量占比,數(shù)據(jù)僅供參考)。 核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試驗證,質(zhì)量穩(wěn)定
    發(fā)表于 07-25 15:30

    3568F-MQTT通信協(xié)議案例

    元器件數(shù)量占比,數(shù)據(jù)僅供參考)。 核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試驗證,質(zhì)量穩(wěn)定
    發(fā)表于 07-25 15:27

    3568F-Acontis EtherCAT主站開發(fā)案例

    元器件數(shù)量占比,數(shù)據(jù)僅供參考)。 核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試驗證,質(zhì)量穩(wěn)定
    發(fā)表于 07-25 15:25

    3568F-基于PTP的時鐘同步測試手冊

    元器件數(shù)量占比,數(shù)據(jù)僅供參考)。 核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試驗證,質(zhì)量穩(wěn)定
    發(fā)表于 07-25 15:24

    3568F-NPU開發(fā)案例

    元器件數(shù)量占比,數(shù)據(jù)僅供參考)。 核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試驗證,質(zhì)量穩(wěn)定
    發(fā)表于 07-25 15:15

    3568F-ARM+FPGA通信案例開發(fā)手冊

    元器件數(shù)量占比,數(shù)據(jù)僅供參考)。 核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試驗證,質(zhì)量穩(wěn)定
    發(fā)表于 07-25 15:12

    3568F-視頻開發(fā)案例

    元器件數(shù)量占比,數(shù)據(jù)僅供參考)。 核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試驗證,質(zhì)量穩(wěn)定
    發(fā)表于 07-25 15:04

    3568F-Docker容器部署方法說明

    元器件數(shù)量占比,數(shù)據(jù)僅供參考)。 核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試驗證,質(zhì)量穩(wěn)定
    發(fā)表于 07-25 15:00

    3568F-系統(tǒng)啟動階段LOGO顯示

    元器件數(shù)量占比,數(shù)據(jù)僅供參考)。 核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試驗證,質(zhì)量穩(wěn)定
    發(fā)表于 07-25 14:59

    3568F-物聯(lián)網(wǎng)模塊開發(fā)案例

    元器件數(shù)量占比,數(shù)據(jù)僅供參考)。 核心板內(nèi)部RK3568J/RK3568B2與Logos-2通過PCIe 2.0、FSPI、I2C、GPIO連接,經(jīng)過專業(yè)的PCB Layout和高低溫測試驗證,質(zhì)量穩(wěn)定
    發(fā)表于 07-17 11:39

    三屏異顯案例分享,基于全國產(chǎn)RK3568J工業(yè)平臺!

    升級,實現(xiàn)多屏異顯已不再困難。而作為國產(chǎn)工業(yè)處理器中的佼佼者,瑞芯微RK3568J處理器可實現(xiàn)三屏異顯,較好地滿足當(dāng)下的客戶需求。RK3568J多屏顯示系統(tǒng)說明 RK3568J處理器支
    發(fā)表于 07-17 10:53

    國產(chǎn)RK3568J基于FSPI的ARM+FPGA通信方案分享

    量(會導(dǎo)致實測速率偏低),否則會產(chǎn)生誤碼現(xiàn)象。如使用創(chuàng)龍科技TL3568F-EVM評估板(RK3568J + Logos-2)硬件平臺進(jìn)行測試,則無誤碼的
    發(fā)表于 07-17 10:50