99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

關(guān)于PCB設(shè)計中的十一條建議匯總

q1iR_ArmLinuxMC ? 2017-11-27 16:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1、如果設(shè)計的電路系統(tǒng)中包含FPGA器件,則在繪制原理圖前必需使用Quartus II軟件對管腳分配進行驗證。(FPGA中某些特殊的管腳是不能用作普通IO的)

2、4層板從上到下依次為:信號平面層、地、電源、信號平面層;6層板從上到下依次為:信號平面層、地、信號內(nèi)電層、信號內(nèi)電層、電源、信號平面層。6層以上板(優(yōu)點是:防干擾輻射),優(yōu)先選擇內(nèi)電層走線,走不開選擇平面層,禁止從地或電源層走線(原因:會分割電源層,產(chǎn)生寄生效應(yīng))。

3、多電源系統(tǒng)的布線:如FPGA+DSP系統(tǒng)做6層板,一般至少會有3.3V+1.2V+1.8V+5V。

3.3V一般是主電源,直接鋪電源層,通過過孔很容易布通全局電源網(wǎng)絡(luò)。5V一般可能是電源輸入,只需要在一小塊區(qū)域內(nèi)鋪銅。且盡量粗(你問我該多粗——能多粗就多粗,越粗越好)

1.2V和1.8V是內(nèi)核電源(如果直接采用線連的方式會在面臨BGA器件時遇到很大困難),布局時盡量將1.2V與1.8V分開,并讓1.2V或1.8V內(nèi)相連的元件布局在緊湊的區(qū)域,使用銅皮的方式連接,如下圖:

總之,因為電源網(wǎng)絡(luò)遍布整個PCB,如果采用走線的方式會很復(fù)雜而且會繞很遠,使用鋪銅皮的方法是一種很好的選擇!

4、鄰層之間走線采用交叉方式:既可減少并行導(dǎo)線之間的電磁干擾(高中學(xué)的哦),又方便走線(參考資料1)。如下圖為某PCB中相鄰兩層的走線,大致是一橫一豎。

5、模擬數(shù)字要隔離,怎么個隔離法?布局時將用于模擬信號的器件與數(shù)字信號的器件分開,然后從AD芯片中間一刀切!

模擬信號鋪模擬地,模擬地/模擬電源與數(shù)字電源通過電感/磁珠單點連接。

6、基于PCB設(shè)計軟件的PCB設(shè)計也可看做是一種軟件開發(fā)過程,軟件工程最注重“迭代開發(fā)”的思想,我覺得PCB設(shè)計中也可以引入該思想,減少PCB錯誤的概率。(1) 原理圖檢查,尤其注意器件的電源和地(電源和地是系統(tǒng)的血脈,不能有絲毫疏忽)(2) PCB封裝繪制(確認原理圖中的管腳是否有誤)(3) PCB封裝尺寸逐一確認后,添加驗證標簽,添加到本次設(shè)計封裝庫(4) 導(dǎo)入網(wǎng)表,邊布局邊調(diào)整原理圖中信號順序(布局后不能再使用OrCAD的元件自動編號功能)(5) 手工布線(邊布邊檢查電源地網(wǎng)絡(luò),前面說過:電源網(wǎng)絡(luò)使用鋪銅方式,所以少用走線)總之,PCB設(shè)計中的指導(dǎo)思想就是邊繪制封裝布局布線邊反饋修正原理圖(從信號連接的正確性、信號走線的方便性考慮)。

7、晶振離芯片盡量近,且晶振下盡量不走線,鋪地網(wǎng)絡(luò)銅皮。多處使用的時鐘使用樹形時鐘樹方式布線。8、連接器上信號的排布對布線的難易程度影響較大,因此要邊布線邊調(diào)整原理圖上的信號(但千萬不能重新對元器件編號)

9、多板接插件的設(shè)計:

(1) 使用排線連接:上下接口一致(2) 直插座:上下接口鏡像對稱,如下

10、模塊連接信號的設(shè)計:(1) 若2個模塊放置在PCB同一面,如下:管教序號大接小小接大(鏡像連接信號)

(2) 若2個模塊放在PCB不同面,則管教序號小接小大接大這樣做能放置信號像上面的右圖一樣交叉。當然,上面的方法不是定則,我總是說,凡事隨需而變(這個只能自己領(lǐng)悟),只不過在很多情況下按這種方式設(shè)計很管用罷了。

11、電源地回路的設(shè)計:

上圖的電源地回路面積大,容易受電磁干擾

上圖通過改進——電源與地線靠近走線,減小了回路面積,降低了電磁干擾(679/12.8,約54倍)。因此,電源與地盡量應(yīng)該靠近走線!而信號線之間則應(yīng)該盡量避免并行走線,降低信號之間的互感效應(yīng)。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409760
  • PCB設(shè)計
    +關(guān)注

    關(guān)注

    396

    文章

    4802

    瀏覽量

    90476

原文標題:PCB的不得不說的設(shè)計經(jīng)驗

文章出處:【微信號:ArmLinuxMCU,微信公眾號:嵌入式linux系統(tǒng)與單片機】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    電源PCB設(shè)計匯總(上)

    ??????? 在 《PCB設(shè)計丨電源設(shè)計的重要性》 一文,已經(jīng)介紹了電源設(shè)計的總體要求,以及不同電路的相關(guān)布局布線等知識點,那么本篇內(nèi)容,小編將以RK3588為例,為大家詳細介紹其他支線電源
    的頭像 發(fā)表于 08-09 08:48 ?1446次閱讀
    電源<b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>匯總</b>(上)

    【第6期】每周精選之PCB設(shè)計資料匯總

    :【專輯精選】PCB設(shè)計教程與精選案例【專輯精選】EDA軟件學(xué)習(xí)系列之Allegro教程與資料匯總【專輯精選】EDA軟件學(xué)習(xí)系列之PADS教程與資料匯總電子書:PCB設(shè)計技巧之多層板布
    發(fā)表于 05-24 18:31

    并行PCB設(shè)計的關(guān)鍵準則匯總

    本文匯總了并行PCB設(shè)計的一些關(guān)鍵準則。
    發(fā)表于 04-26 06:42

    PCB設(shè)計規(guī)則

    @[TOC]PCB設(shè)計經(jīng)驗(1)#PCB設(shè)計規(guī)則#PCB走線經(jīng)驗#快捷鍵的使用#易犯錯誤匯總
    發(fā)表于 11-10 08:19

    PCB設(shè)計相關(guān)經(jīng)驗分享及PCB新手在PCB設(shè)計應(yīng)該注意的問題

    PCB設(shè)計相關(guān)經(jīng)驗分享及PCB新手在PCB設(shè)計應(yīng)該注意的問題
    發(fā)表于 09-06 14:59 ?0次下載

    關(guān)于PCB設(shè)計的一些小技巧

    在進行高速多層PCB設(shè)計時,關(guān)于電阻電容等器件的封裝的選擇的,主要依據(jù)是什么?
    的頭像 發(fā)表于 05-24 16:36 ?3231次閱讀

    關(guān)于并行PCB設(shè)計原則

    PCB設(shè)計的這些考慮提出了成功PCB設(shè)計的一個關(guān)鍵問題是溝通,因為PCB設(shè)計不再是一個人的工作,而是不同組的工程師之間的團隊合作。溝通這一主旨貫穿整個
    的頭像 發(fā)表于 06-14 15:41 ?4829次閱讀
    <b class='flag-5'>關(guān)于</b>并行<b class='flag-5'>PCB設(shè)計</b>原則

    關(guān)于高速PCB設(shè)計的5個修改建議

    高速PCB設(shè)計完成后,一般都要經(jīng)過評審才會發(fā)出去做板。硬件組在評審的過程,一般都會在各個方面給出修改的建
    的頭像 發(fā)表于 12-07 11:49 ?1993次閱讀

    關(guān)于PCB設(shè)計技巧的100問

    關(guān)于PCB設(shè)計技巧的100問問題解答。
    發(fā)表于 03-23 11:08 ?0次下載
    <b class='flag-5'>關(guān)于</b><b class='flag-5'>PCB設(shè)計</b>技巧的100問

    PCB設(shè)計經(jīng)驗(1)

    @[TOC]PCB設(shè)計經(jīng)驗(1)#PCB設(shè)計規(guī)則#PCB走線經(jīng)驗#快捷鍵的使用#易犯錯誤匯總
    發(fā)表于 11-05 18:35 ?19次下載
    <b class='flag-5'>PCB設(shè)計</b>經(jīng)驗(1)

    新手必看!關(guān)于PCB設(shè)計的4大建議

    生產(chǎn)任務(wù),沒有心思、更沒有能力分析造成不良焊接的原因。這兩方面的人才各司其職,難以有機結(jié)合。所以今天就從畫板的角度給大家分享4個建議. 關(guān)于PCB設(shè)計的4大建議 1、
    的頭像 發(fā)表于 12-07 09:21 ?1732次閱讀
    新手必看!<b class='flag-5'>關(guān)于</b><b class='flag-5'>PCB設(shè)計</b>的4大<b class='flag-5'>建議</b>

    常見的PCB設(shè)計錯誤匯總

     在電子產(chǎn)品開發(fā)時,需要通過PCB將板子上的電子元器件相互連接起來,因此即使在設(shè)計中出現(xiàn)很小的錯誤也可能導(dǎo)致完全失敗。在過去的幾年里,新的設(shè)計工具已經(jīng)能夠降低制造PCB的成本,但是糟糕的PCB設(shè)計同樣會增加成本。因此,
    的頭像 發(fā)表于 07-07 10:51 ?1917次閱讀

    PCB設(shè)計銅厚和線寬的選擇

    PCB設(shè)計,銅厚和線寬是兩個關(guān)鍵參數(shù),它們對電路板的性能和功能有重要影響。以下是如何使用銅厚和線寬進行PCB設(shè)計的一些建議。
    發(fā)表于 08-09 09:28 ?4355次閱讀

    電源PCB設(shè)計匯總

    在《PCB設(shè)計丨電源設(shè)計的重要性》一文,已經(jīng)介紹了電源設(shè)計的總體要求,以及不同電路的相關(guān)布局布線等知識點,那么本篇內(nèi)容,小編將以RK3588為例,為大家詳細介紹其他支線電源的PCB設(shè)計。
    的頭像 發(fā)表于 08-16 09:33 ?1396次閱讀
    電源<b class='flag-5'>PCB設(shè)計</b><b class='flag-5'>匯總</b>

    PCB設(shè)計的EMC有哪些注意事項

    是否滿足ESD或者EMI防護設(shè)計要求,撇開原理圖設(shè)計,PCB設(shè)計一般需要我們從PCB布局和PCB布線兩個方面進行審查,接下來為大家介紹關(guān)于PCB
    的頭像 發(fā)表于 06-12 09:49 ?1063次閱讀