99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

DRAM的基本操作

數(shù)字芯片實驗室 ? 來源:數(shù)字芯片實驗室 ? 2024-07-18 16:56 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

晶體管T充當存儲電容器C和位線BL之間的開關(guān)。

2be38812-44da-11ef-b8af-92fbcf53809c.png

一個電容節(jié)點連接到Vdd/2。如果電容器存儲“1”,則電容器之間的電壓為+Vdd/2,如果電容器保存“0”,則電容之間的電壓為-Vdd/2)。存儲在電容器中的電荷等于電容乘以電容器兩端的電壓:

Q = C × Vdd /2

在90nm DRAM工藝中,DRAM存儲單元的電容為30 fF。如果我們假設(shè)Vdd=3.3V,那么

Q = 30 f F × 3.3V/2 = 34.5 f C.

你可能還記得,在物理課上,一個電子等于1.6·10^-19C的電荷,因此存儲電容器只存儲了210000個電子!即使晶體管在關(guān)斷時,電阻非常高,電容器上的電荷也會在幾~幾百毫秒內(nèi)通過被關(guān)斷的晶體管泄漏出去。因此,DRAM存儲單元應(yīng)定期刷新,以避免數(shù)據(jù)丟失。

通過將“1”或“0”電荷放入存儲電容,將數(shù)據(jù)寫入存儲單元。要將數(shù)據(jù)寫入單元,我們首先設(shè)置位線并拉高字線將電容連接到位線。然后,在字線被拉低和晶體管被關(guān)閉之后,存儲電容器保留了存儲的電荷。存儲電容上的電荷會慢慢泄漏,所以如果不進行干預(yù),芯片上的數(shù)據(jù)很快就會丟失。

要從DRAM單元讀取數(shù)據(jù),位線首先預(yù)充電到Vdd/2。然后將字線驅(qū)動到高電平,以將單元的存儲電容器連接到其位線。這導(dǎo)致晶體管導(dǎo)通,將電荷從存儲單元轉(zhuǎn)移到連接的位線(如果存儲值為“1”),或從連接的位線上轉(zhuǎn)移到存儲單元(如果存儲數(shù)值為“0) 。這一過程如圖所示。

2bff8c56-44da-11ef-b8af-92fbcf53809c.png

在這兩種情況下,存儲在DRAM單元中的信息都會丟失。因此,從DRAM讀取是一種破壞性操作

根據(jù)電荷共享方程(電容分壓器),讀出時位線上的電壓擺幅(電壓差的大小)為

2c1d9ade-44da-11ef-b8af-92fbcf53809c.png

其中C是存儲電容器的電容,CBL是位線的電容。如果位線的電容是存儲電容的10倍,Vdd=3.3V,則讀取操作時位線上的電壓差僅為150mv!當處理這樣一個微小的電壓擺幅時,正確地檢測位值是一個相當大的挑戰(zhàn)。因此,我們需要一個特殊的電路來感測這個小的電壓擺幅。用于檢測電壓擺幅和讀取數(shù)據(jù)的專用電路是一個讀出放大器sense amplifier。

2c324024-44da-11ef-b8af-92fbcf53809c.png

放大器有兩個輸入。.一個輸入端連接到位線,另一個輸入端連接到Vdd/2。放大器檢測其輸入端的電壓差,如果位線上的電壓小于Vdd/2,則在數(shù)據(jù)端輸出0,否則輸出1。

2c52c79a-44da-11ef-b8af-92fbcf53809c.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電容器
    +關(guān)注

    關(guān)注

    64

    文章

    6690

    瀏覽量

    102799
  • DRAM
    +關(guān)注

    關(guān)注

    40

    文章

    2348

    瀏覽量

    185583
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10017

    瀏覽量

    141546

原文標題:DRAM的基本操作

文章出處:【微信號:數(shù)字芯片實驗室,微信公眾號:數(shù)字芯片實驗室】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    DRAM原理 - 1.存儲單元陣列#DRAM

    DRAM
    EE_Voky
    發(fā)布于 :2022年06月28日 15:17:53

    DRAM原理 - 2.讀寫循環(huán)#DRAM原理

    DRAM
    EE_Voky
    發(fā)布于 :2022年06月28日 15:18:22

    DRAM原理 - 4.選通器與分配器#DRAM原理

    DRAM
    EE_Voky
    發(fā)布于 :2022年06月28日 15:20:21

    DRAM原理 - 5.DIMM層次結(jié)構(gòu)#DRAM原理

    DRAM
    EE_Voky
    發(fā)布于 :2022年06月28日 15:20:45

    DRAM原理 - 6.猝發(fā)模式與內(nèi)存交錯#DRAM原理

    DRAM
    EE_Voky
    發(fā)布于 :2022年06月28日 15:21:11

    DRAM原理 - 7.地址映射#DRAM原理

    DRAM
    EE_Voky
    發(fā)布于 :2022年06月28日 15:21:30

    [分享]直接總線式DRAM的信號連接

    操作。   另外,采用2個系統(tǒng)時鐘是處理時鐘相位偏移的對策,DDRSDRAM利用雙向的選通信號實施時鐘相位偏移的處理對策,而Direct Rambus DRAM預(yù)各了由DRAM
    發(fā)表于 12-04 10:16

    DRAM內(nèi)存原理

    DRAM內(nèi)存原理   不管你信不信,RDRAM (Rambus)、DDR SDRAM甚至是EDO RAM它們在本質(zhì)上講是一樣的。RDRAM、DDR RAM
    發(fā)表于 10-21 18:27

    【內(nèi)存知識】DRAM芯片工作原理

    芯片可以存儲16384個bit數(shù)據(jù),同時期可同時進行1bit的讀取或者寫入操作DRAM地址引腳為7根,SRAM地址引腳為14根,這顆16K DRAM通過DRAM接口把地址一分為二,然
    發(fā)表于 07-15 11:40

    請教關(guān)于C6748 L1DRAM cache 的問題?

    C6748 上電時默認L1DRAM全部為cache,1、那么如果我在程序中沒有對 L1DRAM進行操作或配置,程序運行時L1DRAM中的數(shù)據(jù)是否會有變化?2、L1
    發(fā)表于 07-25 07:46

    FPGA DRAM數(shù)據(jù)錯位

    使用NI的 FPGA,開辟了一個1294*1040大小的DRAM,在60HZ幀頻下按地址一個MCK一個地址的刷新DRAM中的數(shù)據(jù),也就是每個地址刷新時間不到17微秒,一開始出現(xiàn)一個數(shù)據(jù)都寫不進去,我
    發(fā)表于 11-07 23:57

    DRAM存儲原理和特點

      DRAM是一種半導(dǎo)體存儲器,主要的作用原理是利用電容內(nèi)存儲電荷的多寡來代表一個二進制bit是1還是0。與SRAM相比的DRAM的優(yōu)勢在于結(jié)構(gòu)簡單,每一個bit的數(shù)據(jù)都只需一個電容跟一個晶體管來處
    發(fā)表于 12-10 15:49

    AL422 3M位FIFO現(xiàn)場存儲器的數(shù)據(jù)手冊免費下載

    AL422由3M位DRAM組成,配置為393216字x 8位FIFO(先進先出)。由于所有復(fù)雜的DRAM操作都已由內(nèi)部DRAM控制器管理,因此界面非常友好。
    發(fā)表于 03-16 11:48 ?13次下載
    AL422 3M位FIFO現(xiàn)場存儲器的數(shù)據(jù)手冊免費下載

    現(xiàn)場存儲器AL422數(shù)據(jù)手冊

    AL422由3M位DRAM組成,配置為393216字x 8位FIFO(先進先出先出)。界面非常用戶友好,因為所有復(fù)雜的DRAM操作都已經(jīng)完成由內(nèi)部DRAM控制器管理
    發(fā)表于 09-17 09:41 ?0次下載

    DRAM內(nèi)存操作與時序解析

    在數(shù)字時代,DRAM(動態(tài)隨機存取存儲器)扮演著至關(guān)重要的角色。它們存儲著我們的數(shù)據(jù),也承載著我們的記憶。然而,要正確地操作DRAM并確保其高效運行,了解其背后的時序和操作機制是必不可
    的頭像 發(fā)表于 07-26 11:39 ?1298次閱讀
    <b class='flag-5'>DRAM</b>內(nèi)存<b class='flag-5'>操作</b>與時序解析