99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

9種 混合PCB 布局技巧總結,圖文結合+實例

工程師看海 ? 來源:工程師看海 ? 作者:工程師看海 ? 2024-03-19 08:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

優(yōu)秀網文分享,作者:百芯 EMA

今天給大家分享的是:混合PCB 布局技巧,包括:組件放置、電路板分層,接地等注意事項。

一、元器件放置

在元器件放置的時候要遵循原理圖的信號路徑,還需要為走線提供空間。除此之外,要遵循以下放置規(guī)則:

電源部分應緊湊地放置在一起,并適當的去耦實現(xiàn)電源完整性

去耦電容應盡可能靠近各個器件放置

連接器應放置在板的邊緣

遵循高頻組件的原理圖流程

大型存儲設備和處理器(例如時鐘發(fā)生器控制器)應放置在電路板的中心

c6b1fe74-e589-11ee-b759-92fbcf53809c.jpg

元器件放置

二、模擬和數字模塊分離

為了最大限度地減少模擬和數字信號的公共返回路徑,要將模擬和數字模塊分開,防止模擬信號與數字信號混合。

c6bce096-e589-11ee-b759-92fbcf53809c.jpg

模擬和數字電路分離

上圖顯示了模擬和數字電路分離的一個示例。在劃分模擬部分和數字部分時,應牢記以下幾點:

建議在模擬平面安裝精密的模擬元件,例如放大器和基準電壓源。另一側/數字平面必須用于噪聲數字組件,例如邏輯控制和定時塊。

系統(tǒng)中的模數轉換器 (ADC) 或數模轉換器 (DAC) 是混合信號且具有低數字電流,其處理方式與模擬組件在模擬系統(tǒng)中的處理方式類似。

對于具有大量高電流 ADC 和 DAC 的設計,建議將模擬電源和數字電源分開。換句話說,DVDD應該連接到數字部分,而AVCC必須連接到模擬部分。

微處理器微控制器產生的空間和熱量可能很大。為了改善散熱,這些組件必須放置在電路板的中心,并且必須靠近它們要連接的電路塊。

三、跟蹤路由

將所有組件正確放置在最佳位置并建立適當的接地平面后,大多數路線自然會遵循正確的路徑。但是,在跟蹤路由時應牢記以下準則:

信號路徑應盡可能直接且短

具有高速信號路徑的層應有一個與其相鄰的接地層,以確保正確的返回信號

高速電路特別敏感,需要遵循原理圖中布置的信號路徑

通過使用短、直接和寬的走線來減少電源布線中的電感

在布線走線和過孔時不要創(chuàng)建天線

電源布線應該短、緊湊并且應該有寬走線

布線需要保持數字和模擬電路元件之間的隔離

接地很重要,特別是對于連接數字和模擬分區(qū)區(qū)域的走線

c6c7e5c2-e589-11ee-b759-92fbcf53809c.jpg

四、電源模塊

電源是電路的重要組成部分,需要小心處理。一般來說,電源模塊必須靠近其供電的組件,同時與電路的其余部分隔離。

當復雜系統(tǒng)中的設備具有許多電源引腳時,可以為模擬和數字部分使用專用電源模塊,以防止噪聲數字干擾。

為了減少電感并防止電流限制,電源線應短而直,并使用寬走線。

c6d3f6aa-e589-11ee-b759-92fbcf53809c.png

電源模塊

五、解耦

為了滿足系統(tǒng)所需的性能,工程師必須考慮的關鍵因素之一是電源抑制比 (PSRR)。設備的性能最終由 PSRR 決定,PSRR 評估設備對電源變化的敏感度。

為了保持理想的 PSRR,需要防止高頻能量進入器件。為此,使用電解電容和陶瓷電容的組合,可以有效地將器件電源與高阻抗接地層隔離。

有效去耦是為了在電路運行時有一個低噪聲環(huán)境?;疽?guī)則是提供盡可能最短的路徑,使電流更容易返回。

下面為一些通用解耦方法:

低電感陶瓷電容用于降低高頻噪聲,而電解電容則通過充當瞬態(tài)電流的電荷庫來降低電源上的低頻噪聲。此外,鐵氧體磁珠是可選的,但可以增強高頻噪聲的隔離和去耦。

去耦電容需要盡可能靠近器件的電源引腳放置。為了減少額外的串聯(lián)電感,應使用過孔或短線將這些電容連接到低阻抗接地層的大部分。

器件的電源引腳應盡可能靠近器件。應使用較小的電容(通常為 0.01F 至 0.1F),這種配置避免了當多個輸出同時切換時設備以不穩(wěn)定的方式運行。電解電容與設備電源引腳之間的距離不應超過一英寸(平均10F至100F)。

可以使用靠近器件 GND 引腳的過孔將去耦電容T形連接到接地層,以簡化結構而不是構建走線。

具體的可以看下圖:

c6dc32c0-e589-11ee-b759-92fbcf53809c.jpg

電源引腳的去耦技術

六、PCB 分層

在PCB布線之前,要考慮好 PCB 的疊層,不然會影響系統(tǒng)設計允許的返回路徑。

c6e58cee-e589-11ee-b759-92fbcf53809c.jpg

4 層 PCB 示例

上圖 顯示了電路板各層的直觀表示。下圖詳細介紹了典型 PCB 的設置:

c6ec5bd2-e589-11ee-b759-92fbcf53809c.png

典型 PCB圖層

高性能數據收集系統(tǒng)通常應包含四層或更多層。輔助信號通常用在底層,而數字/模擬信號通常用在頂層。通過充當阻抗控制信號的參考層,第二層(也稱為接地層)可降低 IR 壓降并保護頂層的數字信號。電源層位于第三層。

由于它們提供了額外的層間電容,電源層和接地層必須彼此靠近,以便電源在高頻下解耦。

優(yōu)秀網文分享,作者:百芯 EMA

七、PCB 銅電阻

銅的電阻在混合信號 PCB 布局中也很重要,銅走線可以形成良好的互連和接地層。

大多數 PCB 使用 1 oz 銅,但高功率部分可能使用 2 或 3 oz銅。25℃時銅的電阻率為1.724X10 -6 Ω/cm。

常見的1盎司銅箔厚度為0.036 mm(0.0014in),電阻為0.48 mΩ/平方。例如,PCB 上常用的 0.25 mm(10 mil)寬走線的電阻/長度約為 19 mΩ/cm(48 mΩin)。

PCB 走線電阻可能是混合信號 IC 的誤差源。對于具有 5 kΩ 輸入電阻的 16 位 ADC,通過 5 cm 0.25 mm寬的 1 oz銅驅動,軌道電阻為 0.1 Ω,并與 5 kΩ 負載形成分壓器,產生 0.1 的誤差/5 k(約 0.0019%),高于 16 位的 1 LSB (0.0015%),如下所示:

c6f9049a-e589-11ee-b759-92fbcf53809c.png

PCB 走線電阻是混合信號 PCB 中的一個重要因素

在實際應用中可能更嚴重,因為這忽略了返回路徑和 25 °C 時銅的 0.4%/°C 溫度系數。在處理低阻抗精密電路時,銅的電阻對于成功的設計至關重要。

八、接地

1、單接地層

最好的辦法是對具有單個低數字電流 ADC 或 DAC 的混合信號系統(tǒng)使用單個實心接地層。

為了理解單個接地層的重要性,這里需要分析返回電流。術語“返回電流”描述了完成電路環(huán)路并流回地的電流。整個 PCB 布局中必須遵循每個返回路徑,以避免混合信號干擾。

c6fcc68e-e589-11ee-b759-92fbcf53809c.jpg

使用實心接地層的系統(tǒng)的返回電流

上圖的簡單電路說明了單個實心接地層相對于多個接地層的優(yōu)勢。存在與信號電流相等但相反的返回電流。當返回電流返回接地層中的源時,該返回電流將采用電阻最小的路徑。

電阻最小的路線(通常是設備接地參考之間的直線)將跟隨低頻傳輸的返回電流。然而,一部分返回電流將嘗試沿著信號通道返回以進行更高頻率的傳輸。這是因為沿該通道的輸出和返回電流之間產生的阻抗較低且環(huán)路較小。

2、獨立的模擬地和數字地

另一種典型的策略是將接地層分為兩半:模擬接地層和數字接地層。這適用于具有大量混合信號組件和高數字電流要求的更復雜的系統(tǒng)。下圖顯示了具有劃分接地層的系統(tǒng)的圖示。

c7007aa4-e589-11ee-b759-92fbcf53809c.jpg

使用分離接地層的系統(tǒng)的返回電流

消除接地層斷裂并允許返回電流采取更直接的路徑,通過星形接地結流回,是為具有單獨接地層的系統(tǒng)實現(xiàn)整體接地的最簡單方法。在混合信號布局中,模擬和數字接地層的交叉點稱為星形接地。

星形接地可以連接到常見系統(tǒng)中模擬和數字接地層之間的典型薄連續(xù)連接。對于更復雜的系統(tǒng),通常通過將跳線分流到接地連接來執(zhí)行星形接地。

由于星形接地沒有電流,因此不需要高載流接頭和跳線分流器。星形接地的主要功能是保證兩個接地的參考電平相同。

另一方面,由于星形接地還在一個位置連接兩個接地,因此具有 AGND 和 DGND 引腳的混合信號器件可以連接到各自的接地層。這將精密的模擬電路與高噪聲數字電流分開,這些電流通過數字電源,一直到達數字接地層,然后返回數字電源。

多層 PCB 必須實現(xiàn) AGND 和 DGND 平面的完全隔離。

九、電磁干擾屏蔽

在解決了接地反彈、串擾、電源噪聲和其他干擾之后,電路扔可能遭受電磁干擾或 EMI。這可能會導致各種問題,例如:

無線通信的干擾

通訊中斷

傳感器數據損壞

部件故障

軟件錯誤和故障

處理 EMI 的有效方法之一是使用足夠量的金屬屏蔽。優(yōu)選地,屏蔽應形成法拉第籠,從所有六個側面和接地層覆蓋電路。

盡管使用屏蔽可以阻止大部分傳入的 EMI,還必須解決熱冷卻問題,并允許信號輸入和輸出。

優(yōu)秀網文分享,作者:百芯 EMA

來源地址:

https://www.toutiao.com/article/7280802445142409787/

如果看到這里,請點贊、收藏、分享三連!

限時免費掃碼進群,交流更多行業(yè)技術

c703f116-e589-11ee-b759-92fbcf53809c.png

審核編輯 黃宇

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4367

    文章

    23487

    瀏覽量

    409552
  • 模擬
    +關注

    關注

    7

    文章

    1438

    瀏覽量

    84528
  • 電源模塊
    +關注

    關注

    33

    文章

    1910

    瀏覽量

    94446
  • 數字信號
    +關注

    關注

    2

    文章

    997

    瀏覽量

    48354
  • 布局
    +關注

    關注

    5

    文章

    272

    瀏覽量

    25364
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    解決噪聲問題試試從PCB布局布線入手

    電阻保留空間,可以提高日后進行評估的靈活性。增加的柵極電阻會延長柵極電荷上升和下降時間,導致 MOSFET的開關功率損耗提高。 總結 了解電流路徑、其敏感性以及適當的器件放置,是消除 PCB布局
    發(fā)表于 04-22 09:46

    GaN E-HEMTs的PCB布局經驗總結

    GaN E-HEMTs的PCB布局經驗總結
    的頭像 發(fā)表于 03-13 15:52 ?556次閱讀
    GaN E-HEMTs的<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>經驗<b class='flag-5'>總結</b>

    PCB】四層電路板的PCB設計

    布線 抗干擾 1 布局 所謂布局就是把電路圖中所有元器件都合理地安排在面積有限的PCB上。從信號的角度講,主要有數字信號電路 板、模擬信號電路板以及混合信號電路板3
    發(fā)表于 03-12 13:31

    DC-DC 的 PCB布局設計小技巧

    的穩(wěn)定性和它的性能起著至關重要的影響,不恰當的PCB布局,可能會導致一系列的問題,比如: 1,效率過低芯片過熱 2、驅動波形的不穩(wěn)定 3、EMI問題 4、輸出紋波過大超標 5、芯片不工作或者直接燒毀這些不
    發(fā)表于 03-11 10:48

    GeneSiC MOSFETs的PCB布局建議

    電子發(fā)燒友網站提供《GeneSiC MOSFETs的PCB布局建議.pdf》資料免費下載
    發(fā)表于 01-24 13:55 ?0次下載
    GeneSiC MOSFETs的<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>建議

    PCB圖繪制實例操作

    電子發(fā)燒友網站提供《Altium Designer15.0 PPT 第19章 PCB圖繪制實例操作.pdf》資料免費下載
    發(fā)表于 01-21 14:42 ?4次下載
    <b class='flag-5'>PCB</b>圖繪制<b class='flag-5'>實例</b>操作

    華為PCB的EMC設計指南

    轉載一篇華為《PCB的EMC設計指南》,合計94頁PDF,對PCB的EMC設計從布局、布線、背板的EMC設計、射頻PCB的EMC設計等方面做了系統(tǒng)的
    的頭像 發(fā)表于 01-15 10:09 ?1416次閱讀
    華為<b class='flag-5'>PCB</b>的EMC設計指南

    104條關于PCB布局布線的小技巧

    在電子產品設計中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現(xiàn)在,雖然有很多軟件可以實現(xiàn)PCB自動
    的頭像 發(fā)表于 01-07 09:21 ?1093次閱讀
    104條關于<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>布線的小技巧

    TPS65921 PCB布局指南

    電子發(fā)燒友網站提供《TPS65921 PCB布局指南.pdf》資料免費下載
    發(fā)表于 10-25 10:01 ?0次下載
    TPS65921 <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>指南

    TVP5160 PCB布局指南

    電子發(fā)燒友網站提供《TVP5160 PCB布局指南.pdf》資料免費下載
    發(fā)表于 09-30 11:46 ?1次下載
    TVP5160 <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>指南

    TVP5147 PCB布局指南

    電子發(fā)燒友網站提供《TVP5147 PCB布局指南.pdf》資料免費下載
    發(fā)表于 09-30 11:29 ?0次下載
    TVP5147 <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>指南

    TVP5146 PCB布局指南

    電子發(fā)燒友網站提供《TVP5146 PCB布局指南.pdf》資料免費下載
    發(fā)表于 09-30 11:04 ?0次下載
    TVP5146 <b class='flag-5'>PCB</b><b class='flag-5'>布局</b>指南

    PCle Gen 5的高速PCB布局

    電子發(fā)燒友網站提供《PCle Gen 5的高速PCB布局.pdf》資料免費下載
    發(fā)表于 09-05 11:04 ?4次下載
    PCle Gen 5的高速<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>

    pcb設計中布局的要點是什么

    PCB設計中,布局是一個非常重要的環(huán)節(jié),它直接影響到電路的性能、可靠性和成本。以下是關于PCB布局的一些要點,這些要點將幫助您設計出高質量的PCB
    的頭像 發(fā)表于 09-02 14:48 ?860次閱讀

    通過PCB布局技術降低振鈴

    電子發(fā)燒友網站提供《通過PCB布局技術降低振鈴.pdf》資料免費下載
    發(fā)表于 08-26 14:26 ?0次下載
    通過<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>技術降低振鈴