99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe控制器(FPGA或ASIC),PCIe-AXI-Controller

axpro ? 來(lái)源:axpro ? 作者:axpro ? 2024-02-21 15:15 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCIe-AXI-Controller

PCIe-AXI-Controller兼容PCI Express Base Specification Revision 3.1,實(shí)現(xiàn)PCIe PHY Layer,Data Link Layer以及Transaction Layer的所有功能特性,不僅內(nèi)置DMA控制器,而且具備AXI4用戶接口,提供一個(gè)高性能,易于使用,可定制化的PCIe-AXI互連解決方案,同時(shí)適用于ASICFPGA

PCIe接口

PHY Interface for PCI Express(PIPE):PIPE 4.4和PIPE 5.1

可與PIPE兼容的PHY集成

AXI接口:

1個(gè)AXI4-Lite Master接口:訪問(wèn)外部寄存器

1個(gè)AXI4-Lite Slave接口:訪問(wèn)內(nèi)部Bridge配置寄存器

1個(gè)AXI4-MM Master描述符接口:訪問(wèn)AXI域的SGDMA描述符

4個(gè)AXI4-MM Master接口:訪問(wèn)AXI4 Slave設(shè)備,比如內(nèi)存;C2H和H2C傳輸

4個(gè)AXI4-MM Slave接口:被AXI4 Master設(shè)備訪問(wèn)

4個(gè)AXI4-Stream Master接口:訪問(wèn)AXI4 Stream Slave設(shè)備,比如FIFO;H2C傳輸

4個(gè)AXI4-Stream Slave接口:被AXI4 Stream Master設(shè)備訪問(wèn),C2H傳輸

PCIe特性:

支持PCIe Gen1(2.5GT/s),PCIe Gen2(5.0GT/s)和PCIe Gen3(8.0GT/s)

支持PCIe x16,x8,x4,x2和x1

支持Endpoint和Rootport模式

支持最大4KB payload size

1個(gè)Virtual Channel,最多32個(gè)Physical Functions

可配置的接收和發(fā)送緩沖區(qū)大小

支持SR-IOV功能,VF可達(dá)512個(gè)

支持32個(gè)MSI和INT消息

支持MSI-X

支持ASPM:L0s和L1

DMA特性:

8個(gè)獨(dú)立的DMA引擎

支持CDMA和SGDMA

最大128個(gè)outstanding write和read request

可配置的DMA Source、Destination和Descriptor Type

DMA長(zhǎng)度無(wú)限制

可交付資料:

詳細(xì)的用戶手冊(cè)

Design File:Post-synthesis EDIF netlist or RTL Source

Timing and layout constraints,Test or Design Example Project

技術(shù)支持:郵件,電話,現(xiàn)場(chǎng),培訓(xùn)服務(wù)

Email:neteasy163z@163.com

PCIe-AXI-Controller結(jié)構(gòu)框圖

wKgZomXVomuAWA5hAADiDHK4KfA998.png

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1342

    瀏覽量

    85200
  • dma
    dma
    +關(guān)注

    關(guān)注

    3

    文章

    576

    瀏覽量

    103302
  • AXI
    AXI
    +關(guān)注

    關(guān)注

    1

    文章

    136

    瀏覽量

    17266
  • 控制器
    +關(guān)注

    關(guān)注

    0

    文章

    28

    瀏覽量

    3274
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    nvme IP開(kāi)發(fā)之PCIe

    數(shù)據(jù),Posted類型的事務(wù)請(qǐng)求不需要使用 完成報(bào)文。 PCIe總線協(xié)議定義了基于地址的路由、基于ID的路由和隱式路由三種TLP路由 方式。其中,存儲(chǔ)讀寫和I/O讀寫TLP采用基于地址的路由,該類
    發(fā)表于 05-18 00:48

    nvme IP開(kāi)發(fā)之PCIe

    體系架構(gòu) RC是PCIe體系樹(shù)形結(jié)構(gòu)中的根節(jié)點(diǎn)。RC主要負(fù)責(zé)配置PCIe總線上的所有設(shè)備,分配資源、處理傳輸請(qǐng)求,并管理數(shù)據(jù)流動(dòng)。在處理系統(tǒng)中,RC是負(fù)責(zé)連接CPU與PCIe系統(tǒng)的橋
    發(fā)表于 05-17 14:54

    NVMe控制器IP設(shè)計(jì)之接口轉(zhuǎn)換

    這是NVMe控制器IP設(shè)計(jì)系列博客之一,其他的見(jiàn)本博客csdn搜用戶名:tiantianuser。相關(guān)視頻見(jiàn)B站用戶名:專注與守望。 接口轉(zhuǎn)換模塊負(fù)責(zé)完成AXI4接口與控制器內(nèi)部的自
    發(fā)表于 05-10 14:33

    JESD204B有專用于ADC/DAC和FPGAASIC的接口嗎?

    請(qǐng)問(wèn)各位大俠:JESD204B專用于ADC/DAC和FPGAASIC的接口嗎,該接口同Rapid/PCIe的物理層Serdes接口有何區(qū)別,謝謝!
    發(fā)表于 02-08 09:10

    PCIe插槽開(kāi)始,ICY DOCK重塑 U.2/U.3 硬盤存儲(chǔ)模式 #pcie #硬盤盒

    PCIe
    ICY DOCK硬盤盒
    發(fā)布于 :2025年01月17日 17:24:37

    如何選擇適合的PCIe配置

    速率。如果您的應(yīng)用需求包括高速數(shù)據(jù)傳輸,如視頻編輯、大型游戲高性能計(jì)算等,那么PCIe 4.0可能是更好的選擇。 帶寬需
    的頭像 發(fā)表于 11-26 16:10 ?1352次閱讀

    pcie 4.0與pcie 5.0的區(qū)別

    隨著數(shù)據(jù)傳輸需求的日益增長(zhǎng),計(jì)算機(jī)硬件接口也在不斷進(jìn)化。PCIe(Peripheral Component Interconnect Express)作為連接計(jì)算機(jī)內(nèi)部組件的高速串行總線標(biāo)準(zhǔn),已經(jīng)
    的頭像 發(fā)表于 11-13 10:35 ?1.5w次閱讀

    PCIe連接的類型和規(guī)格

    PCIe x16等。這些類型的連接在物理尺寸、帶寬以及適用設(shè)備上有所不同。 二、規(guī)格 PCIe x1 帶寬 :通常被描述為每通道250MB/s(2.5Gbps,但請(qǐng)
    的頭像 發(fā)表于 11-06 09:40 ?2682次閱讀

    在主板上優(yōu)化PCIe通道設(shè)置

    )以及各個(gè)插槽的布局和規(guī)格。這些信息通??梢栽谥靼宓氖謨?cè)官方網(wǎng)站上找到。 確定PCIe設(shè)備需求 :根據(jù)安裝的PCIe設(shè)備(如顯卡、固態(tài)硬盤等)的規(guī)格和需求,確定所需的PCIe通道數(shù)量
    的頭像 發(fā)表于 11-06 09:30 ?1.1w次閱讀

    如何測(cè)試PCIe插槽的速度

    確認(rèn)主板和PCIe設(shè)備(如顯卡、SSD等)的規(guī)格。查看主板手冊(cè)官方網(wǎng)站,了解支持的PCIe版本和通道數(shù)。同樣,檢查PCIe設(shè)備的技術(shù)規(guī)格,確保它們與主板兼容。
    的頭像 發(fā)表于 11-06 09:23 ?5750次閱讀

    PCIe 4.0與PCIe 3.0的性能對(duì)比

    隨著科技的快速發(fā)展,計(jì)算機(jī)硬件也在不斷地更新?lián)Q代。PCI Express(PCIe)作為一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),廣泛應(yīng)用于計(jì)算機(jī)硬件連接,如顯卡、固態(tài)硬盤等。 1. 帶寬對(duì)比 PCIe
    的頭像 發(fā)表于 11-06 09:22 ?1.3w次閱讀

    PCIe接口的工作原理 PCIe與PCI的區(qū)別

    PCI Express(PCIe)是一種高速串行計(jì)算機(jī)擴(kuò)展總線標(biāo)準(zhǔn),主要用于計(jì)算機(jī)內(nèi)部硬件設(shè)備之間的連接。以下是PCIe接口的工作原理的簡(jiǎn)要概述: 串行通信 :與傳統(tǒng)的并行PCI總線不同,PCIe
    的頭像 發(fā)表于 11-06 09:19 ?4216次閱讀

    Xilinx 7系列FPGA PCIe Gen3的應(yīng)用接口及特性

    Xilinx7系列FPGA集成了新一代PCI Express集成塊,支持8.0Gb/s數(shù)據(jù)速率的PCI Express 3.0。本文介紹了7系列FPGA PCIe Gen3的應(yīng)用接口及一些特性。
    的頭像 發(fā)表于 11-05 15:45 ?3207次閱讀
    Xilinx 7系列<b class='flag-5'>FPGA</b> <b class='flag-5'>PCIe</b> Gen3的應(yīng)用接口及特性

    PCIe 5.0 SerDes 測(cè)試

    ,用于串行數(shù)據(jù)傳輸總線。PCIe 的物理層 (PHY) 還支持 SATA Express (SATAe) 和非易失性存儲(chǔ)規(guī)范 (NVMe)。 表 1 顯示了 PCIe 數(shù)據(jù)速率的演變,PCI
    的頭像 發(fā)表于 08-16 09:33 ?1996次閱讀
    <b class='flag-5'>PCIe</b> 5.0 SerDes 測(cè)試