99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

互聯(lián)與chiplet,技術與生態(tài)同行

奇異摩爾 ? 來源:奇異摩爾 ? 2023-11-25 10:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

2023 年 11 月 24 日,由上海臨港經濟發(fā)展(集團)有限公司主辦,臨港科技、ASPENCORE 承辦的“ 2023 中國臨港國際半導體大會” 正式召開。奇異摩爾聯(lián)合創(chuàng)始人兼產品及解決方案副總裁??|在 Chiplet 與先進封裝技術論壇發(fā)表了主題演講,并在圓桌環(huán)節(jié)就 Chiplet 與互聯(lián)痛點及應對之策與眾位嘉賓、現(xiàn)場觀眾進行了探討。

作為近十年來半導體行業(yè)最火爆、影響最深遠的技術,Chiplet 在本質上是一種互聯(lián)方式。在微觀層面,當開發(fā)人員將大芯片分割為多個芯粒單元后,假如不能有效的連接起來,Chiplet 也就無從談起。在片間和集群間層面,互聯(lián)之于 Chiplet,則如同網絡之于電子設備。

互聯(lián)正成為今天乃至可未來,計算的主要瓶頸。目前為業(yè)界所公認,可能突破這一瓶頸的關鍵途徑有二:「 Chiplet 」和「 網絡加速技術」。

芯片內部互聯(lián)

在芯片內部,開發(fā)人員基于 Chiplet 架構將功能單元進行 2.5D、3D 堆疊,以實現(xiàn)芯片功能擴展與整體面積的增長;通過 3DIC 技術,可以在立體維度拉近如存儲和計算等功能單元的物理距離,再將不同的互聯(lián)單元集成到一個芯片里,進一步提高芯粒間的傳輸效率;Chiplet 與異構計算的組合,則能將如 CPUGPU 等不同功能單元集合在一起,最大化芯片能效,經由單個模塊的迭代滿足芯片快速迭代和定制化的需求;最后,基于存算一體化技術,能突破存儲墻,進一步降低存儲系統(tǒng)功耗。

目前,Chiplet 和互聯(lián)芯粒的組合已在英特爾AMD 等頭部企業(yè)投入應用并進入量產階段。隨著先進封裝工藝、半導體技術的不斷發(fā)展,未來的芯片結構將會變得更加復雜,進一步增加對片內互聯(lián)技術的依賴。

奇異摩爾團隊擁有深厚的 Chiplet 與互聯(lián)領域經驗,基于 Chiplet 和網絡加速底層技術,推出了2.5D interposer、 2.5D IO Die、3D Base Die 系列片內通用互聯(lián)芯粒產品,以幫助客戶打造一套完整的基于互聯(lián)產品解決方案,讓客戶可以專注于功能、計算和算法本身,更快的制造出所需的芯片產品。

芯片間互聯(lián)

系統(tǒng)層面,由于今天的數(shù)據(jù)中心已逐漸發(fā)展為千卡、萬卡級聯(lián)?;ヂ?lián)挑戰(zhàn)也隨之而來:在這種龐大系統(tǒng)中,如何讓多個 GPU 像一個 GPU 一樣高效工作?答案是 Chip to Chip direct 技術。

以 NV link、NV Switch 為代表的 Chip to Chip direct 產品,具有極高的互聯(lián)性能,為英偉達AI 帝國打造了堅實的行業(yè)壁壘。然而,廣大的市場需要更加通用化的產品進行大規(guī)模的普及,奇異摩爾全系列「 UCIe 標準 Die2Die IP: Kiwi-Link」的問世,將有力填補國內乃至全球通用 Chip-to-Chip 的行業(yè)缺口,Kiwi-Link 支持新近發(fā)布的 UCIe1.1 標準,也全面支持從 4G 到 32G 速率和多種協(xié)議、先進封裝和標準封裝方案。

系統(tǒng)間互聯(lián)

此外,隨著級聯(lián)時代的到來,傳統(tǒng) TCP/IP、以太網均遭遇了帶寬瓶頸,Cluster 內的傳輸效率也成為了新的挑戰(zhàn)。目前,英偉達為代表的 RDMA 和 infiniband 可以實現(xiàn) 40 倍以上的以太網傳輸速率,相比 TCP/IP,延時僅約 1%。

但同時,更被廣泛關注的技術方向是基于RoCE v2的RDMA部署,其可以提供與 infiniband 非常接近的性能,同時成本和功耗僅有幾分之一,并更具通用性,被視為多家巨頭聯(lián)合打破英偉達互聯(lián)技術壟斷的方式。

在 2023 中國臨港國際半導體大會主論壇上,魏少軍教授也再次強調了通用通用性的意義。魏教授表示,在 AI 訓練中,通用性的芯片適用于多種場景,使用通用芯片訓練大模型會帶來明顯的便利性?!拔覀兘洺Vv,通用為王,在 AI 芯片也得到了再次體現(xiàn)?!蓖ㄓ眯缘膬?yōu)勢在互聯(lián)芯粒上也同樣具備戰(zhàn)略性的價值與意義。

Chiplet 與互聯(lián)生態(tài)

Chiplet 發(fā)展十幾年來,已逐漸從局限于 AMD、英特爾等大廠內的專用技術,演變?yōu)榭梢詮V泛應用與多種場景、多樣化產品的通用技術。作為一項復雜的系統(tǒng)工程,Chiplet產業(yè)鏈極長,其復雜性也使其很難局限于單一企業(yè)。未來,一個 Chiplet 產品的落地,會涉及到多方的芯粒的整合,從而需要全產業(yè)鏈的開放與分工協(xié)作。很多在 SoC 時代無法預見的難題與挑戰(zhàn),未來需要多家企業(yè)的配合與攜手迎戰(zhàn)。

比如,Chiplet 的結構會導致物理效應敏感,尤其是“熱”方面。芯瑞微常務副總裁徐剛表示,“熱效應”是他們的主要的切入點。由于各個單 die 模式很多,對應不同功耗,芯瑞微希望通過熱電路仿真,進行不同芯粒單元不同功耗的預測,解決 Chiplet 的散熱痛點。

??|指出,物理效應的影響涉及整個系統(tǒng),涵蓋了從設計、軟件到最終實現(xiàn)的一系列問題。互聯(lián)芯粒作為系統(tǒng)的工作負載調度者,在不同的工作負載下,會引發(fā)不同的熱量、應力、功耗等一系列相關挑戰(zhàn)。并且,與 SoC 不同,在 Chiplet 中,芯粒需要協(xié)同工作,需要進行預先仿真以預測不同工作負載下的熱分布響應。產品公司需要更緊密地與封裝廠合作,以逆向推導工作負載分布的規(guī)劃。

芯原芯片定制事業(yè)部封裝工程副總裁陳銀龍也分享了對 Chiplet 賽道未來的展望:“我們計劃構建一個開放式的 Chiplet 方案,將自身和第三方合作伙伴如奇異摩爾的芯粒整合在一起,由芯和、芯瑞微等合作伙伴進行仿真,再將完整方案交給國內封測廠制作,最終交付給客戶。”

奇異摩爾作為國內乃至全球較早聚焦于互聯(lián)芯粒的企業(yè),致力于從互聯(lián)層面解決復雜芯片內部的通信挑戰(zhàn)。奇異摩爾希望能通過自身的互聯(lián)技術優(yōu)勢和 Chiplet 產業(yè)鏈資源,研發(fā)出更具通用化的互聯(lián)芯粒產品解決方案,以符合更多客戶的需求,從互聯(lián)層面簡化芯片設計,協(xié)助行業(yè)從單兵作戰(zhàn)向半開放和全面開放的 Chiplet 賽道演進。奇異摩爾堅信,在多方行業(yè)合作伙伴的共同努力下,Chiplet 賽道會愈發(fā)成熟、繁榮。

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 以太網
    +關注

    關注

    41

    文章

    5635

    瀏覽量

    175983
  • cpu
    cpu
    +關注

    關注

    68

    文章

    11080

    瀏覽量

    217116
  • chiplet
    +關注

    關注

    6

    文章

    459

    瀏覽量

    12997
  • 奇異摩爾
    +關注

    關注

    0

    文章

    61

    瀏覽量

    3739
  • 先進封裝
    +關注

    關注

    2

    文章

    476

    瀏覽量

    627
  • 芯粒
    +關注

    關注

    0

    文章

    67

    瀏覽量

    279

原文標題:互聯(lián)與chiplet,技術與生態(tài)同行

文章出處:【微信號:奇異摩爾,微信公眾號:奇異摩爾】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    技術封鎖到自主創(chuàng)新:Chiplet封裝的破局之路

    從產業(yè)格局角度分析Chiplet技術的戰(zhàn)略意義,華芯邦如何通過技術積累推動中國從“跟跑”到“領跑”。
    的頭像 發(fā)表于 05-06 14:42 ?319次閱讀

    認識 Thread 協(xié)議的互聯(lián)能力

    ,尤其是海外市場,已經初具互聯(lián)互通的智能家居產業(yè)規(guī)模。 近年來, Thread 全球生態(tài)建設持續(xù)推進,在海外市場與 Google、HomeKit 等生態(tài)設備具有良好的兼容性。尤其是去年,Apple
    發(fā)表于 04-26 23:17

    Chiplet與先進封裝設計中EDA工具面臨的挑戰(zhàn)

    Chiplet和先進封裝通常是互為補充的。Chiplet技術使得復雜芯片可以通過多個相對較小的模塊來實現(xiàn),而先進封裝則提供了一種高效的方式來將這些模塊集成到一個封裝中。
    的頭像 發(fā)表于 04-21 15:13 ?1187次閱讀
    <b class='flag-5'>Chiplet</b>與先進封裝設計中EDA工具面臨的挑戰(zhàn)

    淺談Chiplet與先進封裝

    隨著半導體行業(yè)的技術進步,尤其是摩爾定律的放緩,芯片設計和制造商們逐漸轉向了更為靈活的解決方案,其中“Chiplet”和“先進封裝”成為了熱門的概念。
    的頭像 發(fā)表于 04-14 11:35 ?544次閱讀
    淺談<b class='flag-5'>Chiplet</b>與先進封裝

    Chiplet技術在消費電子領域的應用前景

    探討Chiplet技術如何為智能手機、平板電腦等消費電子產品帶來更優(yōu)的性能和能效比。
    的頭像 發(fā)表于 04-09 15:48 ?356次閱讀
    <b class='flag-5'>Chiplet</b><b class='flag-5'>技術</b>在消費電子領域的應用前景

    奇異摩爾受邀出席第三屆HiPi Chiplet論壇

    2025年3月28日至29日,由高性能芯片互聯(lián)技術聯(lián)盟(HiPi 聯(lián)盟)主辦的 “第三屆 HiPi Chiplet 論壇” 將于北京朝林松源酒店舉行。本屆論壇以“標準促進創(chuàng)新生態(tài)發(fā)展”
    的頭像 發(fā)表于 03-25 16:59 ?1042次閱讀

    Chiplet:芯片良率與可靠性的新保障!

    Chiplet技術,也被稱為小芯片或芯粒技術,是一種創(chuàng)新的芯片設計理念。它將傳統(tǒng)的大型系統(tǒng)級芯片(SoC)分解成多個小型、功能化的芯片模塊(Chiplet),然后通過先進的封裝
    的頭像 發(fā)表于 03-12 12:47 ?765次閱讀
    <b class='flag-5'>Chiplet</b>:芯片良率與可靠性的新保障!

    解鎖Chiplet潛力:封裝技術是關鍵

    如今,算力極限挑戰(zhàn)正推動著芯片設計的技術邊界。Chiplet的誕生不僅僅是技術的迭代,更是對未來芯片架構的革命性改變。然而,要真正解鎖Chiplet
    的頭像 發(fā)表于 01-05 10:18 ?989次閱讀
    解鎖<b class='flag-5'>Chiplet</b>潛力:封裝<b class='flag-5'>技術</b>是關鍵

    Chiplet技術革命:解鎖半導體行業(yè)的未來之門

    隨著半導體技術的飛速發(fā)展,芯片設計和制造面臨著越來越大的挑戰(zhàn)。傳統(tǒng)的單芯片系統(tǒng)(SoC)設計模式在追求高度集成化的同時,也面臨著設計復雜性、制造成本、良率等方面的瓶頸。而Chiplet技術的出現(xiàn),為這些問題提供了新的解決方案。本
    的頭像 發(fā)表于 12-26 13:58 ?1135次閱讀
    <b class='flag-5'>Chiplet</b><b class='flag-5'>技術</b>革命:解鎖半導體行業(yè)的未來之門

    Chiplet技術有哪些優(yōu)勢

    Chiplet技術,就像用樂高積木拼搭玩具一樣,將芯片的不同功能模塊,例如CPU、GPU、內存等,分別制造成獨立的小芯片。
    的頭像 發(fā)表于 11-27 15:53 ?1113次閱讀

    鴻蒙生態(tài)發(fā)布統(tǒng)一互聯(lián)技術標準

    期間,GIIC聯(lián)合拓維信息、開鴻智谷等多家企事業(yè)單位共同發(fā)布了《鴻蒙生態(tài)設備統(tǒng)一互聯(lián)系列技術標準》。這一標準的發(fā)布,旨在打破不同品牌和體系智能終端設備之間的壁壘,通過統(tǒng)一的標準和接口規(guī)范,實現(xiàn)設備間的深度融合與協(xié)同。 作為GII
    的頭像 發(fā)表于 11-25 10:27 ?877次閱讀

    最新Chiplet互聯(lián)案例解析 UCIe 2.0最新標準解讀

    單個芯片性能提升的有效途徑?? ? 隨著半導體制程不斷逼近物理極限,越來越多的芯片廠商為了提升芯片性能和效率開始使用Chiplet技術,將多個滿足特定功能的芯粒單元通過Die-to-Die互聯(lián)
    的頭像 發(fā)表于 11-05 11:39 ?2231次閱讀
    最新<b class='flag-5'>Chiplet</b><b class='flag-5'>互聯(lián)</b>案例解析 UCIe 2.0最新標準解讀

    IMEC組建汽車Chiplet聯(lián)盟

    來源:芝能智芯 微電子研究中心imec宣布了一項旨在推動汽車領域Chiplet技術發(fā)展的新計劃。 這項名為汽車Chiplet計劃(ACP)的倡議,吸引了包括Arm、ASE、寶馬、博世、Cadence
    的頭像 發(fā)表于 10-15 13:36 ?657次閱讀
    IMEC組建汽車<b class='flag-5'>Chiplet</b>聯(lián)盟

    Primemas選擇Achronix eFPGA技術用于Chiplet平臺

    高性能 FPGA 和嵌入式FPGA (eFPGA) IP 的領導者 Achronix Semiconductor Corporation 和使用Chiplet 技術開發(fā)創(chuàng)新 SoC Hub
    的頭像 發(fā)表于 09-18 16:16 ?956次閱讀

    國產半導體新希望:Chiplet技術助力“彎道超車”!

    在半導體行業(yè),技術的每一次革新都意味著競爭格局的重新洗牌。隨著摩爾定律逐漸逼近物理極限,傳統(tǒng)芯片制造工藝面臨著前所未有的挑戰(zhàn)。在這一背景下,Chiplet(小芯片或芯粒)技術應運而生,為國產半導體
    的頭像 發(fā)表于 08-28 10:59 ?1273次閱讀
    國產半導體新希望:<b class='flag-5'>Chiplet</b><b class='flag-5'>技術</b>助力“彎道超車”!