99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

自動化建模和優(yōu)化112G封裝過孔 ——封裝Core層過孔和BGA焊盤區(qū)域的阻抗優(yōu)化

jf_pJlTbmA9 ? 來源:Cadence楷登PCB及封裝資源中 ? 作者:Cadence楷登PCB及封裝 ? 2023-11-29 15:19 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文轉(zhuǎn)載自:Cadence楷登PCB及封裝資源中心

導(dǎo)讀:移動數(shù)據(jù)的迅速攀升、蓬勃發(fā)展的人工智能機(jī)器學(xué)習(xí)AI / ML)應(yīng)用,以及 5G 通信對帶寬前所未有的需求,導(dǎo)致對現(xiàn)有云數(shù)據(jù)中心的服務(wù)器、存儲和網(wǎng)絡(luò)架構(gòu)形成了巨大壓力。這些頗具挑戰(zhàn)性的應(yīng)用需要高 I / O 帶寬和低延遲通信的支持。112G SerDes 技術(shù)具有卓越的長距性能、優(yōu)秀的設(shè)計(jì)裕度、優(yōu)化的功耗和面積,是下一代云網(wǎng)絡(luò)、AI / ML 和 5G 無線應(yīng)用的理想選擇。由于更小的 UI 和更低的 SNR,在采用 112G 數(shù)據(jù)速率的過程中會遇到更大的挑戰(zhàn)。解決這一問題需要綜合考慮 RX / TX 規(guī)范、串?dāng)_、抖動、碼間干擾(ISI)和噪聲等多種因素,IEEE 標(biāo)準(zhǔn)也推出了通道運(yùn)行裕度(COM)和有效回波損耗(ERL)作為測量標(biāo)準(zhǔn),用于檢查高速串行系統(tǒng)的互操作裕度。

體現(xiàn)到信號完整性工程師的實(shí)際工作中,一項(xiàng)重要內(nèi)容就是要分析和優(yōu)化無源鏈路中的阻抗連續(xù)性和不同信號之間的串?dāng)_。封裝基板上的Core層過孔和BGA焊盤區(qū)域,是封裝上影響最大的阻抗不連續(xù)段,同時,這個區(qū)域因?yàn)橛斜容^長的過孔縱向耦合,也是最容易引入串?dāng)_的地方,是我們需要重點(diǎn)優(yōu)化的。本文我們將聚焦封裝Core層過孔的阻抗連續(xù)性優(yōu)化。

一、封裝過孔區(qū)域的阻抗特性分析

下圖是一個典型的封裝Core過孔和BGA焊盤區(qū)域的差分回波損耗結(jié)果。在奈奎斯特頻率以下的差模-差?;?fù)p都已基本控制到-20dB以下。

wKgZomVdgqiAbn5NAAB-I-s5XSc346.png

我們再看下其對應(yīng)的TDR結(jié)果??梢钥吹綄?shí)際阻抗并不是很靠近目標(biāo)值90歐姆的一條直線,而是存在多個阻抗不連續(xù)點(diǎn)。

wKgaomVdgqmAewdEAACIDfJF1hs577.png

我們可以結(jié)合Layout結(jié)構(gòu)來理解其中的各段阻抗變化。首先看下阻抗最低的D點(diǎn),這個地方對應(yīng)的是BGA焊盤區(qū)域。一般要控制差分阻抗90歐,差分走線的線寬在25-30um左右,而BGA焊盤的直徑會有500-600um,所以這里最容易出現(xiàn)阻抗偏低的情況,需要把相鄰的幾層平面挖空。

wKgaomVdgrCAUl7vAAWUAzkAyy0619.png

另外一個阻抗較低的B點(diǎn)是Core層過孔的焊盤位置。這個焊盤的直徑一般是250-350um,也是比走線線寬高 了一個數(shù)量級,所以這里也要對相鄰幾層的平面做挖空處理。

wKgZomVdgreAVVsyAARWJEm9V3U254.png

C點(diǎn)區(qū)域是Core過孔的筒身部分。這部分會根據(jù)不同的筒身高度(Core層厚度)、相鄰層挖空大小/層數(shù)、周圍回流地孔的距離/數(shù)量等體現(xiàn)出容性或者感性。

最開始的阻抗較大的A點(diǎn)是走線在回流平面挖空區(qū)域部分。這個地方因?yàn)橄噜弻佣纪诳盏?,按照差分線寬量級的寬度布線,就會出現(xiàn)實(shí)際阻抗比目標(biāo)值高的情況。

二、封裝過孔分析案例自動化建模

如上所述,封裝Core層過孔和BGA焊盤區(qū)域的多個布線參數(shù)都會影響這段鏈路的阻抗連續(xù)性,而且鏈路上不同組件對這些參數(shù)的調(diào)整方向需求有的還相互沖突,需要綜合權(quán)衡。這么多參數(shù)需要調(diào)整,不可能把所有的組合都先在封裝工具中設(shè)計(jì)出來再逐一用仿真工具提取模型進(jìn)行分析。比較常見的做法是由資深的SI工程師根據(jù)經(jīng)驗(yàn)判斷最關(guān)鍵的參數(shù)和大致的取值范圍,請封裝設(shè)計(jì)工程師做幾種不同的場景,然后在這基礎(chǔ)上把各層挖空大小做成變量進(jìn)行掃描,或者根據(jù)仿真結(jié)果手動迭代調(diào)整參數(shù)。但是,這種做法存在很多限制:首先是嚴(yán)重依賴資深工程師的經(jīng)驗(yàn);其次是受項(xiàng)目交付周期限制,實(shí)際能覆蓋到的參數(shù)組合和調(diào)整范圍空間都比較有限;最后,如果出線層、疊層、材料、管腳排布、信號速率等發(fā)生變化,這些參數(shù)調(diào)整的結(jié)論不能直接復(fù)用,重新建模分析又非常消耗時間。

筆者的做法是利用仿真工具強(qiáng)大的參數(shù)表達(dá)式功能,編寫Python腳本,讀入PadStack、疊層材料、Pin Map等信息,自動創(chuàng)建封裝過孔優(yōu)化工程,把上述各種參數(shù),包括過孔間距、挖空區(qū)域大小、挖空層數(shù)、回流過孔方式、回流過孔距離、挖空區(qū)域走線線寬等,都在模型中做成可掃描的參數(shù)。這樣,調(diào)整參數(shù)時只要在仿真工具中修改數(shù)值,整個仿真結(jié)構(gòu)也會跟著改動,不需要返回封裝設(shè)計(jì)工具進(jìn)行調(diào)整,更加方便快捷。而且,不管疊層、材料、管腳排布等如何變化,只要簡單修改輸入配置文件,十分鐘就能完成新的仿真工程建模。

wKgZomVdgrmAR5XmAAnB_ZOKxNo125.png

三、設(shè)計(jì)參數(shù)自動化/智能化調(diào)整

完成仿真工程建模后,下一步就是要調(diào)整設(shè)計(jì)樣式的選擇和各設(shè)計(jì)參數(shù)的取值,以優(yōu)化阻抗連續(xù)性和串?dāng)_大小。這里會遇到一個問題,就是由于參數(shù)數(shù)量多,每個參數(shù)還有各自的取值范圍,即便SI工程師根據(jù)經(jīng)驗(yàn)固定某些參數(shù)的數(shù)值或者綁定不同參數(shù)同步變化進(jìn)行簡化,各參數(shù)排列組合后的取值空間很可能依然是巨大的。以5個獨(dú)立變量,每個變量10個掃描數(shù)值來計(jì)算,排列組合的取值空間就達(dá)到10^5=100,000個,這個數(shù)量級根本不可能在實(shí)際項(xiàng)目交付過程中去遍歷。即使是每個變量只有5個掃描數(shù)值,排列組合的取值空間也達(dá)到5^5=3125個,很難遍歷完成。因此,一般的做法還是需要SI工程師手動進(jìn)行”調(diào)整參數(shù)”->”仿真”->”分析結(jié)果”->”調(diào)整參數(shù)”->”仿真“的迭代,受到項(xiàng)目交付周期和有效仿真/分析時間的限制,實(shí)際能完成的迭代次數(shù)非常有限,通常都不見得能找到最優(yōu)解。

隨著仿真工具的發(fā)展,現(xiàn)在調(diào)參這個難題可以交給AI引擎來自動實(shí)現(xiàn)。這里我們利用Cadence最新推出的Optimality Intelligent System Explorer智能優(yōu)化引擎來完成封裝過孔優(yōu)化。在Cadence Clarity 3D Solver仿真工具中打開通過腳本創(chuàng)建出來的仿真工程,通過菜單欄命令打開Optimality Explorer優(yōu)化引擎,接下來只需要設(shè)置好需要調(diào)整哪些參數(shù)、每個參數(shù)的取值范圍,然后定義好我們要優(yōu)化的目標(biāo)、設(shè)置并行跑的任務(wù)數(shù)量和仿真服務(wù)器資源,剩下的就是等Optimality Explorer根據(jù)機(jī)器學(xué)習(xí)算法自動完成” 調(diào)整參數(shù)”->” 仿真”->” 分析結(jié)果”->” 調(diào)整參數(shù)”->” 仿真 “的迭代,最終得到我們想要的優(yōu)化結(jié)果了。

值得一提的是,Optimality Explorer除了官方給出的一些常用的插損、回?fù)p、串?dāng)_、TDR等優(yōu)化目標(biāo),還支持Python接口,可以用Python自定義任意的目標(biāo)函數(shù),比如本例我們用了自定義的TDR指標(biāo)作為優(yōu)化目標(biāo),綜合考慮了TDR結(jié)果中的阻抗偏差最大值、阻抗偏差峰峰值、偏差阻抗長度等指標(biāo)。

wKgaomVdgr2Abhk0AAGYRpndiAs057.png

Optimality Explorer的收斂曲線如下。經(jīng)過幾十次迭代后,得到的仿真結(jié)果TDR指標(biāo)就已經(jīng)優(yōu)于工程師手動迭代的結(jié)果。因?yàn)槭枪ぞ咦詣诱{(diào)參,不需要工程師干預(yù),我們可以按原定設(shè)置最大迭代次數(shù)繼續(xù)進(jìn)行優(yōu)化,進(jìn)一步得到更優(yōu)化的結(jié)果。

wKgZomVdgr6ALrltAADqlbks5vc893.png

審核編輯 黃宇

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 阻抗
    +關(guān)注

    關(guān)注

    17

    文章

    971

    瀏覽量

    47208
  • 封裝
    +關(guān)注

    關(guān)注

    128

    文章

    8626

    瀏覽量

    145199
  • BGA
    BGA
    +關(guān)注

    關(guān)注

    5

    文章

    570

    瀏覽量

    48424
  • 焊盤
    +關(guān)注

    關(guān)注

    6

    文章

    589

    瀏覽量

    38798
  • 過孔
    +關(guān)注

    關(guān)注

    2

    文章

    212

    瀏覽量

    22247
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    這下真的EMO了:過孔阻抗越匹配,信號衰減反而越大!

    優(yōu)化了。唰的一聲,就看到了雷豹建好并已經(jīng)初步優(yōu)化后的過孔模型。 對!在上面的結(jié)構(gòu)中,雷豹已經(jīng)大概進(jìn)行了優(yōu)化,把過孔的反
    發(fā)表于 06-30 14:19

    過孔處理:SMT訂單中的隱形裁判

    檢查 自動掃描 孔徑、孔距是否達(dá)標(biāo) (如<0.2mm通孔、<0.5mm孔間距)。 精準(zhǔn)定位 BGA區(qū)域下方的危險(xiǎn)過孔 (非塞孔),避免“
    發(fā)表于 06-18 15:55

    高速電路中的過孔效應(yīng)與設(shè)計(jì)

    的關(guān)鍵因素。過孔本質(zhì)上可以視為由電容、電感和電阻組成的參數(shù)模型,其特性可通過場提取工具或TDR測試獲得。計(jì)算公式計(jì)算:D2:過孔區(qū)直徑:inch;DI:過孔
    的頭像 發(fā)表于 04-25 19:28 ?367次閱讀
    高速電路中的<b class='flag-5'>過孔</b>效應(yīng)與設(shè)計(jì)

    高速PCB設(shè)計(jì)過孔不添亂,樂趣少一半

    BOTTOM面的層面,扇出過孔的Z軸方向有效長度較長(簡稱長過孔)。 所以,現(xiàn)在的問題就是該如何對長、短兩種過孔分別進(jìn)行優(yōu)化了。 雷豹決定先看短孔的情況,因?yàn)槎炭淄ǔ3嗜菪裕?/div>
    發(fā)表于 04-01 15:07

    Allegro Skill封裝原點(diǎn)-優(yōu)化

    在PCB設(shè)計(jì)中,部分文件可能因從Altium Designer或PADS軟件轉(zhuǎn)換而來,導(dǎo)致兼容性問題。這些問題通常表現(xiàn)為貼片自動增加Thermal Pad、Anti Pad以及
    的頭像 發(fā)表于 03-31 11:44 ?1095次閱讀
    Allegro Skill<b class='flag-5'>封裝</b>原點(diǎn)-<b class='flag-5'>優(yōu)化</b><b class='flag-5'>焊</b><b class='flag-5'>盤</b>

    聊聊高速PCB設(shè)計(jì)100Gbps信號的仿真

    今年開始其實(shí)我們已經(jīng)圍繞100G的高速信號仿真寫了多篇文章啦,2025年高速先生第一篇文章就是和這個相關(guān):當(dāng)DEEPSEEK被問到:如何優(yōu)化112GBPS信號過孔
    發(fā)表于 03-17 14:03

    BGA設(shè)計(jì)與布線

    理性能?!ぁぁ???////BGA設(shè)計(jì)////???···BGA設(shè)計(jì)是確保焊接可靠性的基
    的頭像 發(fā)表于 03-13 18:31 ?787次閱讀
    <b class='flag-5'>BGA</b><b class='flag-5'>焊</b><b class='flag-5'>盤</b>設(shè)計(jì)與布線

    過孔的區(qū)別是什么?

    (Pad)和過孔(Via)在電子制造和PCB(印刷電路板)設(shè)計(jì)中扮演著不同的角色,它們之間的主要區(qū)別體現(xiàn)在定義、原理、作用以及設(shè)計(jì)細(xì)節(jié)上。以下是對這兩者的詳細(xì)比較:
    的頭像 發(fā)表于 02-21 09:04 ?798次閱讀

    當(dāng)DeepSeek被問到:如何優(yōu)化112Gbps信號過孔阻抗

    當(dāng)高速先生問DeepSeek如何優(yōu)化112Gbps信號過孔阻抗時,得到的答案是這樣的……
    的頭像 發(fā)表于 02-11 14:03 ?402次閱讀
    當(dāng)DeepSeek被問到:如何<b class='flag-5'>優(yōu)化</b><b class='flag-5'>112</b>Gbps信號<b class='flag-5'>過孔</b><b class='flag-5'>阻抗</b>?

    不是!讓高速先生給個過孔優(yōu)化方案就那么難嗎?

    高速先生成員--黃剛 又是嶄新的一年哈,高速先生在總結(jié)去年一年的粉絲互動問題時,驚人的發(fā)現(xiàn)排在前列的問題就包括了差分過孔優(yōu)化方法能不能大概給出來。當(dāng)然,大家都知道,像傳輸線的阻抗板廠可以來保證
    發(fā)表于 01-21 08:50

    請問LM96511 0.5mm間距的bga封裝怎么處理呢?

    0.5mm間距的bga封裝怎么處理呢?如果扇出的話要用4mil的過孔進(jìn)行激光打孔,價格十分昂貴。而如果在盤上打孔,孔徑和
    發(fā)表于 01-09 08:07

    差不多的連接器,阻抗能有多大差異?

    。 開始我們的研究,兩種連接器布局面均在TOP,差分信號特征阻抗要求100歐姆。直接看看二者在同一PCB上的阻抗表現(xiàn)如何。 首先出場的是25G連接器,反
    發(fā)表于 12-02 17:46

    不同BGA封裝類型的特性介紹

    軟質(zhì)的1~2PCB電路板。 焊接時采用低熔點(diǎn)焊料合金,焊料球材料為高熔點(diǎn)焊料合金。 利用球的自對準(zhǔn)作用,回流焊過程中球的表面張力可達(dá)到球與
    的頭像 發(fā)表于 11-20 09:36 ?2129次閱讀

    Xilinx 7系列FPGA PCB設(shè)計(jì)指導(dǎo)

    內(nèi)放置通孔。取而代之的是,使用一小段連接到表面的走線。連接走線的最小長度由PCB制造商的最小尺寸規(guī)格確定。微孔技術(shù)不受限制,過孔可以直接放置在
    發(fā)表于 07-19 16:56

    PCB阻抗匹配過孔的多個因素你知道哪些?

    的金屬孔。它由鉆孔、鍍銅和阻組成。過孔的主要作用是提供信號的傳輸路徑,并在不同之間建立電氣連接。 為了確保信號在
    的頭像 發(fā)表于 07-04 17:39 ?2312次閱讀