實驗?zāi)康?/strong>
實驗任務(wù)
設(shè)計一個4位奇偶校驗器電路。要求當(dāng)輸入的4位二進制碼中有奇數(shù)個“1”時,輸出為“1”,否則輸出為“0”。
實驗原理
奇偶校驗,即判斷輸入變量中1的個數(shù)。當(dāng)輸入變量中1的個數(shù)是奇數(shù)時,輸出為1。當(dāng)輸入變量中1的個數(shù)是偶數(shù)時,輸出為0。真值表及邏輯表達式如下所示:
Y=A’B’C’D+A’B’CD’+A’BC’D’+A’BCD+AB’C’D’+AB’CD+ABC’D+ABCD’
經(jīng)過化簡得到:Y=A⊕B⊕C⊕D
邏輯電路
Verilog HDL建模描述
實驗步驟
-
二進制
+關(guān)注
關(guān)注
2文章
807瀏覽量
42333 -
奇偶校驗器
+關(guān)注
關(guān)注
0文章
7瀏覽量
7220 -
數(shù)字電路
+關(guān)注
關(guān)注
193文章
1639瀏覽量
81921 -
FPGA開發(fā)
+關(guān)注
關(guān)注
1文章
44瀏覽量
15408 -
HDL語言
+關(guān)注
關(guān)注
0文章
48瀏覽量
9167
發(fā)布評論請先 登錄
UART中有奇偶校驗位和無奇偶校驗位的數(shù)據(jù)傳輸是怎樣的?
奇偶校驗碼
奇偶校驗碼,奇偶校驗碼原理是什么?
stm32串口奇偶校驗
stm32 usart奇偶校驗如何配置

單片機串口分析起始位停止位奇偶校驗位

增強FIFO模式下的奇偶校驗
FPGA奇偶校驗的基本原理及實現(xiàn)方法

什么是奇偶校驗 奇偶校驗的基本原理 奇偶校驗電路什么意思
什么是奇校驗和偶校驗?常見的奇偶校驗方式有哪些?
奇偶校驗和crc校驗的區(qū)別 CRC校驗和奇偶校驗之間有什么關(guān)系?
8位到9位奇偶校驗總線收發(fā)器數(shù)據(jù)表

評論