99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB電路設(shè)計中的常見問題

要長高 ? 來源:韜放科技 ? 2023-10-15 12:08 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB電路設(shè)計者需要根據(jù)電路原理圖,在 PCB電路設(shè)計中實現(xiàn)所需要的功能。 PCB電路設(shè)計是一項很復雜、技術(shù)性很強的工作,通常 PCB電路設(shè)計初級者都會遇到非常多問題,(本文列好“ PCB電路設(shè)計中的常見問題”)也希望 PCB電路設(shè)計者們都需要通過不斷的學習和經(jīng)驗積累,能夠在一次次的電路設(shè)計中不斷提升,達到優(yōu)良的電路性能和散熱性能,能有效的節(jié)約生產(chǎn)成本。

一、焊盤的重疊

1、焊盤(除表面貼焊盤外)的重疊,意味孔的重疊,在鉆孔工序會因為在一處多次鉆孔導致斷鉆頭,導致孔的損傷。

2、多層板中兩個孔重疊,如一個孔位為隔離盤,另一孔位為連接盤(花焊盤),這樣繪出底片后表現(xiàn)為隔離盤,造成的報廢。

二、圖形層的濫用

1、在一些圖形層上做了一些無用的連線,本來是四層板卻設(shè)計了五層以上的線路,使之造成誤解。

2、設(shè)計時圖省事,以Protel軟件為例對各層都有的線用Board層去畫,又用Board層去劃標注線,這樣在進行光繪數(shù)據(jù)時,因為未選Board層,漏掉連線而斷路,或者會因為選擇Board層的標注線而短路,因此設(shè)計時保持圖形層的完整和清晰。

3、違反常規(guī)性設(shè)計,如元件面設(shè)計在Bottom層,焊接面設(shè)計在Top,造成不便。

三、字符的亂放

1、字符蓋焊盤SMD焊片,給印制板的通斷測試及元件的焊接帶來不便。

2、字符設(shè)計的太小,造成絲網(wǎng)印刷的困難,太大會使字符相互重疊,難以分辨。

四、單面焊盤孔徑的設(shè)置

1、單面焊盤一般不鉆孔,若鉆孔需標注,其孔徑應(yīng)設(shè)計為零。如果設(shè)計了數(shù)值,這樣在產(chǎn)生鉆孔數(shù)據(jù)時,此位置就出現(xiàn)了孔的座標,而出現(xiàn)問題。

2、單面焊盤如鉆孔應(yīng)特殊標注。

五、用填充塊畫焊盤

用填充塊畫焊盤在設(shè)計線路時能夠通過DRC檢查,但對于加工是不行的,因此類焊盤不能直接生成阻焊數(shù)據(jù),在上阻焊劑時,該填充塊區(qū)域?qū)⒈蛔韬竸└采w,導致器件焊裝困難。

六、電地層又是花焊盤又是連線

因為設(shè)計成花焊盤方式的電源,地層與實際印制板上的圖像是相反的,所有的連線都是隔離線,這一點設(shè)計者應(yīng)非常清楚。這里順便說一下,畫幾組電源或幾種地的隔離線時應(yīng)小心,不能留下缺口,使兩組電源短路,也不能造成該連接的區(qū)域封鎖(使一組電源被分開)。

七、加工層次定義不明確

1、單面板設(shè)計在TOP層,如不加說明正反做,也許制出來的板子裝上器件而不好焊接。

2、例如一個四層板設(shè)計時采用TOP mid1、mid2 bottom四層,但加工時不是按這樣的順序放置,這就要求說明。

八、設(shè)計中的填充塊太多或填充塊用極細的線填充

1、產(chǎn)生光繪數(shù)據(jù)有丟失的現(xiàn)象,光繪數(shù)據(jù)不完全。

2、因填充塊在光繪數(shù)據(jù)處理時是用線一條一條去畫的,因此產(chǎn)生的光繪數(shù)據(jù)量相當大,增加了數(shù)據(jù)處理的難度。

九、表面貼裝器件焊盤太短

這是對通斷測試而言的,對于太密的表面貼裝器件,其兩腳之間的間距相當小,焊盤也相當細,安裝測試針,必須上下(左右)交錯位置,如焊盤設(shè)計的太短,雖然不影響器件安裝,但會使測試針錯不開位。

十、大面積網(wǎng)格的間距太小

組成大面積網(wǎng)格線同線之間的邊緣太?。ㄐ∮?.3mm),在印制板制造過程中,圖轉(zhuǎn)工序在顯完影之后容易產(chǎn)生很多碎膜附著在板子上,造成斷線。

十一、大面積銅箔距外框的距離太近

大面積銅箔距外框應(yīng)至少保證0.2mm以上的間距,因在銑外形時如銑到銅箔上容易造成銅箔起翹及由其引起的阻焊劑脫落問題。

十二、外形邊框設(shè)計的不明確

有的客戶在Keep layer、Board layer、Top over layer等都設(shè)計了外形線且這些外形線不重合,造成PCB生產(chǎn)廠家很難判斷以哪條外形線為準。

十三、圖形設(shè)計不均勻

在進行圖形電鍍時造成鍍層不均勻,影響質(zhì)量。

十四、鋪銅面積過大時應(yīng)用網(wǎng)格線,避免SMT時起泡。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 表面貼裝
    +關(guān)注

    關(guān)注

    0

    文章

    408

    瀏覽量

    18870
  • 焊盤
    +關(guān)注

    關(guān)注

    6

    文章

    591

    瀏覽量

    38887
  • PCB
    PCB
    +關(guān)注

    關(guān)注

    1

    文章

    2097

    瀏覽量

    13204
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    原理圖和PCB設(shè)計常見錯誤

    在電子設(shè)計領(lǐng)域,原理圖和PCB設(shè)計是產(chǎn)品開發(fā)的基石,但設(shè)計過程難免遇到各種問題,若不及時排查可能影響電路板的性能及可靠性,本文將列出原理圖和PCB設(shè)計
    的頭像 發(fā)表于 05-15 14:34 ?372次閱讀

    電平轉(zhuǎn)換電路設(shè)計原理和常見問題及解決辦法

    在我們設(shè)計的電路,不同的芯片對其引腳使用不同的電壓,如常見的1.8V、3.3V、5V等。在兩個不同電壓芯片的引腳之間進行通信時,我們需要確保電壓的兩側(cè)滿足我們自己的需求并且能夠正常通信,這被稱為
    發(fā)表于 04-27 15:54

    deepin 25系統(tǒng)安裝常見問題

    隨著 deepin 25 系列版本的發(fā)布,我們特別推出 deepin Q&A 常見問題指南,旨在幫助您輕松應(yīng)對安裝、升級及使用過程可能遇到的常見問題
    的頭像 發(fā)表于 04-14 14:08 ?1724次閱讀
    deepin 25系統(tǒng)安裝<b class='flag-5'>常見問題</b>

    OTL電路設(shè)計常見誤區(qū)

    在功率放大器的設(shè)計,OTL電路因其簡單性和成本效益而受到青睞。然而,這種電路設(shè)計也存在一些常見的誤區(qū),這些誤區(qū)可能會影響放大器的性能和可靠性。 一、對OTL
    的頭像 發(fā)表于 01-16 09:39 ?423次閱讀

    BJT放大電路常見問題

    問題。 BJT放大電路的基本原理 BJT放大電路主要由三個部分組成:發(fā)射極(Emitter)、基極(Base)和集電極(Collector)。BJT放大電路的工作原理基于PN結(jié)的電流控制特性。通過改變基極電流(I_B),可以控制
    的頭像 發(fā)表于 12-31 16:27 ?1101次閱讀

    匠心獨運:PCB電路設(shè)計之道

    在當今數(shù)字化浪潮,PCB電路設(shè)計宛如一座精密復雜的微觀城市規(guī)劃,它不僅承載著電子元器件,更是連接科技與生活的關(guān)鍵紐帶,勾勒出電子產(chǎn)品的靈魂框架。跟著捷多邦小編一起學習PCB
    的頭像 發(fā)表于 12-27 17:58 ?591次閱讀

    Verilog 電路仿真常見問題 Verilog 在芯片設(shè)計的應(yīng)用

    。然而,在實際應(yīng)用,設(shè)計師可能會遇到各種問題,這些問題可能會影響仿真的準確性和設(shè)計的可靠性。 Verilog電路仿真常見問題 仿真環(huán)境的搭建問題 仿真環(huán)境的搭建是進行Verilog仿真的第一步。設(shè)計師需要選擇合適的仿真工具,并確保所有必要的
    的頭像 發(fā)表于 12-17 09:53 ?1193次閱讀

    ASIC集成電路設(shè)計常見問題

    在ASIC(專用集成電路)集成電路設(shè)計過程,設(shè)計師們可能會遇到一系列常見問題。以下是對這些問題的歸納與解析: 一、前端設(shè)計問題 RTL編碼問題 在寄存器傳輸級(RTL)編碼時,應(yīng)避免
    的頭像 發(fā)表于 11-20 15:46 ?1193次閱讀

    TTL電路常見問題及解決方案

    TTL(Transistor-Transistor Logic)電路是一種使用雙極型晶體管構(gòu)建的集成電路,具有高速、低功耗和較強的驅(qū)動能力等特點。然而,在實際應(yīng)用,TTL電路也會遇到
    的頭像 發(fā)表于 11-18 10:32 ?3011次閱讀

    電路設(shè)計常見問題解答

    電路設(shè)計充滿挑戰(zhàn),即便是最富經(jīng)驗的工程師也難免遭遇困惑與阻礙?!?b class='flag-5'>電路設(shè)計常見問題解答》是ADI精心籌備的一份實用指南,力求為您鋪設(shè)一條清晰的學習與實踐之路。
    的頭像 發(fā)表于 11-05 17:02 ?1090次閱讀
    <b class='flag-5'>電路設(shè)計</b><b class='flag-5'>常見問題</b>解答

    pcb板設(shè)計常見錯誤

    印刷電路板(PCB)是電子設(shè)備不可或缺的組成部分,它負責連接電子元件并傳輸電信號。一個優(yōu)秀的PCB設(shè)計對于確保電路的性能、可靠性和成本效益
    的頭像 發(fā)表于 11-04 13:58 ?903次閱讀

    KeyStone設(shè)備的PCI Express (PCle)常見問題

    電子發(fā)燒友網(wǎng)站提供《KeyStone設(shè)備的PCI Express (PCle)常見問題.pdf》資料免費下載
    發(fā)表于 10-11 10:21 ?0次下載
    KeyStone設(shè)備的PCI Express (PCle)<b class='flag-5'>常見問題</b>

    TVP5146常見問題

    電子發(fā)燒友網(wǎng)站提供《TVP5146常見問題.pdf》資料免費下載
    發(fā)表于 09-30 09:46 ?0次下載
    TVP5146<b class='flag-5'>常見問題</b>

    TFPxxx常見問題解答

    電子發(fā)燒友網(wǎng)站提供《TFPxxx常見問題解答.pdf》資料免費下載
    發(fā)表于 09-29 09:56 ?0次下載
    TFPxxx<b class='flag-5'>常見問題</b>解答

    驅(qū)動芯片在應(yīng)用常見問題分析與解決

    電子發(fā)燒友網(wǎng)站提供《驅(qū)動芯片在應(yīng)用常見問題分析與解決.pdf》資料免費下載
    發(fā)表于 09-10 10:48 ?0次下載
    驅(qū)動芯片在應(yīng)用<b class='flag-5'>中</b>的<b class='flag-5'>常見問題</b>分析與解決