99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

為什么研究浮點加法運算,對FPGA實現(xiàn)方法很有必要?

FPGA設計論壇 ? 來源:未知 ? 2023-09-22 10:40 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

e743e902-58f0-11ee-939d-92fbcf53809c.pnge754f292-58f0-11ee-939d-92fbcf53809c.png

點擊上方藍字關注我們

e75f6cc2-58f0-11ee-939d-92fbcf53809c.png

現(xiàn)代信號處理技術通常都需要進行大量高速浮點運算。由于浮點數(shù)系統(tǒng)操作比較復雜,需要專用硬件來完成相關的操作(在浮點運算中的浮點加法運算幾乎占到全部運算操作的一半以上),所以,浮點加法器是現(xiàn)代信號處理系統(tǒng)中最重要的部件之一。FPGA是當前數(shù)字電路研究開發(fā)的一種重要實現(xiàn)形式,它與全定制ASIC電路相比,具有開發(fā)周期短、成本低等優(yōu)點。

但多數(shù)FPGA不支持浮點運算,這使FPGA在數(shù)值計算、數(shù)據(jù)分析和信號處理等方面受到了限制,由于FPGA中關于浮點數(shù)的運算只能自行設計,因此,研究浮點加法運算的FPGA實現(xiàn)方法很有必要。

1 IEEE 754單精度浮點數(shù)標準

浮點數(shù)可以在更大的動態(tài)范圍內提供更高的精度,通常,當定點數(shù)受其精度和動態(tài)范圍所限不能勝任時,浮點數(shù)標準則能夠提供良好的解決方案。

IEEE協(xié)會制定的二進制浮點數(shù)標準的基本格式是32位寬(單精度)和64位寬(雙精度),本文采用單精度格式。圖1所示是IEEE754單精度浮點數(shù)格式。圖中,用于單精度的32位二進制數(shù)可分為三個獨立的部分,其中第0位到22位構成尾數(shù),第23位到第30位構成指數(shù),第31位是符號位。

e7665398-58f0-11ee-939d-92fbcf53809c.jpg

實際上,上述格式的單精度浮點數(shù)的數(shù)值可表示為:

e773d4e6-58f0-11ee-939d-92fbcf53809c.jpg

上式中,當其為正數(shù)時,S為0;當其為負數(shù)時,S為1;(-1)s表示符號。指數(shù)E是ON255的變量,E減127可使指數(shù)在2-127到2128變化。尾數(shù)采用科學計算法表示:M=1.m22m21m20……m0。m22,m21,…,m0,mi為Mp的各位,設計時應注意尾數(shù)中隱含的整數(shù)部分1。0是一個特殊的數(shù),0的指數(shù)位和尾數(shù)位均為0,符號位可以是1,也可以是0。

2電路的流水線結構

一般情況下,結構化設計是電路設計中最重要的設計方法之一,采用結構化設計方法可以將一個復雜的電路分割為獨立的功能子模塊,然后按一定的原則將各子模塊組合成完整的電路,這幾乎是電路設計的通用模式。這種設計方法便于設計人員分工合作、實現(xiàn)設計和功能測試,縮短上市時間、升級和二次開發(fā),因而具有其它方法無法比擬的優(yōu)勢。

結構化設計基本上可歸結為兩種方法:流水線(pipeline)和握手原則。其中握手原則適用于各功能子模塊內部運算比較復雜、數(shù)據(jù)運算時延(latency)不確定的設計。由于數(shù)據(jù)運算時延不確定,所以,各子模塊間的時序配合必須通過握手信號的交互才能完成。握手原則設計的電路一般采用復雜的有限狀態(tài)機(FSM)作為控制單元,工程設計難度大,故在設計時應慎重使用。流水線法適用于各功能子模塊內部運算簡單整齊、數(shù)據(jù)運算時延確定的設計。由于數(shù)據(jù)運算時延比較確定,各前后級功能子模塊不需要任何交互信號就能完成時序配合,故可方便地實現(xiàn)數(shù)據(jù)的串行流水運算。流水線控制比較簡單,一般不需要設計專門的有限狀態(tài)機,而且工程設計容易,設計時可優(yōu)先選用。

3工程的FPGA實現(xiàn)

3.1開發(fā)環(huán)境和器件選擇

本工程開發(fā)可在FPGA集成開發(fā)環(huán)境QuartusII 8.0 spl中完成。OuartusⅡ是世界著名PLD設計生產廠商——Altera公司的綜合性PLD開發(fā)軟件,內嵌綜合器和仿真器,并有可與第三方工具協(xié)作的靈活接口,可以完成從設計輸入到硬件配置的完整PLD設計流程,而且運行速度快,界面統(tǒng)一,功能集中,易學易用。

本設計中的器件選用Stratix IIEP2S15F484C3。Stratix II是Altera公司的高性能FPGA Stratix系列的第二代產品,具有非常高的內核性能,在存儲能力、架構效率、低功耗和面市及時等方面均有優(yōu)勢。

本系統(tǒng)的頂層框圖如圖2所示。為了顯示清楚,圖2被分成兩個部分顯示。本工程采用異步置位的同步電路設計方法,其中clk、reset、enab分別為系統(tǒng)時鐘、系統(tǒng)異步置位、系統(tǒng)使能信號。din_a、din_b分別為兩個輸入的單精度浮點數(shù),data_out則是符合IEEE 754標準的兩輸入浮點數(shù)之和。

e78160fc-58f0-11ee-939d-92fbcf53809c.jpg

3.2浮點加法運算的實現(xiàn)

浮點加法運算可總結為比較、移位、相加、規(guī)范化等四個步驟,分別對應于compare、shift、sum、normalize四個模塊。

(1)compare模塊

本模塊主要完成兩輸入浮點數(shù)的比較,若din_a、din_b為兩個輸入單精度浮點數(shù),則在一個時鐘周期內完成的運算結果如下:

◇大數(shù)指數(shù)b_exp這里的大數(shù)指絕對值的比較;

◇兩浮點數(shù)的指數(shù)差sube,正數(shù);

◇大數(shù)尾數(shù)b_ma;

◇小數(shù)尾數(shù)s_ma,該尾數(shù)已加入隱含1;

◇和符號c_sgn,為確定輸出結果的符號;

◇加減選擇add_sub,兩輸入同符號時為0(相加)、異符號時為1(相減),sum模塊中使用實現(xiàn)加減選擇。

(2)shift模塊

shift模塊的作用主要是根據(jù)兩個輸入浮點數(shù)的指數(shù)差來執(zhí)行小數(shù)尾數(shù)(已加入隱含1)向右移動相應的位數(shù),以將輸入的兩個浮點數(shù)指數(shù)調整為相同的數(shù)(同大數(shù)),若b_exp、sube、b_ma、s_ma、c_sgn、add_sub為輸入信號(其含義見compare模塊),則可輸出如下運算結果(在一個時鐘周期內完成):

◇大數(shù)指數(shù)(sft_bexp),將b_exp信號用寄存器延遲一個周期,以實現(xiàn)時序同步;

◇小數(shù)尾數(shù)(sft_sma),已完成向右移動相應的sube位;

◇大數(shù)尾數(shù)(sft_bma),將b_ma信號用寄存器延遲一個周期,以實現(xiàn)時序同步;

◇和符號(sft_csgn),將c_sgn信號用寄存器延遲一個周期,以實現(xiàn)時序同步;

◇加減選擇(sft_addsub),將add_sub信號用寄存器延遲一個周期,以實現(xiàn)時序同步;

(3)sum模塊

本模塊可根據(jù)加減選擇(sft_addsub(信號完成兩輸入浮點數(shù)尾數(shù)(已加入隱含1)的加減,若sft_bexp、sft_sma、sft_bma、sft_csgn、sft_addsub為輸入信號(其含義見shift模塊),則可輸出如下運算結果(在一個時鐘周期內完成):

◇大數(shù)指數(shù)(sum_bexp),將sft_bexp信號用寄存器延遲一個周期,以實現(xiàn)時序同步;

◇尾數(shù)和(sum_ma),為大數(shù)尾數(shù)與移位后小數(shù)尾數(shù)的和,差(兩尾數(shù)已加入隱含1);

◇和符號(sum_csgn),將sft_csgn信號用寄存器延遲一個周期,以實現(xiàn)時序同步;

(4)normalize模塊

normalize模塊的作用主要是將前三個模塊的運算結果規(guī)范為IEEE 754單精度浮點數(shù)標準,若sum_bexp、sum_ma、sum_csgn為輸入信號(其含義見sum模塊),則其輸出的運算結果(在一個時鐘周期內完成)只有一個和輸出(data_out),也就是符合IEEE754浮點數(shù)標準的兩個輸入浮點數(shù)的和。

4系統(tǒng)綜合與仿真

由于本工程是由compare、shift、sum、normalize四個模塊組成的,而這四個模塊通過串行方式進行連接,每個模塊的操作都在一個時鐘周期內完成,因此,整個浮點數(shù)加法運算可在四個時鐘周期內完成。這使得工程不僅有確定的數(shù)據(jù)運算時延(latency),便于流水線實現(xiàn),而且方便占用的時鐘周期盡可能減少,從而極大地提高了運算的實時性。

4.1工程綜合結果

經過Quartus II綜合可知,本設計使用的StratixⅡEP2S15F484C3芯片共使用了641個ALUT(高級查找表)、188個寄存器、0位內存和可達到80 MHz的時鐘頻率,因此可證明,本系統(tǒng)利用合理的資源實現(xiàn)了高速浮點數(shù)加法運算。

4.2工程仿真結果

本工程仿真可使用Quartus II 8.0內嵌式仿真工具來編寫Matlab程序,以生成大量隨機單精度浮點數(shù)(以便于提高仿真代碼覆蓋率,提高仿真的精確度),然后計算它們相加的結果,并以文本形式存放在磁盤文件中。編寫Matlab程序可產生作為仿真輸入的*.vec文件,然后通過時序仿真后生成*.tbl文件,再編寫Matlab程序提取其中有用的結果數(shù)據(jù),并與先前磁盤文件中的結果相比較,以驗證設計的正確性。

圖3所示是其仿真的波形圖。

從圖3可以看出表1所列的各種運算關系。表2所列為其實際的測試數(shù)據(jù)。

e7a0208c-58f0-11ee-939d-92fbcf53809c.jpg

表中“A+B實數(shù)表示(M)”指Matlab計算的結果;“誤差”指浮點處理器計算結果與Matlab計算結果之差。

綜上所述,本工程設計的浮點加法器所得到的運算結果與Matlab結果的誤差在10-7左右,可見其精度完全能夠符合要求。

本工程設計完全符合IP核設計的規(guī)范流程,而且完成了Verilog HDL建模、功能仿真、綜合、時序仿真等IP核設計的整個過程,電路功能正確。實際上,本系統(tǒng)在布局布線后,其系統(tǒng)的最高時鐘頻率可達80MHz。雖然使用浮點數(shù)會導致舍入誤差,但這種誤差很小,可以忽略。實踐證明,本工程利用流水線結構,方便地實現(xiàn)了高速、連續(xù)、大數(shù)據(jù)量浮點數(shù)的加法運算,而且設計結構合理,性能優(yōu)異,可以應用在高速信號處理系統(tǒng)中。

e7b4f340-58f0-11ee-939d-92fbcf53809c.png

有你想看的精彩 至芯科技FPGA就業(yè)培訓班——助你步入成功之路、9月23號北京中心開課、歡迎咨詢! CMOS圖像傳感器的FPGA邏輯設計解析 如何使用FPGA器件和USB通訊實現(xiàn)高速數(shù)據(jù)傳輸顯示系統(tǒng)的設計

e7c58d68-58f0-11ee-939d-92fbcf53809c.jpg

掃碼加微信邀請您加入FPGA學習交流群

e7d11ee4-58f0-11ee-939d-92fbcf53809c.jpge7dc7906-58f0-11ee-939d-92fbcf53809c.png

歡迎加入至芯科技FPGA微信學習交流群,這里有一群優(yōu)秀的FPGA工程師、學生、老師、這里FPGA技術交流學習氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點個在看你最好看e7f0906c-58f0-11ee-939d-92fbcf53809c.png


原文標題:為什么研究浮點加法運算,對FPGA實現(xiàn)方法很有必要?

文章出處:【微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。


聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • FPGA
    +關注

    關注

    1645

    文章

    22040

    瀏覽量

    618172

原文標題:為什么研究浮點加法運算,對FPGA實現(xiàn)方法很有必要?

文章出處:【微信號:gh_9d70b445f494,微信公眾號:FPGA設計論壇】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    大模型推理顯存和計算量估計方法研究

    過程中需要占用大量顯存,導致推理速度變慢,甚至無法進行。 計算量過大:大模型的計算量較大,導致推理速度慢,難以滿足實時性要求。 為了解決這些問題,本文將針對大模型推理顯存和計算量的估計方法進行研究。 二
    發(fā)表于 07-03 19:43

    (專家著作,建議收藏)電機的數(shù)學研究方法

    不同的方式,用不同的方法解決這些或那些問題,但拜沒有充分地 依據(jù)這些研究工作的原始情況。這樣一來,就有必要來系統(tǒng)地説明一下用在電機的數(shù)學研究方法
    發(fā)表于 04-01 15:02

    設計了一個基于浮點數(shù)運算的協(xié)處理器,使用C語言編程時沒法輸入float型數(shù)據(jù),請問有哪些部分需要修改?

    我設計了一個基于浮點數(shù)運算的協(xié)處理器,使用C語言編程時沒法輸入float型數(shù)據(jù),請問有哪些部分需要修改?SDK,EXU_decoder浮點寄存器都需要修改嗎,謝謝
    發(fā)表于 03-07 16:03

    【RA-Eco-RA4E2-64PIN-V1.0開發(fā)板試用】RA4E2的DSP浮點性能的軟件浮點測試和硬件浮點測試對比

    , atan,等等基本操作。 當然為了測試出硬件浮點運算性能,這里很有必要在測試一下軟件浮點運算
    發(fā)表于 12-30 17:55

    【「從算法到電路—數(shù)字芯片算法的電路實現(xiàn)」閱讀體驗】+內容簡介

    設計的關系,芯片設計人員掌握算法知識的必要性,以及位寬確定、有符號數(shù)處理、浮點數(shù)運算、溢出保護和四舍五入等算法的實現(xiàn)。第3~11章重點介紹各種典型基本算法的電路設計,其中包括任何數(shù)字芯
    發(fā)表于 11-21 17:14

    FPGA中的浮點四則運算是什么

    由于定點的四則運算比較簡單,如加減法只要注意符號擴展,小數(shù)點對齊等問題即可。在本文中,運用在前一節(jié)中描述的自定義浮點格式FPGA中數(shù)的表示方法(下),完成
    的頭像 發(fā)表于 11-16 12:51 ?932次閱讀
    <b class='flag-5'>FPGA</b>中的<b class='flag-5'>浮點</b>四則<b class='flag-5'>運算</b>是什么

    FPGA浮點四則運算實現(xiàn)過程

    由于定點的四則運算比較簡單,如加減法只要注意符號擴展,小數(shù)點對齊等問題即可。在本文中,運用在前一節(jié)中描述的自定義浮點格式FPGA中數(shù)的表示方法(下),完成
    的頭像 發(fā)表于 11-16 11:19 ?1419次閱讀
    <b class='flag-5'>FPGA</b>中<b class='flag-5'>浮點</b>四則<b class='flag-5'>運算</b>的<b class='flag-5'>實現(xiàn)</b>過程

    【RA-Eco-RA2E1-48PIN-V1.0開發(fā)板試用】在M23內核上使用qfplib浮點運算庫進行浮點運算

    /M0+/M3內核的MCU上有提供了一種新的方法實現(xiàn)浮點運算。 言歸正傳,下面來介紹一下開源的qfplib浮點庫的移植和使用步驟。 首先創(chuàng)
    發(fā)表于 11-05 22:07

    【AG32開發(fā)板免費試用】+數(shù)據(jù)采集存儲系統(tǒng)(2)-串口輸出+浮點運算驗證

    本次學習下串口配置和輸出。 并驗證芯片的浮點運算能力。 下面直接上干貨哦。 VE 配置 SYSCLK 100 HSECLK 8 GPIO4_1 PIN_31 # LED4 GPIO4_2
    發(fā)表于 10-31 21:22

    BitEnergy AI公司開發(fā)出一種新AI處理方法

    BitEnergy AI公司,一家專注于人工智能(AI)推理技術的企業(yè),其工程師團隊創(chuàng)新性地開發(fā)了一種名為線性復雜度乘法(L-Mul)的AI處理方法。該方法的核心在于,它用整數(shù)加法替代了傳統(tǒng)的
    的頭像 發(fā)表于 10-22 15:15 ?826次閱讀

    加法運放電路實驗報告數(shù)據(jù)分析

    加法運放電路實驗報告的數(shù)據(jù)分析主要包括對實驗結果的觀察、與理論值的對比以及誤差原因的分析。以下是一個基于常見加法運放電路實驗的數(shù)據(jù)分析示例: 一、實驗目的與原理 實驗目的 :了解加法器的模擬
    的頭像 發(fā)表于 09-03 10:03 ?1832次閱讀

    加法運放電路輸出電壓是多少

    加法運放電路(也稱為求和放大器)是一種使用運算放大器(Op-Amp)來將多個輸入信號相加并放大的電路。在理想情況下,運算放大器具有無限大的開環(huán)增益、無限大的輸入阻抗和零輸出阻抗。這使得運算
    的頭像 發(fā)表于 09-03 09:50 ?1143次閱讀
    <b class='flag-5'>加法</b>運放電路輸出電壓是多少

    請問AURIX TC3xx tricore架構下浮點運算和將浮點數(shù)小數(shù)點去掉變成整數(shù)來計算哪種方式更加節(jié)省算力?

    AURIX TC3xx tricore架構下浮點運算和將浮點數(shù)小數(shù)點去掉變成整數(shù)來計算哪種方式更加節(jié)省算力? 比如一個浮點數(shù)12.89V,如果將其寫成12890mV,再參與計算,哪種方
    發(fā)表于 08-26 06:54

    請問全差分運算放大器能像一般運算放大器一樣設計加法器嗎?

    全差分運算放大器能像一般運算放大器一樣設計加法器嗎?
    發(fā)表于 08-09 06:26

    FPGA教學實驗室建設必要性 解決方案概述

    FPGA教學實驗室建設必要性&解決方案概述
    的頭像 發(fā)表于 07-26 08:33 ?517次閱讀
    <b class='flag-5'>FPGA</b>教學實驗室建設<b class='flag-5'>必要</b>性 解決方案概述