99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

基于FPGA實(shí)現(xiàn)NVME控制器

OpenFPGA ? 來源:OpenFPGA ? 2023-09-19 10:43 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

NVME

NVM Express ( NVMe ) 或 Non-Volatile Memory Host Controller Interface Specification( NVMHCIS ) 是一種開放式邏輯設(shè)備接口規(guī)范,用于訪問通過PCI Express總線連接的計(jì)算機(jī)非易失性存儲(chǔ)介質(zhì)。NVM 的縮寫代表非易失性存儲(chǔ)器,通常是 NAND 閃存,具有多種物理外形,包括固態(tài)驅(qū)動(dòng)器(SSD)、PCIe 附加卡和M.2( mSATA的后繼者 )。

從架構(gòu)上講,NVMe 邏輯物理存儲(chǔ)在 NVMe 控制器芯片內(nèi)并由該芯片執(zhí)行,該芯片與存儲(chǔ)介質(zhì)(通常是 SSD)物理位于同一位置。NVMe 的版本更改(例如 1.3 到 1.4)已合并到存儲(chǔ)介質(zhì)中,并且不會(huì)影響主板、CPU 等 PCIe 借口兼容組件。

6003ca6e-5695-11ee-939d-92fbcf53809c.png

SATA和NVME外形區(qū)別 圖片來源:金士頓官網(wǎng)

FPGA實(shí)現(xiàn)NVME

NVMe協(xié)議基于PCIe協(xié)議之上實(shí)現(xiàn)NVMe Host與NVMe SSD之間高速數(shù)據(jù)通信。FPGA實(shí)現(xiàn)的簡(jiǎn)單架構(gòu)如下:

600ca1c0-5695-11ee-939d-92fbcf53809c.png

FPGA實(shí)現(xiàn)NVME控制(圖片來源見水?。?/p>

下面介紹幾個(gè)NVME協(xié)議的實(shí)現(xiàn)的開源項(xiàng)目。

OpenSSD+nvme storage

介紹

OpenSSD的發(fā)展歷史如下:

601f7106-5695-11ee-939d-92fbcf53809c.png

nvme_comp_storage項(xiàng)目是基于OpenSSD的存儲(chǔ)系統(tǒng),詳細(xì)的架構(gòu)如下:

60286ba8-5695-11ee-939d-92fbcf53809c.png6037c706-5695-11ee-939d-92fbcf53809c.png

兩個(gè)項(xiàng)目都有異常詳細(xì)的文檔介紹,鏈接如下:

其中OpenSSD是有官方網(wǎng)址的,截止發(fā)文前,官網(wǎng)訪問受限~

antmicro for nvme

該項(xiàng)目和上面項(xiàng)目類似,唯一的區(qū)別就是該項(xiàng)目從底層PCIe到頂層所有的代碼都是自己寫的(在PCIe項(xiàng)目中有介紹),不想借助官方IP的項(xiàng)目,這個(gè)項(xiàng)目很具有借鑒意義。

6041f294-5695-11ee-939d-92fbcf53809c.png

該項(xiàng)目介紹的非常項(xiàng)目,就不贅述了。

NVMe

604dc768-5695-11ee-939d-92fbcf53809c.png

介紹

本項(xiàng)目基于AMD-XILINX FPGA XDMA的NVME控制器,詳細(xì)的文件架構(gòu)如下:

NVMe/
├──hw/(RTLcodes)
│├──COMSTRAINTS/(Constraints:Boardconnections)
│├──IP/(IPs:ILA,XDMAIP,Boarddesign)
│├──RTL/(NVMeHardwareDriverRTLcodes)
│├──scripts/
│├──SIM/
│└──SYNTH/(NVMeHardwareDriverProjectdirectories)
├──sw/(NVMesuFileLibrary)
├──SIM/
├──README.md
├──LICENSE
└──CMakeLists.txt

具有硬件加速功能的 NVMe 控制器

介紹

NVMeCHA 是一款超低延遲和高吞吐量的 NVMe 控制器,具有高度并行、流水線和可擴(kuò)展的架構(gòu),具有一個(gè)管理控制器和多個(gè)完全硬件自動(dòng)化的 I/O 控制器。管理控制器采用軟硬件協(xié)同設(shè)計(jì),其中 NVMe 管理命令的復(fù)雜處理由軟件管理,而 PCIe 上的數(shù)據(jù)傳輸由硬件處理。這種混合架構(gòu)結(jié)合了軟件靈活性和硬件效率,減少了 CPU 資源并提高性能。I/O控制器采用高度并行和流水線的硬件架構(gòu)設(shè)計(jì),允許并行處理許多NVMe I/O命令,而無需任何軟件干預(yù)。每個(gè)I/O控制器對(duì)應(yīng)一個(gè)NVMe I/O隊(duì)列對(duì)。

該項(xiàng)目在 Xilinx KCU105 FPGA 板上進(jìn)行驗(yàn)證,該板通過 PCIe gen3 x8 接口連接到計(jì)算機(jī)。通過SPDK-Perf基準(zhǔn)測(cè)試工具進(jìn)行評(píng)估,該NVMe控制器的最大讀寫帶寬均可達(dá)到7.0GB/s,占理論P(yáng)CIe帶寬的89%。最大4KB大小的讀/寫吞吐量可以達(dá)到每秒170萬次I/O操作(MIOPS)。4KB大小的平均讀/寫延遲僅為2.4μs/3.2μs。

該項(xiàng)目也進(jìn)行論文發(fā)表: IEEE Transactions on Computer-Aided Design of Integrated Circuits and Systems,doi:10.1109/TCAD.2021.3088784。

pl-nvme

介紹

這個(gè)項(xiàng)目也和上面項(xiàng)目類似,不過性能沒有上面的架構(gòu)強(qiáng)。

該項(xiàng)目包含 Dune NvmeStorage 系統(tǒng)的源代碼以及簡(jiǎn)單的NVMe測(cè)試環(huán)境,允許使用低級(jí)Xilinx FPGA進(jìn)行接口驗(yàn)證。

包含F(xiàn)PGA源代碼、仿真環(huán)境或 Nvme 測(cè)試 FPGA 固件以及 nvme_test 主機(jī)軟件。

總結(jié)

NVME部分因?yàn)榛竞虵PGA PCIe息息相關(guān),所以基本和PCIe項(xiàng)目同時(shí)出現(xiàn),對(duì)于想從底層開始實(shí)現(xiàn)的,強(qiáng)烈建議 antmicro 項(xiàng)目。

最后,還是感謝各個(gè)大佬開源的項(xiàng)目,讓我們受益匪淺。后面有什么感興趣方面的項(xiàng)目,大家可以在后臺(tái)留言或者加微信留言,今天就到這,我是爆肝的碎碎思,期待下期文章與你相見。

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22050

    瀏覽量

    618650
  • 閃存
    +關(guān)注

    關(guān)注

    16

    文章

    1845

    瀏覽量

    115995
  • 控制器
    +關(guān)注

    關(guān)注

    114

    文章

    17113

    瀏覽量

    184382
  • Verilog
    +關(guān)注

    關(guān)注

    29

    文章

    1367

    瀏覽量

    112305
  • nvme
    +關(guān)注

    關(guān)注

    0

    文章

    252

    瀏覽量

    23248

原文標(biāo)題:優(yōu)秀的 Verilog/FPGA開源項(xiàng)目介紹(三十九)- NVMe

文章出處:【微信號(hào):Open_FPGA,微信公眾號(hào):OpenFPGA】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    基于FPGA的模糊PID控制器的設(shè)計(jì)實(shí)現(xiàn)

    本文主要詳解基于FPGA的模糊PID控制器的設(shè)計(jì)實(shí)現(xiàn),首先介紹了FPGA工作原理、基本特點(diǎn)以及FPGA的優(yōu)勢(shì),其次闡述了使用Altera的
    的頭像 發(fā)表于 06-01 09:26 ?1.8w次閱讀

    Xilinx FPGA NVMe Host Controller IP,NVMe主機(jī)控制器

    Gen2 SSD?無需CPU和外部存儲(chǔ)?自動(dòng)實(shí)現(xiàn)對(duì)PCIe SSD的PCIe設(shè)備枚舉、NVMe控制器識(shí)別和NVMe隊(duì)列設(shè)置?支持對(duì)PCI
    發(fā)表于 02-21 10:16

    Xilinx FPGA NVMe主機(jī)控制器IP,高性能版本介紹應(yīng)用

    SSD?無需CPU和外部存儲(chǔ)?自動(dòng)實(shí)現(xiàn)對(duì)PCIe SSD的PCIe設(shè)備枚舉、NVMe控制器識(shí)別和NVMe隊(duì)列設(shè)置?支持對(duì)PCIe SSD
    發(fā)表于 03-09 13:56

    Xilinx FPGA高性能NVMe SSD主機(jī)控制器,NVMe Host Controller IP

    FPGA?支持PCIe Gen4,PCIe Gen3,PCIe Gen2 SSD?無需CPU和外部存儲(chǔ)?自動(dòng)實(shí)現(xiàn)對(duì)PCIe SSD的PCIe設(shè)備枚舉、NVMe
    發(fā)表于 03-27 17:23

    高性能NVMe主機(jī)控制器,Xilinx FPGA NVMe Host Accelerator IP

    FPGA?支持PCIe Gen4,PCIe Gen3,PCIe Gen2 SSD?無需CPU和外部存儲(chǔ)?自動(dòng)實(shí)現(xiàn)對(duì)PCIe SSD的PCIe設(shè)備枚舉、NVMe
    發(fā)表于 04-10 22:55

    高性能NVMe主機(jī)控制器,Xilinx FPGA PCIe 3

    ,Ultrascale,7 Series FPGA?支持PCIe Gen4,PCIe Gen3,PCIe Gen2 SSD?無需CPU和外部存儲(chǔ)?自動(dòng)實(shí)現(xiàn)對(duì)PCIe SSD的PCIe設(shè)備枚舉、
    發(fā)表于 04-20 14:41

    NVME控制器設(shè)計(jì)1

    的相關(guān)寄存來發(fā)送 DMA 或隊(duì)列管理請(qǐng)求, NVMe控制模塊在得到任務(wù)信息后生成對(duì)應(yīng)的 NVMe 命令, 并通過指令提交與完成機(jī)制實(shí)現(xiàn)
    發(fā)表于 04-24 09:45

    NVME控制器之隊(duì)列管理模塊

    隊(duì)列管理模塊是整個(gè)NVMe Host控制器的核心模塊,該模塊實(shí)現(xiàn)了提交隊(duì)列與完成隊(duì)列的管理,多隊(duì)列請(qǐng)求的仲裁判決等功能。隊(duì)列管理模塊中含有數(shù)據(jù)選擇單元、SQ、CQ、和仲裁等模塊。其中
    發(fā)表于 05-03 20:19

    NVMe控制器IP設(shè)計(jì)之接口轉(zhuǎn)換

    這是NVMe控制器IP設(shè)計(jì)系列博客之一,其他的見本博客或csdn搜用戶名:tiantianuser。相關(guān)視頻見B站用戶名:專注與守望。 接口轉(zhuǎn)換模塊負(fù)責(zé)完成AXI4接口與控制器內(nèi)部的自定義接口之間
    發(fā)表于 05-10 14:33

    Flashtec NVMe 3108 PCIe第四代NVMe固態(tài)硬盤控制器怎么樣?

    )新推出的企業(yè)和數(shù)據(jù)中心固態(tài)硬盤外形尺寸(EDSFF) E1.S等行業(yè)標(biāo)準(zhǔn),采用體積更小、且支持第四代PCIe的非易失性存儲(chǔ)高速(NVMe)固態(tài)硬盤?! ∵@些固態(tài)硬盤要求控制器具備體積小和低功耗的特點(diǎn)
    發(fā)表于 11-23 06:10

    NandFlash控制器FPGA實(shí)現(xiàn)方法技巧

    NandFlash控制器FPGA實(shí)現(xiàn)方法技巧與程序案例分享。
    發(fā)表于 09-21 09:40 ?78次下載

    基于FPGA的VGA圖像控制器的設(shè)計(jì)與實(shí)現(xiàn)

    基于FPGA的VGA圖像控制器的設(shè)計(jì)與實(shí)現(xiàn)
    發(fā)表于 08-30 15:10 ?13次下載

    實(shí)現(xiàn)基于FPGA的SPIFlash控制器設(shè)計(jì)

    實(shí)現(xiàn)基于FPGA的SPIFlash控制器設(shè)計(jì)(嵌入式開發(fā)工作怎么樣)-該文檔為實(shí)現(xiàn)基于FPGA的SPIFlash
    發(fā)表于 07-30 09:10 ?5次下載
    <b class='flag-5'>實(shí)現(xiàn)</b>基于<b class='flag-5'>FPGA</b>的SPIFlash<b class='flag-5'>控制器</b>設(shè)計(jì)

    Xilinx FPGA NVMe控制器,NVMe Host Controller IP

    NVMe Host Controller IP可以連接高速存儲(chǔ)PCIe SSD,無需CPU和外部存儲(chǔ),自動(dòng)加速處理所有的NVMe協(xié)議命令,具備獨(dú)立的數(shù)據(jù)寫入AXI4-Stream/FIFO接口和數(shù)
    的頭像 發(fā)表于 02-18 11:27 ?1280次閱讀
    Xilinx <b class='flag-5'>FPGA</b> <b class='flag-5'>NVMe</b><b class='flag-5'>控制器</b>,<b class='flag-5'>NVMe</b> Host Controller IP

    NVMe控制器設(shè)計(jì)1

    NVMe 控制模塊負(fù)責(zé)實(shí)現(xiàn)用戶請(qǐng)求事務(wù)與 NVMe 事務(wù)的轉(zhuǎn)換、 NVMe 命令提交 與完成機(jī)制、 PRP 尋址機(jī)制。這里簡(jiǎn)介其組成,后續(xù)
    的頭像 發(fā)表于 04-24 09:51 ?252次閱讀
    <b class='flag-5'>NVMe</b><b class='flag-5'>控制器</b>設(shè)計(jì)1