99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

PCIe接口的PCB布局布線要求

凡億PCB ? 來源:未知 ? 2023-08-13 09:10 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCI-Express,簡稱“PCI-e”是一種高速串行計算機擴展總線標準,PCI-E屬于高速串行點對點雙通道高帶寬傳輸,所連接的設備分配獨享通道帶寬,不共享總線帶寬,它的主要優(yōu)勢就是數據傳輸速率高。

PCI-E2.0和PCI-E3.0主要存在以下不同:

1)最大數據率不同:PCI-E 2.0只能提供5GT/S的最大數據率,而PCI-E 3.0的數據傳輸率則達到了8GT/S,提高了總線帶寬。PCI-E 3.0規(guī)范將數據傳輸率提升到8GT/S,并且保持了對PCI-E 2.x/1.x的向下兼容,繼續(xù)支持2.5T/S、5T/S信號機制。

2)編碼方式不同:PCI Express 3.0工作在8T/S頻率上,取消了傳統的8b/10b編碼,它將引入包括信號強化(enhanced signaling)、數據完整性(data integrity)、傳輸接收均衡、PLL改善、時脈數據恢復和通用擴展等多項技術。

針對PCI-E2.0和PCI-E3.0的不同特點,對應也有不同的PCB設計要求。

PCI-E接口PCB設計有如下表1所示注意事項:

a0feb4bc-3975-11ee-9e74-dac502259ad0.png

表1 PCI-E接口的PCB設計要求

建議在 BGA 區(qū)域的以下位置加地通孔,并建議差分信號作包地處理,包地線的地孔間隔小于300mil。如圖1所示。

圖1 PCIe3.0 BGA 區(qū)域扇出走線

聲明: 本文凡億教育原創(chuàng)文章,轉載請注明來源!投稿/招聘/廣告/課程合作/資源置換請加微信:13237418207

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯系本站處理。 舉報投訴
  • pcb
    pcb
    +關注

    關注

    4368

    文章

    23492

    瀏覽量

    409754

原文標題:PCIe接口的PCB布局布線要求

文章出處:【微信號:FANYPCB,微信公眾號:凡億PCB】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳布線二、信號走線下方添加公共接地
    的頭像 發(fā)表于 05-28 19:34 ?1181次閱讀
    高速<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>/<b class='flag-5'>布線</b>的原則

    高層數層疊結構PCB布線策略

    高層數 PCB布線策略豐富多樣,具體取決于 PCB 的功能。這類電路板可能涉及多種不同類型的信號,從低速數字接口到具有不同信號完整性要求
    的頭像 發(fā)表于 05-07 14:50 ?634次閱讀
    高層數層疊結構<b class='flag-5'>PCB</b>的<b class='flag-5'>布線</b>策略

    高速PCB板的電源布線設計

    隨著集成電路工藝和集成度的不斷提高,集成電路的工作電壓越來越低,速度越來越快。進入新的時代后,這對于PCB板的設計提出了更高的要求。本文正是基于這種背景下,對高速PCB設計中最重要的環(huán)節(jié)之一一電源
    發(fā)表于 04-29 17:31

    如何布線才能降低MDDESD風險?PCB布局的抗干擾設計技巧

    在現代電子產品日益集成化、小型化的趨勢下,MDDESD(靜電二極管)防護設計變得至關重要。除了元器件選型,PCB布線布局也是影響ESD抗擾性能的關鍵因素。作為FAE,本文將結合實戰(zhàn)經驗,分享一些
    的頭像 發(fā)表于 04-25 09:43 ?280次閱讀
    如何<b class='flag-5'>布線</b>才能降低MDDESD風險?<b class='flag-5'>PCB</b><b class='flag-5'>布局</b>的抗干擾設計技巧

    解決噪聲問題試試從PCB布局布線入手

    ,導致產品延期和開發(fā)成本增加。 本文將提供有關印刷電路板(PCB)布局布線的指南,以幫助設計師避免此類噪聲問題。作為例子的開關調節(jié)器布局采用雙通道同步開關控制器 ADP1850,第一步
    發(fā)表于 04-22 09:46

    104條關于PCB布局布線的小技巧

    在電子產品設計中,PCB布局布線是重要的一步,PCB布局布線的好壞將直接影響電路的性能。 現在,
    的頭像 發(fā)表于 01-07 09:21 ?1099次閱讀
    104條關于<b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>的小技巧

    pcb設計時注意事項

    前期確定的外圍結構和接口布局,將元器件合理的排布 到PCB板框范圍內。 布線 ? 根據根據和整體網表,確定信號分層和電源分層。 ? 根據網表,將信號連接。電源和地處理。 后期處理 ?
    發(fā)表于 12-26 16:51

    pcie布線對信號傳輸的影響

    隨著計算機技術的發(fā)展,數據傳輸速度的要求越來越高。PCI Express(PCIe)作為一種高速串行計算機擴展總線標準,其性能和可靠性在很大程度上取決于布線設計。 1. 信號完整性(SI) 信號
    的頭像 發(fā)表于 11-13 10:38 ?1297次閱讀

    pcie接口類型及其應用

    隨著計算機技術的飛速發(fā)展,數據傳輸速度和處理能力的需求也在不斷提高。PCIe(Peripheral Component Interconnect Express)作為一種高效的數據傳輸接口,已經成為
    的頭像 發(fā)表于 11-13 10:22 ?3820次閱讀

    家用電腦的PCIe接口如何設計PCB?

    ,支持主動電源管理、錯誤報告、端到端可靠傳輸、熱插拔及服務質量(QoS)等功能。 一、PCIe接口介紹 PCI-Express接口,通常簡稱為PCIe,是一種高性能的串行點對點高帶寬
    的頭像 發(fā)表于 11-05 14:28 ?3639次閱讀
    家用電腦的<b class='flag-5'>PCIe</b><b class='flag-5'>接口</b>如何設計<b class='flag-5'>PCB</b>?

    家用電腦的PCIe接口如何設計PCB?

    PCI-E X1總線標準規(guī)定的第二條差分信號線,用于接收數據。 三、PCIe接口PCB設計 PCI-e x1接口PCB設計需要遵循以下
    發(fā)表于 11-05 14:25

    在DSP上實現DDR2 PCB布局布線

    電子發(fā)燒友網站提供《在DSP上實現DDR2 PCB布局布線.pdf》資料免費下載
    發(fā)表于 10-15 09:16 ?3次下載
    在DSP上實現DDR2 <b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>

    高頻電路布線有什么要求

    高頻電路,以其高度集成化和密集布線的特質,對設計師提出了嚴峻挑戰(zhàn)。采用多層板布局,不僅是應對這一挑戰(zhàn)的策略,更是優(yōu)化信號完整性、降低電磁干擾的智慧之舉。通過精心規(guī)劃印制板的層數與尺寸,設計師能夠在
    的頭像 發(fā)表于 09-25 16:23 ?726次閱讀

    串行接口PCB設計指南:優(yōu)化布局布線策略

    。 1、布局 串行接口PCB應該有一個清晰的布局,以便于電路板的裝配和測試。在布局時,應該考慮電路板上的 關鍵組件(如芯片、電容器和電阻器
    發(fā)表于 09-18 12:02

    高速ADC PCB布局布線技巧分享

    在高速模擬信號鏈設計中,印刷電路板(PCB)布局布線需??要考慮許多選項,有些選項比其它選項更重要,有些選項??則取決于應用。最終的答案各不相同,但在所有情況下,??設計工程師都應盡量消除最佳做法
    的頭像 發(fā)表于 07-24 08:42 ?1486次閱讀
    高速ADC <b class='flag-5'>PCB</b><b class='flag-5'>布局</b><b class='flag-5'>布線</b>技巧分享