99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

一文了解FPGA發(fā)展之路 —— 將功耗和價(jià)格降低一萬倍

FPGA設(shè)計(jì)論壇 ? 來源:未知 ? 2023-07-21 14:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

wKgZomToEg6AQ8xBAAADFPiCFw8266.pngwKgZomToEg6ADBQEAAAAuFYhST8406.png

點(diǎn)擊上方藍(lán)字關(guān)注我們

FPGA 器件自問世以來,已經(jīng)經(jīng)過了幾個(gè)不同的發(fā)展階段。驅(qū)動(dòng)每個(gè)階段發(fā)展的因素都是工藝技術(shù)和應(yīng)用需求。正是這些驅(qū)動(dòng)因素,導(dǎo)致器件的特性和工具發(fā)生了明顯的變化。FPGA 經(jīng)歷了如下幾個(gè)時(shí)代:
● 發(fā)明時(shí)代;
● 擴(kuò)展時(shí)代;
● 積累時(shí)代;
● 系統(tǒng)時(shí)代。

賽靈思于 1984 年發(fā)明了世界首款 FPGA,那個(gè)時(shí)候還不叫 FPGA,直到 1988 年 Actel 才讓這個(gè)詞流行起來。接下來的 30 年里,這種名為 FPGA 的器件,在容量上提升了一萬多倍,速度提升了 一百倍,每單位功能的成本和能耗降低了一萬多倍 (見圖 1)。

wKgZomToEg-AAyDtAAEaDaPUyBA025.png

圖 1:與 1988 年的賽靈思 FPGA 特征對(duì)比。價(jià)格和功耗降低一萬倍。

這些進(jìn)步主要由工藝技術(shù)所驅(qū)動(dòng), 而且人們很容易認(rèn)為 FPGA 的發(fā)展只是隨著工藝的發(fā)展簡(jiǎn)單地增大了容量。其實(shí)并沒有這么簡(jiǎn)單。真正的故事要精彩得多。

1、發(fā)明時(shí)代(1984 年 - 1992 年)

首款 FPGA,即賽靈思 XC2064,只包含 64 個(gè)邏輯模塊,每個(gè)模塊含有兩個(gè) 3 輸入查找表 (LUT) 和一個(gè)寄存器。按照現(xiàn)在的計(jì)算,該器件有 64 個(gè)邏輯單元——不足 1000 個(gè)邏輯門。盡管容量很小,XC2064 晶片的尺寸卻非常大,比當(dāng)時(shí)的微處理器還要大;而且采用 2.5 微米工藝技術(shù)勉強(qiáng)能制造出這種器件。

每功能的晶片尺寸和成本至關(guān)重要。XC2064 只有 64 個(gè)觸發(fā)器,但由于晶片太大,成本高達(dá)數(shù)百美元。產(chǎn)量對(duì)大晶片來說是超線性的,因此晶片尺寸增加 5% 就會(huì)讓成本翻一倍,讓良率降至零,同時(shí)也導(dǎo)致初期的賽靈思無產(chǎn)品可賣。成本控制不僅僅是成本優(yōu)化的問題;更是牽扯到公司生存問題。

在成本壓力下,F(xiàn)PGA 架構(gòu)師尋求通過架構(gòu)和工藝創(chuàng)新來盡可能提高 FPGA 設(shè)計(jì)效率。盡管基于 SRAM 的 FPGA 是可重編程的,但是片上 SRAM 占據(jù)了 FPGA 大部分的晶片面積?;诜慈劢z的 FPGA 以犧牲可重編程能力為代價(jià),避免了 SRAM 存儲(chǔ)系統(tǒng)片上占位面積過大問題。1990 年,最大容量的 FPGA 是基于反熔絲的 Actel 1280。Quicklogic 和 Crosspoint 也跟隨 Actel 的腳步開發(fā)出基于反熔絲的 FPGA。為提高效率,架構(gòu)經(jīng)歷了從復(fù)雜的 LUT 結(jié)構(gòu)到 NAND 門再到單個(gè)晶體管的演變。

在發(fā)明時(shí)代,F(xiàn)PGA 是數(shù)量遠(yuǎn)遠(yuǎn)比用戶的應(yīng)用產(chǎn)品小得多。因此,多 FPGA 系統(tǒng)變得流行,自動(dòng)化多芯片分區(qū)軟件成為 FPGA 設(shè)計(jì)套件的重要組成部分。自動(dòng)布局布線尚未有。完全不同的 FPGA 架構(gòu)排除了通用設(shè)計(jì)工具的可能,因此 FPGA 廠商就擔(dān)負(fù)起了為各自器件開發(fā)電子設(shè)計(jì)自動(dòng)化 (EDA) 的任務(wù)。由于問題比較小,F(xiàn)PGA(邏輯和物理)手動(dòng)設(shè)計(jì)是可以接受的。手動(dòng)設(shè)計(jì)與優(yōu)化通常很有必要,因?yàn)樾酒喜季€資源有限會(huì)帶來很大設(shè)計(jì)挑戰(zhàn)。

2、擴(kuò)展時(shí)代(1992 年 - 1999 年)

FPGA 初創(chuàng)公司都是無晶圓廠的公司,在當(dāng)時(shí)屬于新鮮事物。由于沒有晶圓廠,他們?cè)谏鲜兰o(jì) 90 年代初期通常無法獲得領(lǐng)先的芯片技術(shù)。因此 FPGA 開啟了擴(kuò)展時(shí)代,此時(shí)落后于 IC 工藝的發(fā)展。到上世紀(jì) 90 年代后期,IC 代工廠意識(shí)到 FPGA 是理想的工藝發(fā)展推動(dòng)因素,由此 FPGA 成為掃除工藝發(fā)展障礙的利器。代工廠只要能用新工藝產(chǎn)出晶體管和電線,就能制造基于 SRAM 的 FPGA。每一代新工藝的出現(xiàn)都會(huì)將晶體管數(shù)量增加一倍,使每功能成本減半,并將最大 FPGA 的尺寸增大一倍?;瘜W(xué)-機(jī)械拋光(CMP)技術(shù)允許代工廠在 IC 上堆疊更多金屬層,使 FPGA 廠商能夠大幅增加片上互聯(lián),以適應(yīng)更大的 LUT 容量 (見圖 2)。

wKgZomToEg-ASQlEAAC9bt09l84183.png

圖 2:FPGA LUT 和互連線路的增加。線路長度以數(shù)百萬晶體管間距來測(cè)量。

占位面積變得不再像發(fā)明時(shí)代時(shí)那么寶貴。現(xiàn)在,占位面積可讓位于性能、特性和易用性。更大的 FPGA 設(shè)計(jì)需要具有自動(dòng)布局布線功能的綜合工具。到上世紀(jì) 90 年代末,自動(dòng)綜合、布局和布線已經(jīng)成為設(shè)計(jì)流程的必要步驟。FPGA 公司的命運(yùn)對(duì) EDA 工具的依賴程度不亞于對(duì) FPGA 功能的依賴程度。

最重要的是,實(shí)現(xiàn)容量翻番和片上 FPGA 邏輯成本減半的最簡(jiǎn)單方法是采用新一代工藝技術(shù)節(jié)點(diǎn),因此,盡早采用新的工藝節(jié)點(diǎn)意義非凡?;?SRAM 的 FPGA 在這個(gè)時(shí)期實(shí)現(xiàn)了明顯的產(chǎn)品優(yōu)勢(shì),因?yàn)樗鼈兟氏炔捎昧嗣糠N新工藝節(jié)點(diǎn):基于 SRAM 的器件可立即使用密度更高的新工藝,而反熔絲在新節(jié)點(diǎn)上的驗(yàn)證工作則額外需要數(shù)月甚至數(shù)年時(shí)間。基于反熔絲的 FPGA 喪失了競(jìng)爭(zhēng)優(yōu)勢(shì)。為獲得上市速度和成本優(yōu)勢(shì),架構(gòu)創(chuàng)新與工藝改進(jìn)相比就要退居其次。

3、積累時(shí)代(2000 年 - 2007 年)

新千年伊始,F(xiàn)PGA 已成為數(shù)字系統(tǒng)中的通用組件。容量和設(shè)計(jì)尺寸快速增加,F(xiàn)PGA 在數(shù)據(jù)通信領(lǐng)域開辟了巨大市場(chǎng)。2000年代初期互聯(lián)網(wǎng)泡沫破滅之后,迫切需要降低成本,這也減少了很多“臨時(shí)”ASIC 用戶。定制芯片對(duì)小的研發(fā)團(tuán)隊(duì)來說風(fēng)險(xiǎn)太大。當(dāng)他們發(fā)現(xiàn)FPGA可以解決他們的問題,自然他們就變成了 FPGA 用戶。

FPGA 問題不局限于典型問題,單純提高容量不足以保證市場(chǎng)增長。FPGA 廠商通過如下兩種方式解決了這一挑戰(zhàn)。針對(duì)低端市場(chǎng),廠商再度關(guān)注效率問題,并生產(chǎn)低容量、低性能、“低成本”的 FPGA 系列,例如賽靈思 Spartan FPGA 系列。針對(duì)高端市場(chǎng),F(xiàn)PGA 廠商通過開發(fā)針對(duì)重要功能的軟邏輯 (IP) 庫,努力讓客戶更方便地填充最大的 FPGA。這些軟邏輯功能中最值得注意的是存儲(chǔ)器控制器、各種通信協(xié)議模塊(包括以太網(wǎng) MAC),甚至軟微處理器(如賽靈思 MicroBlaze 處理器)。

設(shè)計(jì)特點(diǎn)在 2000 年代發(fā)生了改變。大型 FPGA 容納超大型設(shè)計(jì)(完整子系統(tǒng))。FPGA 用戶不再只是實(shí)現(xiàn)邏輯;他們需要使 FPGA 設(shè)計(jì)符合系統(tǒng)標(biāo)準(zhǔn)要求。這些標(biāo)準(zhǔn)主要是指信號(hào)和協(xié)議方面的通信標(biāo)準(zhǔn),可用來連接外部組件或者實(shí)現(xiàn)內(nèi)部模塊通信。處理標(biāo)準(zhǔn)讓 FPGA 在計(jì)算密集型應(yīng)用中發(fā)揮越來越重要的作用。積累時(shí)代末期,F(xiàn)PGA 已不僅是門陣列,而且還是集成有可編程邏輯的復(fù)雜功能集。FPGA 儼然變成了一個(gè)系統(tǒng)。

4、系統(tǒng)時(shí)代(2008 年以后)

為解決系統(tǒng)設(shè)計(jì)問題,F(xiàn)PGA 越來越多地整合系統(tǒng)模塊:高速收發(fā)器、存儲(chǔ)器、DSP 處理單元和完整處理器。同時(shí)還進(jìn)一步集成了重要控制功能:比特流加密與驗(yàn)證、混合信號(hào)處理、電源與溫度監(jiān)控以及電源管理等。這些特性在 Zynq All Programmable 器件中得到了充分體現(xiàn)。同時(shí),器件也推動(dòng)了工具的發(fā)展。系統(tǒng) FPGA 需要高效的系統(tǒng)編程語言,現(xiàn)可利用 OpenCL 和 C 語言以類似軟件的流程來編程。

FPGA 發(fā)展何時(shí)才能到頭?可編程性的基本價(jià)值已經(jīng)為業(yè)界所共識(shí),小型、高效的邏輯操作可加速很多重要算法并降低功耗,F(xiàn)PGA 技術(shù)會(huì)持續(xù)存在, 并不斷發(fā)展演進(jìn)。

wKgZomToEg-ABB2IAAAJM7aZU1A224.png

有你想看的精彩 至芯科技-FPGA就業(yè)培訓(xùn)來襲!你的選擇開啟你的高薪之路!7月12號(hào)北京中心開課、歡迎咨詢! 基于FPGA的CAN總線通信節(jié)點(diǎn)設(shè)計(jì) 基于FPGA的DVI/HDMI接口實(shí)現(xiàn)方案

wKgZomToEg-AX2UyAABUdafP6GM670.jpg

掃碼加微信邀請(qǐng)您加入FPGA學(xué)習(xí)交流群

wKgZomToEg-ATHeIAAACXWrmhKE400.png

歡迎加入至芯科技FPGA微信學(xué)習(xí)交流群,這里有一群優(yōu)秀的FPGA工程師、學(xué)生、老師、這里FPGA技術(shù)交流學(xué)習(xí)氛圍濃厚、相互分享、相互幫助、叫上小伙伴一起加入吧!

點(diǎn)個(gè)在看你最好看


原文標(biāo)題:一文了解FPGA發(fā)展之路 —— 將功耗和價(jià)格降低一萬倍

文章出處:【微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • FPGA
    +關(guān)注

    關(guān)注

    1645

    文章

    22046

    瀏覽量

    618294

原文標(biāo)題:一文了解FPGA發(fā)展之路 —— 將功耗和價(jià)格降低一萬倍

文章出處:【微信號(hào):gh_9d70b445f494,微信公眾號(hào):FPGA設(shè)計(jì)論壇】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    CYBT-213043-MESH如何降低功耗節(jié)點(diǎn)的電流消耗?

    LOW_POWER_NODE 之外 \"Mesh_Demo_Temperure_Sensor \" 的最佳設(shè)置是什么?\"= 1 \" 以盡可能降低功耗節(jié)點(diǎn)的電流消耗。
    發(fā)表于 07-04 06:21

    不同于HBM,這種創(chuàng)新的堆疊式DRAM,功耗有望降低50%

    電子發(fā)燒友網(wǎng)報(bào)道(/李彎彎)近日消息,英特爾與軟銀集團(tuán)宣布達(dá)成戰(zhàn)略合作,共同開發(fā)具有劃時(shí)代意義的AI專用內(nèi)存芯片。這項(xiàng)合作致力于突破當(dāng)前AI計(jì)算中的能耗瓶頸,有望芯片功耗
    的頭像 發(fā)表于 06-04 00:11 ?5409次閱讀

    FPGA+AI王炸組合如何重塑未來世界:看看DeepSeek東方神秘力量如何預(yù)測(cè)......

    ...... 2) AI超算革命:FPGA集群功耗比GPU降低62%;混合精度計(jì)算效率提升5.8...... 3) 6G通信突破:軟件無線電實(shí)現(xiàn)Sub-6GHz/毫米波全頻段覆蓋;M
    發(fā)表于 03-03 11:21

    如何使ADS1247功耗降低

    請(qǐng)問如何使ADS1247功耗降低,我用CC2530控制1247,現(xiàn)在整體功耗在休眠時(shí)候是5V0.45mA,但是1247說明上有句說是:在睡眠模式下
    發(fā)表于 01-10 07:58

    如何降低AFE4400的功耗?

    用AFE4400做血氧采集的前端,因?yàn)樵O(shè)備的功耗要求比較嚴(yán)格,現(xiàn)有的AFE4400的功耗為1.18Ma。請(qǐng)問能不能再把功耗降低?是否還有可降低
    發(fā)表于 01-10 07:17

    如何降低電子開關(guān)的功耗

    減少環(huán)境影響,提高設(shè)備的可靠性和壽命。 、優(yōu)化電子開關(guān)設(shè)計(jì) 減少導(dǎo)通電阻: 導(dǎo)通電阻是影響電子開關(guān)功耗的關(guān)鍵因素之。通過優(yōu)化開關(guān)材料和結(jié)構(gòu)設(shè)計(jì),可以顯著降低導(dǎo)通電阻,從而減少
    的頭像 發(fā)表于 12-30 14:57 ?641次閱讀

    如何降低AD1247的功耗?

    為了使AD1247進(jìn)入睡眠模式以降低功耗嘗試了以下兩種方法: 1、START置為低電平 ,但是至低電平后電流沒有變化; 2、通過SLEEP指令,這個(gè)進(jìn)入睡眠后AD1247的確不工作了,喚醒之后
    發(fā)表于 12-24 07:51

    物聯(lián)網(wǎng)系統(tǒng)中TCP低功耗產(chǎn)品長連接狀態(tài)下降低功耗功能的實(shí)現(xiàn)方案

    01 ?概述 TCP相關(guān)內(nèi)容參考文章《物聯(lián)網(wǎng)行業(yè)中TCP通信協(xié)議介紹以及如何實(shí)現(xiàn)》 02 ?功耗的組成 低功耗技術(shù)就是系列的降低功耗的技術(shù)。 在
    的頭像 發(fā)表于 09-29 11:50 ?959次閱讀
    物聯(lián)網(wǎng)系統(tǒng)中TCP低<b class='flag-5'>功耗</b>產(chǎn)品長連接狀態(tài)下<b class='flag-5'>降低功耗</b>功能的實(shí)現(xiàn)方案

    FPGA做深度學(xué)習(xí)能走多遠(yuǎn)?

    ,進(jìn)降低了總體成本。 ? 發(fā)展趨勢(shì)和潛力: ? 與其他技術(shù)的融合:未來,FPGA 可能會(huì)與其他技術(shù)(如 CPU、GPU、ASIC 等)進(jìn)行更緊密的融合,形成異構(gòu)計(jì)算平臺(tái),以充分發(fā)揮
    發(fā)表于 09-27 20:53

    Steam歷史罕見大崩潰!近60個(gè)僵尸網(wǎng)絡(luò),DDoS攻擊暴漲2萬倍

    實(shí)驗(yàn)室分析,此次攻擊異常猛烈,源頭涉及近60個(gè)僵尸網(wǎng)絡(luò)主控,攻擊指令夜之間激增超2萬倍,波及全球13個(gè)國家和地區(qū)的107個(gè)Steam服務(wù)器IP。 DDoS 攻擊是指分布式拒絕服務(wù)攻擊
    的頭像 發(fā)表于 08-27 10:44 ?547次閱讀
    Steam歷史罕見大崩潰!近60個(gè)僵尸網(wǎng)絡(luò),DDoS攻擊暴漲2<b class='flag-5'>萬倍</b>

    OPA2333二級(jí)放大是否可以實(shí)現(xiàn)萬倍放大?

    供電電源:直流3.3v 待放大輸入電壓:10uV。 請(qǐng)問二級(jí)放大是否可以實(shí)現(xiàn)萬倍放大。如果可以,該怎樣實(shí)現(xiàn)?
    發(fā)表于 08-13 06:58

    FPGA設(shè)計(jì)中的功率計(jì)算

    和動(dòng)態(tài)功率。 盡管FPGA廠商承諾提供切實(shí)可用的低功耗器件,但由于工藝技術(shù)從130納米縮小到90納米、65納米或更加小的線條,晶體管固有的漏電加劇了,靜態(tài)功耗也增加了。此外,使用
    發(fā)表于 07-31 22:37

    國產(chǎn)FPGA發(fā)展前景是什么?

    國產(chǎn)FPGA發(fā)展前景是積極且充滿機(jī)遇的,主要體現(xiàn)在以下幾個(gè)方面: 、市場(chǎng)需求增長 技術(shù)驅(qū)動(dòng):隨著5G、物聯(lián)網(wǎng)、人工智能、大數(shù)據(jù)等技術(shù)的快速發(fā)展,對(duì)
    發(fā)表于 07-29 17:04

    OPA454如何降低功耗?

    opa454 供電+60V/-15V,輸出空載懸空,放大倍數(shù)5,同向放大,輸入0~10V正弦波100hz,輸出為50v正弦波,發(fā)現(xiàn)功耗很大,有降低功耗措施?
    發(fā)表于 07-29 06:32

    FPGA如何估算分析功耗

    FPGA功耗由4部分組成:上電功耗、配置功耗、靜態(tài)功耗和動(dòng)態(tài)功耗。
    的頭像 發(fā)表于 07-18 11:11 ?2548次閱讀
    <b class='flag-5'>FPGA</b>如何估算分析<b class='flag-5'>功耗</b>