99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

混合鍵合將異構(gòu)集成提升到新的水平

半導(dǎo)體產(chǎn)業(yè)縱橫 ? 來(lái)源:半導(dǎo)體產(chǎn)業(yè)縱橫 ? 2023-07-03 10:02 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

芯片異構(gòu)集成的概念已經(jīng)在推動(dòng)封裝技術(shù)的創(chuàng)新。

混合鍵合支持各種可能的芯片架構(gòu),主要針對(duì)高端應(yīng)用,包括高性能計(jì)算 (HPC)、人工智能 (AI)、服務(wù)器和數(shù)據(jù)中心。隨著技術(shù)的成熟,消費(fèi)類(lèi)應(yīng)用、包括高帶寬存儲(chǔ)器 (HBM) 在內(nèi)的存儲(chǔ)器件以及移動(dòng)和汽車(chē)應(yīng)用預(yù)計(jì)將進(jìn)一步增長(zhǎng),這些應(yīng)用可受益于高性能芯片間連接。

異構(gòu)集成的背景故事

玩積木的樂(lè)趣之一就是可以用看似無(wú)限的方式將它們組合在一起。想象一下,將這一概念應(yīng)用于半導(dǎo)體行業(yè),您可以采用不同類(lèi)型的芯片并將它們像塊一樣組合起來(lái)以構(gòu)建獨(dú)特的東西。首先為半導(dǎo)體產(chǎn)品確定性能、尺寸、功耗和成本目標(biāo),然后通過(guò)將不同類(lèi)型的芯片組合到單個(gè)封裝中來(lái)滿足要求。這種芯片異構(gòu)集成的概念已經(jīng)在推動(dòng)封裝技術(shù)的創(chuàng)新。

最近,封裝中異構(gòu)集成的采用不斷加速,以滿足對(duì)更復(fù)雜功能和更低功耗日益增長(zhǎng)的需求。異構(gòu)集成允許 IC 制造商在單個(gè)封裝中堆疊和集成更多硅器件。這可以包括來(lái)自不同晶圓、不同半導(dǎo)體技術(shù)和不同供應(yīng)商的芯片的組合。異構(gòu)集成還使小芯片集成能夠克服大型芯片的產(chǎn)量挑戰(zhàn)以及掩模版尺寸限制。

隨著 2.5D、3D 和扇出封裝技術(shù)的發(fā)展,銅微凸塊已在單個(gè)集成產(chǎn)品中提供了所需的垂直金屬器件到器件互連。銅微凸塊的間距通常為 40μm(凸塊尺寸為 25μm,間距為 15μm),現(xiàn)已縮小至 20μm 和 10μm 間距,以提高封裝密度和功能。然而,低于 10μm 的鍵合間距,微凸塊開(kāi)始遇到產(chǎn)量和可靠性的挑戰(zhàn)。因此,雖然傳統(tǒng)的銅微凸塊將繼續(xù)使用,但新技術(shù)也正在開(kāi)發(fā)中,以繼續(xù)提高互連密度。混合鍵合技術(shù)正在成為互連間距為 10μm 及以下的高端異構(gòu)集成應(yīng)用的可行途徑。

什么是混合鍵合?

混合鍵合是在異質(zhì)或同質(zhì)芯片之間創(chuàng)建永久鍵合的過(guò)程?!盎旌稀笔侵冈趦蓚€(gè)表面之間形成電介質(zhì)-電介質(zhì)和金屬-金屬鍵。使用緊密嵌入電介質(zhì)中的微小銅焊盤(pán)可提供比銅微凸塊多 1,000 倍的 I/O 連接,并將信號(hào)延遲驅(qū)動(dòng)至接近零水平。其他優(yōu)點(diǎn)包括擴(kuò)展的帶寬、更高的內(nèi)存密度以及更高的功率和速度效率。

混合鍵合技術(shù)

關(guān)鍵工藝步驟包括預(yù)鍵合層的準(zhǔn)備和創(chuàng)建、鍵合工藝本身、鍵合后退火以及每個(gè)步驟的相關(guān)檢查和計(jì)量,以確保成功鍵合。

有兩種方法可以實(shí)現(xiàn)混合鍵合:晶圓到晶圓 (W2W) 和芯片到晶圓 (D2W) 。

04bf3aca-189d-11ee-962d-dac502259ad0.png

圖 2:W2W 和 D2W 混合鍵合技術(shù)和應(yīng)用。

D2W 是異構(gòu)集成中混合鍵合的主要選擇,因?yàn)樗С植煌男酒叽纭⒉煌木A類(lèi)型和已知的良好芯片,而所有這些對(duì)于 W2W 方案來(lái)說(shuō)通常是不可能的。對(duì)于每種芯片,首先在半導(dǎo)體工廠中制造晶圓,然后利用混合鍵合工藝垂直堆疊芯片。

混合鍵合將封裝轉(zhuǎn)向“前端”

由于涉及先進(jìn)的工藝要求和復(fù)雜性,混合鍵合發(fā)生在必須滿足污染控制、工廠自動(dòng)化和工藝專(zhuān)業(yè)知識(shí)要求的環(huán)境中,而不是像許多其他封裝集成方法那樣在典型的封裝廠中進(jìn)行。為了準(zhǔn)備用于鍵合的晶圓,需要利用額外的前端半導(dǎo)體制造工藝在晶圓上創(chuàng)建最終層以連接芯片。這包括電介質(zhì)沉積、圖案化、蝕刻、銅沉積和銅 CMP。半導(dǎo)體工廠擁有混合鍵合工藝所需的環(huán)境清潔度、工藝工具、工藝控制系統(tǒng)和工程專(zhuān)業(yè)知識(shí)。

需要已知良好的模具

使用 D2W 混合鍵合將多個(gè)芯片異構(gòu)集成到一個(gè)封裝中,從而產(chǎn)生高性能、高價(jià)值的器件。當(dāng)您考慮到包含一個(gè)壞芯片可能會(huì)導(dǎo)致整個(gè)封裝報(bào)廢時(shí),風(fēng)險(xiǎn)就很高。為了保持高產(chǎn)量,需要僅使用已知良好的模具。需要優(yōu)化工藝并實(shí)施敏感的工藝控制步驟,以實(shí)現(xiàn)芯片完整性,以增加可用芯片的數(shù)量,并提供在進(jìn)入 D2W 等工藝之前將好芯片從壞芯片中分類(lèi)所需的準(zhǔn)確信息。

無(wú)空洞鍵合,實(shí)現(xiàn)高產(chǎn)量

無(wú)空隙鍵合取決于電介質(zhì)區(qū)域和銅焊盤(pán)的成功鍵合。在鍵合過(guò)程中,初始鍵合發(fā)生在室溫、大氣條件下的電介質(zhì)與電介質(zhì)界面處。隨后,通過(guò)退火和金屬擴(kuò)散形成銅金屬到金屬連接。

混合鍵合表面必須超級(jí)干凈,因?yàn)榧词故亲钗⑿〉念w粒或最薄的殘留物也可能會(huì)擾亂工藝流程并導(dǎo)致設(shè)備故障。需要進(jìn)行高靈敏度檢查來(lái)發(fā)現(xiàn)所有缺陷,以驗(yàn)證芯片表面是否保持清潔,以實(shí)現(xiàn)成功的無(wú)空隙接合。

SiCN 已被證明比 SiN 或 SiO2等替代電介質(zhì)具有更高的結(jié)合強(qiáng)度。最近的開(kāi)發(fā)工作已證明 SiCN 的等離子體增強(qiáng)化學(xué)沉積 (PECVD) 溫度足夠低,足以滿足任何臨時(shí)條件的限制。粘合層(<200 °C )。薄膜的特性還包括所需的穩(wěn)定性,以避免在去除臨時(shí)粘合層后隨著隨后的銅退火溫度升高(> 350°C)而解吸氫氣或碳?xì)浠衔铮ㄟ@可能導(dǎo)致形成空隙)。

在混合鍵合之前,銅焊盤(pán)必須具有最佳的碟形輪廓,以允許銅在金屬鍵合過(guò)程中膨脹。

04f4cfc8-189d-11ee-962d-dac502259ad0.png

圖 3:描繪所需銅焊盤(pán)凹陷輪廓的預(yù)鍵合晶圓(或芯片)圖像(左)和顯示成功的芯片到芯片連接的鍵合后圖像(右)。

為了實(shí)現(xiàn)無(wú)空隙接合,需要淺且均勻的銅凹槽。在這里,高分辨率計(jì)量可用于監(jiān)控和驅(qū)動(dòng)過(guò)程控制和改進(jìn)。

等離子切割可實(shí)現(xiàn)更清潔、更堅(jiān)固的芯片

在每個(gè)工藝步驟中,必須仔細(xì)控制許多潛在的空隙、缺陷和不均勻性來(lái)源。即使是小至 100 納米的顆粒也可能導(dǎo)致數(shù)百個(gè)連接失敗和有缺陷的堆疊封裝。例如,在 D2W 混合鍵合中,單個(gè)芯片在被轉(zhuǎn)移并鍵合到第二個(gè)完整晶圓之前被切割,傳統(tǒng)的切割方法(例如機(jī)械鋸或激光開(kāi)槽/切割)可能會(huì)引入顆?;虮砻嫒毕?,特別是在模具邊緣,這會(huì)干擾后續(xù)的混合鍵合過(guò)程。等離子切割是一種替代方法,已在特定應(yīng)用中的大批量生產(chǎn)中得到驗(yàn)證,其中每個(gè)晶圓更多芯片或增強(qiáng)芯片強(qiáng)度等優(yōu)勢(shì)超過(guò)了任何增加的加工成本。在混合鍵合的情況下,等離子切割工藝會(huì)產(chǎn)生極其干凈的芯片表面和邊緣,沒(méi)有與刀片切割相關(guān)的顆粒污染或邊緣碎片,也沒(méi)有激光碎片/重鑄/激光凹槽裂紋。在混合鍵合之前進(jìn)行等離子切割芯片將導(dǎo)致更一致的鍵合、更低的缺陷率和更高的器件良率。

混合鍵合工藝控制

為了使混合鍵合成功過(guò)渡到高產(chǎn)量的大批量制造 (HVM),工藝控制至關(guān)重要。晶圓上的預(yù)鍵合不均勻性、空隙和其他缺陷會(huì)在鍵合過(guò)程中直接干擾銅互連并降低產(chǎn)品產(chǎn)量。影響鍵合的其他不均勻性來(lái)源包括 CMP 輪廓和表面形貌、銅焊盤(pán)未對(duì)準(zhǔn)、晶圓形狀以及鍵合溫度的變化。這些問(wèn)題中的每一個(gè)都必須從源頭仔細(xì)衡量和控制。

052d966e-189d-11ee-962d-dac502259ad0.png

圖 4:可能對(duì)產(chǎn)品質(zhì)量產(chǎn)生不利影響的因素示例

混合鍵合的一些關(guān)鍵工藝控制要求包括:

薄膜厚度和均勻性:必須仔細(xì)控制芯片內(nèi)、整個(gè)晶圓以及晶圓與晶圓之間形成最終預(yù)粘合層的電介質(zhì)膜厚度。

覆蓋對(duì)準(zhǔn):為了成功地以非常小的間距(目前約為 1-10μm)粘合表面,需要嚴(yán)格控制接合焊盤(pán)對(duì)準(zhǔn),以確保要接合的銅焊盤(pán)完美對(duì)齊,從而推動(dòng)對(duì)覆蓋計(jì)量精度的需求不斷增加和芯片焊接控制。

缺陷率:混合鍵合中的直接電介質(zhì)對(duì)電介質(zhì)鍵合和銅對(duì)銅鍵合需要更清潔的表面,不含顆粒和殘留物,以最大限度地減少界面處的空洞。與傳統(tǒng)的焊料凸塊接口相比,這推動(dòng)了等離子切割等優(yōu)化工藝的采用,以及顯著更高的檢測(cè)靈敏度和嚴(yán)格的缺陷減少工作。

輪廓和粗糙度:成功的鍵合需要將表面輪廓和粗糙度控制在納米級(jí),需要更精確的計(jì)量技術(shù)來(lái)幫助開(kāi)發(fā)和控制 HVM 環(huán)境中預(yù)鍵合表面的制備。在鍵合之前,銅焊盤(pán)必須具有特定的碟形輪廓。

形狀和弓形:W2W 和 D2W 混合鍵合對(duì)晶圓形狀和弓形都很敏感,因此對(duì)晶圓級(jí)和芯片級(jí)形狀計(jì)量的需求日益增加,以進(jìn)行表征和控制。

在實(shí)際鍵合工藝之后還需要額外的工藝和工藝控制步驟,例如 D2W 鍵合中的芯片間間隙填充,其中電介質(zhì)沉積在單獨(dú)鍵合芯片之間和頂部上方。通過(guò)適當(dāng)?shù)膽?yīng)力控制措施,PECVD 可以使用 TEOS 前驅(qū)體生產(chǎn)極厚、無(wú)裂紋的 SiO,并且能夠承受后續(xù)步驟,例如 CMP 和光刻。





審核編輯:劉清

聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 存儲(chǔ)器
    +關(guān)注

    關(guān)注

    38

    文章

    7649

    瀏覽量

    167358
  • CMP
    CMP
    +關(guān)注

    關(guān)注

    6

    文章

    156

    瀏覽量

    26682
  • HPC
    HPC
    +關(guān)注

    關(guān)注

    0

    文章

    333

    瀏覽量

    24327
  • HBM
    HBM
    +關(guān)注

    關(guān)注

    2

    文章

    411

    瀏覽量

    15235

原文標(biāo)題:混合鍵合將異構(gòu)集成提升到新的水平

文章出處:【微信號(hào):ICViews,微信公眾號(hào):半導(dǎo)體產(chǎn)業(yè)縱橫】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    LG電子重兵布局混合設(shè)備研發(fā),鎖定2028年大規(guī)模量產(chǎn)目標(biāo)

    ,正逐漸成為提升芯片性能與集成度的關(guān)鍵手段,LG 電子的加入有望為該領(lǐng)域帶來(lái)新的活力與變革。 混合技術(shù)通過(guò)銅對(duì)銅、介質(zhì)對(duì)介質(zhì)的直接
    的頭像 發(fā)表于 07-15 17:48 ?134次閱讀

    混合(Hybrid Bonding)工藝介紹

    所謂混合(hybrid bonding),指的是兩片以上不相同的Wafer或Die通過(guò)金屬互連的混合
    的頭像 發(fā)表于 07-10 11:12 ?183次閱讀
    <b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>(Hybrid Bonding)工藝介紹

    從微米到納米,銅-銅混合重塑3D封裝技術(shù)格局

    電子發(fā)燒友網(wǎng)綜合報(bào)道 半導(dǎo)體封裝技術(shù)正經(jīng)歷從傳統(tǒng)平面架構(gòu)向三維立體集成的革命性躍遷,其中銅 - 銅混合技術(shù)以其在互連密度、能效優(yōu)化與異構(gòu)
    發(fā)表于 06-29 22:05 ?945次閱讀

    混合工藝介紹

    所謂混合(hybrid bonding),指的是兩片以上不相同的Wafer或Die通過(guò)金屬互連的混合
    的頭像 發(fā)表于 06-03 11:35 ?676次閱讀
    <b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>工藝介紹

    混合市場(chǎng)空間巨大,這些設(shè)備有機(jī)會(huì)迎來(lái)爆發(fā)

    電子發(fā)燒友綜合報(bào)道 ?作為HBM和3D NAND的核心技術(shù)之一,混合合在近期受到很多關(guān)注,相關(guān)設(shè)備廠商尤其是國(guó)產(chǎn)設(shè)備廠商的市場(chǎng)前景巨大。那么混合
    的頭像 發(fā)表于 06-03 09:02 ?1759次閱讀

    混合技術(shù)最早用于HBM4E

    客戶對(duì)HBM的要求為增加帶寬、提高功率效率、提高集成度。混合就是可以滿足此類(lèi)需求的技術(shù)。 ? 混合
    發(fā)表于 04-17 00:05 ?551次閱讀

    閃存沖擊400層+,混合技術(shù)傳來(lái)消息

    兩片已經(jīng)加工完畢的晶圓直接合在一起。這項(xiàng)技術(shù)通過(guò)直接兩片晶圓貼合,省去了傳統(tǒng)的凸點(diǎn)連接,從而縮短了電氣路徑,提高了性能和散熱能力,同時(shí)優(yōu)化了生產(chǎn)效率,是目前混合
    發(fā)表于 02-27 01:56 ?717次閱讀
    閃存沖擊400層+,<b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>技術(shù)傳來(lái)消息

    Cu-Cu混合的原理是什么

    本文介紹了Cu-Cu混合主要用在哪方面以及原理是什么。
    的頭像 發(fā)表于 02-26 17:35 ?706次閱讀
    Cu-Cu<b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>的原理是什么

    2.5D/3DIC物理驗(yàn)證提升到更高水平

    (InFO) 封裝這樣的 3D 扇出封裝方法,則更側(cè)重于手機(jī)等大規(guī)模消費(fèi)應(yīng)用。此外,所有主流設(shè)計(jì)公司、晶圓代工廠和封測(cè)代工廠 (OSAT) 都在投資新一代技術(shù)——使用硅通孔 (TSV) 和混合的真正裸片堆疊。
    的頭像 發(fā)表于 02-20 11:36 ?735次閱讀
    <b class='flag-5'>將</b>2.5D/3DIC物理驗(yàn)證<b class='flag-5'>提升到</b>更高<b class='flag-5'>水平</b>

    ADS1298SPI提升到更高頻率無(wú)法讀取任何信息,為什么?

    ,通過(guò)DRDY引腳的外部中斷中能正確的讀取測(cè)量的數(shù)據(jù)。最多能實(shí)現(xiàn)2KHz的數(shù)據(jù)采集。 現(xiàn)在要將數(shù)據(jù)采集率設(shè)置為8KHz,1MHz的SPI不夠用了。我嘗試SPI的時(shí)鐘頻率提升到2,4,8,10MHz4個(gè)
    發(fā)表于 11-18 06:25

    晶圓膠的與解方式

    兩個(gè)晶圓永久性或臨時(shí)地粘接在一起的膠黏材料。 怎么與解? 如上圖,
    的頭像 發(fā)表于 11-14 17:04 ?2053次閱讀
    晶圓<b class='flag-5'>鍵</b><b class='flag-5'>合</b>膠的<b class='flag-5'>鍵</b><b class='flag-5'>合</b>與解<b class='flag-5'>鍵</b><b class='flag-5'>合</b>方式

    三維堆疊封裝新突破:混合技術(shù)揭秘!

    隨著半導(dǎo)體技術(shù)的飛速發(fā)展,芯片的性能需求不斷提升,傳統(tǒng)的二維封裝技術(shù)已難以滿足日益增長(zhǎng)的數(shù)據(jù)處理速度和功耗控制要求。在此背景下,混合(Hybrid Bonding)技術(shù)應(yīng)運(yùn)而生,并
    的頭像 發(fā)表于 11-13 13:01 ?2214次閱讀
    三維堆疊封裝新突破:<b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>技術(shù)揭秘!

    混合的基本原理和優(yōu)勢(shì)

    混合(Hybrid Bonding)是半導(dǎo)體封裝領(lǐng)域的新興技術(shù),能夠?qū)崿F(xiàn)高密度三維集成,無(wú)需傳統(tǒng)的焊料凸點(diǎn)。本文探討混合
    的頭像 發(fā)表于 10-30 09:54 ?2607次閱讀
    <b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>的基本原理和優(yōu)勢(shì)

    混合,成為“芯”寵

    要求,傳統(tǒng)互聯(lián)技術(shù)如引線鍵合、倒裝芯片和硅通孔(TSV)等,正逐步顯露其局限。在這種背景下,混合
    的頭像 發(fā)表于 10-18 17:54 ?1050次閱讀
    <b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>,成為“芯”寵

    混合技術(shù):開(kāi)啟3D芯片封裝新篇章

    在半導(dǎo)體制造領(lǐng)域,技術(shù)的每一次革新都標(biāo)志著行業(yè)邁向新的里程碑。近年來(lái),隨著芯片性能需求的不斷提升,傳統(tǒng)的二維封裝技術(shù)已難以滿足日益增長(zhǎng)的數(shù)據(jù)處理速度和功耗控制要求。在此背景下,混合
    的頭像 發(fā)表于 08-26 10:41 ?1656次閱讀
    <b class='flag-5'>混合</b><b class='flag-5'>鍵</b><b class='flag-5'>合</b>技術(shù):開(kāi)啟3D芯片封裝新篇章