99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫(xiě)文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCB工程師layout分享:內(nèi)層的電源平面、地平面的設(shè)計(jì)

華秋電子 ? 2022-12-08 14:29 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB工程師layout一款產(chǎn)品,不僅僅是布局布線,內(nèi)層的電源平面、地平面的設(shè)計(jì)也非常重要。處理內(nèi)層不僅要考慮電源完整性、信號(hào)完整性、電磁兼容性,還需要考慮DFM可制造性。

PCB內(nèi)層與表層的區(qū)別,表層是用來(lái)走線焊接元器件的,內(nèi)層則是規(guī)劃電源/接地層,該層僅用于多層板,主要用于布置電源線和接地線。我們稱之為雙層板、四層板和六層板,通常指信號(hào)層和內(nèi)部電源/接地層的數(shù)量。

內(nèi)層設(shè)計(jì)

圖片

在高速信號(hào),試中信號(hào),高頻信號(hào)等關(guān)鍵信號(hào)的下面設(shè)計(jì)地線層,這樣信號(hào)環(huán)路的路徑最短,輻射最小。

高速電路設(shè)計(jì)過(guò)程中必須考慮如何處理電源的輻射和對(duì)整個(gè)系統(tǒng)的干擾。一般情況要使電源層平面的面積小于地平面的面積,這樣可以對(duì)電源起屏蔽作用。一般要求電源平面比地平面縮進(jìn)2倍的介質(zhì)厚度。

層疊規(guī)劃

01

電源層平面與相應(yīng)的地平面相鄰。目的是形成耦合電容,并與PCB板上的去耦電容共同作用,降低電源平面阻抗,同時(shí)獲得較寬的濾波效果。

圖片

參考平面

02

參考層的選擇非常重要,理論上電源層和地平面層都能作為參考層,但是地平面層一般可以接地,屏蔽效果要比電源層好很多,所以一般優(yōu)先選擇地平面作為參考平面。

圖片

信號(hào)線不能跨區(qū)域走線

03

相鄰兩層的關(guān)鍵信號(hào)不能跨分割區(qū),否則會(huì)形成較大的信號(hào)環(huán)路,產(chǎn)生較強(qiáng)的輻射和耦合。

圖片

電源、地走線規(guī)劃

04

要保持地平面的完整性,不能在地平面走線,如果信號(hào)線密度太大,可以考慮在電源層的邊緣走線。

圖片

內(nèi)層制造

由于PCB制造復(fù)雜的工藝流程,內(nèi)層制造的工藝只是其中一部分,在生產(chǎn)內(nèi)層板時(shí)還需考慮其他工序的工藝影響內(nèi)層的制造能力。比如壓合公差、鉆孔公差都會(huì)影響內(nèi)層的品質(zhì)良率。

PCB的層數(shù)不同,可分為單面板、雙面板、多層板,這三種板子工藝流程也大不相同。尤其是多層板,生產(chǎn)工藝比單雙面板復(fù)雜許多。因此在設(shè)計(jì)多層板時(shí),需考慮多層板復(fù)雜的工藝流程及DFM可制造性設(shè)計(jì)。

01

刪除獨(dú)立焊盤(pán)

獨(dú)立焊盤(pán)就是非功能性的PAD,在內(nèi)層不與任何網(wǎng)絡(luò)相連,在PCB制造過(guò)程中會(huì)取消獨(dú)立焊盤(pán)。因?yàn)榇霜?dú)立焊盤(pán)取消對(duì)產(chǎn)品的設(shè)計(jì)功能無(wú)影響,反而在制造時(shí)會(huì)影響品質(zhì)及生產(chǎn)效率。

圖片

02

內(nèi)層BGA區(qū)域

BGA器件比較小,引腳非常多,因此扇出的過(guò)孔非常密集。在制造過(guò)程中鉆孔到走線、銅皮需要保留一定的間距,否則在壓合及鉆孔工序可能會(huì)短路。在保證鉆孔距銅皮、走線留一定的距離時(shí),孔與孔中間的銅無(wú)法保留,會(huì)導(dǎo)致網(wǎng)絡(luò)開(kāi)路。因此在CAM工程師處理BGA區(qū)域時(shí)需注意孔與孔中間的銅開(kāi)路了需補(bǔ)銅橋,保證生產(chǎn)后網(wǎng)絡(luò)連接不斷開(kāi)。

圖片

03

內(nèi)層設(shè)計(jì)異常

內(nèi)層負(fù)片的孔全部有孔環(huán),轉(zhuǎn)成正片圖形就是所有孔與銅皮不相連完全隔離。完全隔離就等于內(nèi)層沒(méi)有任何作用,不做內(nèi)層都可以。生產(chǎn)制造遇到此問(wèn)題會(huì)跟設(shè)計(jì)工程師確認(rèn),是否設(shè)計(jì)異常,內(nèi)層銅皮沒(méi)有添加網(wǎng)絡(luò)導(dǎo)致完全隔離。

圖片

04

內(nèi)層負(fù)片瓶頸

在內(nèi)層設(shè)計(jì)電源層、地層分割時(shí),由于過(guò)孔密集會(huì)出現(xiàn)網(wǎng)絡(luò)導(dǎo)通的瓶頸。電源網(wǎng)絡(luò)導(dǎo)通的銅橋?qū)挾炔粔?,?huì)導(dǎo)致過(guò)不了相匹配的電流,從而導(dǎo)致燒板。甚至有些瓶頸位置直接開(kāi)路,導(dǎo)致產(chǎn)品設(shè)計(jì)失敗。

圖片

DFM內(nèi)層設(shè)計(jì)檢測(cè)

華秋DFM的檢測(cè)項(xiàng),對(duì)于上文提到的可制造性問(wèn)題都能夠檢測(cè)出來(lái),并提示存在的制造風(fēng)險(xiǎn),設(shè)計(jì)工程師使用華秋DFM可在制造前發(fā)現(xiàn)設(shè)計(jì)存在的缺陷。在制造前修改檢測(cè)的問(wèn)題點(diǎn),避免設(shè)計(jì)的產(chǎn)品在制造過(guò)程中出現(xiàn)問(wèn)題,從而提升產(chǎn)品的成功率,減少多次試樣的成本。

圖片
聲明:本文內(nèi)容及配圖由入駐作者撰寫(xiě)或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問(wèn)題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • pcb
    pcb
    +關(guān)注

    關(guān)注

    4368

    文章

    23492

    瀏覽量

    409710
  • DFM
    DFM
    +關(guān)注

    關(guān)注

    8

    文章

    476

    瀏覽量

    29669
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    PCB疊層設(shè)計(jì)避坑指南

    :TOP-GND-Signal1-PWR-GND-Signal2-PWR-BOTTOM,四層信號(hào)與四層參考平面。 PCB疊層設(shè)計(jì)五大黃金法則 1、信號(hào)與電源完整性優(yōu)先 高速信號(hào)層: 優(yōu)先布設(shè)于
    發(fā)表于 06-24 20:09

    PCB的EMC設(shè)計(jì)(一):層的設(shè)置與排布原則

    確定PCB層數(shù)時(shí)需要綜合考慮幾個(gè)因素:電源地平面的需求、信號(hào)密度、工作頻率、特殊信號(hào)布線需求以及成本限制。對(duì)于對(duì)EMC要求嚴(yán)格的產(chǎn)品(如需通過(guò)CISPR16CL
    的頭像 發(fā)表于 05-17 16:17 ?458次閱讀
    <b class='flag-5'>PCB</b>的EMC設(shè)計(jì)(一):層的設(shè)置與排布原則

    多層板設(shè)計(jì)經(jīng)驗(yàn)談:地平面布局易錯(cuò)點(diǎn)解析

    在多層板設(shè)計(jì)里,地平面布局至關(guān)重要,卻常被忽視,一些小失誤可能?chē)?yán)重影響電路板性能。捷多邦作為行業(yè)資深企業(yè),憑借多年經(jīng)驗(yàn),為大家梳理這些易忽略的問(wèn)題。 地平面完整性遭破壞是常見(jiàn)問(wèn)題。不少設(shè)計(jì)為布線
    的頭像 發(fā)表于 05-11 10:38 ?195次閱讀

    PCB設(shè)計(jì)仿真,“縫合電容”我怎么可能不知道

    設(shè)計(jì)的話,也不是說(shuō)一定會(huì)掛!這時(shí)候,還是案例1那幫資深工程師又有解決方案了,那就是下面的樣子! 在走線首尾兩端的電源平面地平面之間各加一個(gè)
    發(fā)表于 04-28 15:44

    PCB Layout 工程師總結(jié)!25張圖講透PCB接地設(shè)計(jì)技巧!

    PCB 接地 是 PCB Layout 工程師一直都會(huì)關(guān)注的問(wèn)題,例如:如何在板上規(guī)劃有效地接地系統(tǒng),是將模擬、數(shù)字、電源地等所有地單獨(dú)布線
    發(fā)表于 03-06 15:13

    LVDS連接器PCB設(shè)計(jì)與制造

    設(shè)計(jì)。 三、LVDS連接器PCB的可制造性設(shè)計(jì) 在PCB設(shè)計(jì)中,可制造性設(shè)計(jì)(DFM)是確保產(chǎn)品從設(shè)計(jì)到生產(chǎn)順利過(guò)渡的關(guān)鍵環(huán)節(jié)。華秋DFM軟件為L(zhǎng)VDS連接器的PCB設(shè)計(jì)提供了全面的
    發(fā)表于 02-18 18:18

    電子工程師PCB設(shè)計(jì)經(jīng)驗(yàn)

    本文分享了電子工程師PCB設(shè)計(jì)方面的經(jīng)驗(yàn),包括PCB布局、布線、電磁兼容性優(yōu)化等內(nèi)容,旨在幫助初學(xué)者掌握PCB設(shè)計(jì)的關(guān)鍵技術(shù)。
    的頭像 發(fā)表于 01-21 15:15 ?1501次閱讀

    電子工程師電源設(shè)計(jì)經(jīng)驗(yàn)

    本文分享了電子工程師電源設(shè)計(jì)方面的經(jīng)驗(yàn),包括電源電路的設(shè)計(jì)要點(diǎn)、電源管理芯片的選擇、電源完整性
    的頭像 發(fā)表于 01-21 15:14 ?494次閱讀

    有幾個(gè)關(guān)于ADC電路layout的疑問(wèn)求解

    我有幾個(gè)關(guān)于ADC電路layout的疑問(wèn)。 很多工程師建議delta-sigma類型的AD芯片的數(shù)字地引腳和模擬地引腳都接到模擬地,通信接口用數(shù)字隔離器隔離。 這意思就是說(shuō)AD芯片要放在模擬地平面
    發(fā)表于 01-10 07:04

    PCB 地平面奧秘及耦合的探究

    “ ?本文探討了不同地平面情況下的電容耦合及電感耦合,并給出了 PCB 布線時(shí)的注意事項(xiàng)。 ? ” 普遍認(rèn)同的觀點(diǎn)是,地平面為電流提供了一個(gè)低電感和低電阻的返回路徑,并且能夠防止不同導(dǎo)線之間的串?dāng)_
    的頭像 發(fā)表于 01-09 11:21 ?770次閱讀

    高速、RF射頻信號(hào)的參考平面分析

    對(duì)于一個(gè)電子愛(ài)好者來(lái)說(shuō),在PCB設(shè)計(jì)中,參考平面的問(wèn)題經(jīng)常讓很多人感到困惑。眾所周知,電源平面可以作為參考平面,常見(jiàn)的6層板一般都采用
    的頭像 發(fā)表于 12-25 11:37 ?633次閱讀
    高速、RF射頻信號(hào)的參考<b class='flag-5'>平面</b>分析

    零基礎(chǔ)入門(mén)PCB工程師

    各位前輩大家好,零基礎(chǔ)入門(mén)PCB工程師,有什么學(xué)習(xí)資料推薦嗎?
    發(fā)表于 11-27 16:54

    KiCad中如何分割電源平面

    “ ?與其它EDA不同,KiCad中的信號(hào)層并沒(méi)有正片、負(fù)片之分。所有的電源平面必須以敷銅的方式實(shí)現(xiàn)。 如需了解更多關(guān)于KiCad的資訊,請(qǐng)參考: KiCad常用資源? ” 信號(hào)層與電源平面
    的頭像 發(fā)表于 11-12 12:21 ?1195次閱讀
    KiCad中如何分割<b class='flag-5'>電源</b><b class='flag-5'>平面</b>

    OPA548在采用PCB敷銅散熱時(shí),散熱焊盤(pán)是否需要接到地平面?

    OPA548(DDPAK封裝)在采用PCB敷銅散熱時(shí),有兩個(gè)問(wèn)題,請(qǐng)教一下: 1)散熱焊盤(pán)是否需要接到地平面?我看到有人說(shuō)有些片子需要接地,因?yàn)樯岷副P(pán)是襯底,需提供穩(wěn)定的電位。 2)在畫(huà)DDPAK封裝庫(kù)時(shí),不提供引腳標(biāo)號(hào)(原理也沒(méi)有對(duì)應(yīng)標(biāo)號(hào)),能正常導(dǎo)入
    發(fā)表于 08-27 07:14