99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

2022 Sigrity Aurora SPB 17.4 版本更新 I 對未布線網(wǎng)絡(luò)的拓?fù)涮崛〖敖?/h1>

914cad90-22c8-11ed-9ade-dac502259ad0.png

Allegro和 Sigrity 軟件最新發(fā)布了一系列的產(chǎn)品更新(SPB17.4 QIR4 release)。我們將通過實(shí)例講解、視頻演示讓您深入了解 Allegro PCB Editor、Allegro System Capture、Allegro Package Designer Plus(本期內(nèi)容)、Sigrity Aurora(本期內(nèi)容)、Sigrity SystemSI、Sigrity SystemPI等產(chǎn)品的新功能及用法,助力提升設(shè)計(jì)質(zhì)量和設(shè)計(jì)效率。

Cadence Sigrity Aurora 為 PCB 設(shè)計(jì)前、設(shè)計(jì)中和布局后提供傳統(tǒng)的信號電源完整性 (SI/PI) 分析,結(jié)合 Cadence Allegro PCB 編輯和布線技術(shù),Sigrity Aurora用戶在設(shè)計(jì)初期就可以使用 “What-if” 探索環(huán)境進(jìn)行分析,從而獲得更準(zhǔn)確的設(shè)計(jì)約束并減少設(shè)計(jì)迭代。

Sigrity Aurora 直接讀寫 Allegro PCB 數(shù)據(jù)庫,可快速準(zhǔn)確地整合設(shè)計(jì)和分析結(jié)果。它提供了一個基于 SPICE 仿真器和獲得專利的 Sigrity 嵌入式混合場求解器,用于二維和三維結(jié)構(gòu)提取。同時支持兼顧電源影響(Power-Aware)的 IBIS 模型,如需要還支持晶體管級別的模型。高速信號可以在布局階段中或布局階段后,對比備選方案進(jìn)行研究,以便對所有相關(guān)信號進(jìn)行全面分析。

91e9efe2-22c8-11ed-9ade-dac502259ad0.png

在最新的 SPB 17.4 版本中,Cadence Sigrity Aurora 主要在以下幾個方面對互連建模的仿真功能進(jìn)行了更新:

支持對未布線網(wǎng)絡(luò)的拓?fù)涮崛〖敖#?/strong>支持布線前按照預(yù)拉線曼哈頓長度拓?fù)涮崛。⑦M(jìn)行信號互連搭建,進(jìn)行信號完整性仿真分析。

支持 Clarity 3D Solver 和 Sigrity PowerSI 引擎直接集成:在 Aurora 環(huán)境中,可以通過選擇需要提取的網(wǎng)絡(luò)調(diào)用 Clarity3D Solver 和 Sigrity PowerSI 引擎進(jìn)行 S參數(shù) 的仿真建模。

IR Drop 直流電壓降仿真支持自動剪切功能:自動剪切功能,可以加快仿真的速度,針對大型 PCB 的區(qū)域分析及部分電路仿真提升仿真的速度。

新增生成同軸電纜和雙絞線電纜的模型:生成同軸電纜和雙絞線建模,支持框架及及參數(shù)建模和自定義參數(shù)建模的辦法,通過修改編輯支持直接進(jìn)行信號互連拓?fù)浼靶盘柣ミB仿真。

Sigrity Aurora

互連建模仿真亮點(diǎn)——

#1 對未布線網(wǎng)絡(luò)的拓?fù)涮崛〖敖?/strong>

Aurora_TopWbench_SPB17.4 更新之后,Aurora 可支持直接讀取 Allegro PCB 數(shù)據(jù)庫,支持對未布線網(wǎng)絡(luò)的拓?fù)涮崛〖敖?,支持布線階段前對信號互連拓?fù)浼靶盘柣ミB鏈路進(jìn)行布線提取,并進(jìn)行信號互連仿真。

接下來我們使用一個實(shí)例文件來講解未布線網(wǎng)絡(luò)的拓?fù)涮崛〖敖5霓k法。

9413cb4e-22c8-11ed-9ade-dac502259ad0.png

1?

實(shí)例講解 · 視頻版


建議在WIFI環(huán)境下觀看,并注意調(diào)整音量

2?

實(shí)例講解 · 圖文版

1

使用未布線網(wǎng)絡(luò)的拓?fù)涮崛〖敖9δ?,首先需要設(shè)置系統(tǒng)環(huán)境變量 IDA_RATS_ENABLE。

944378e4-22c8-11ed-9ade-dac502259ad0.png

2

在 Analysis Workflows 流程中選擇 Topology Extraction Workflows 拓?fù)涮崛×?,進(jìn)入信號互連拓?fù)淞鞒獭?/p>

9477f876-22c8-11ed-9ade-dac502259ad0.png

3

Component Model Setup 用來設(shè)置元件模型的參數(shù)配置, Set up Default Models 用來配置默認(rèn)的元件模型, Single Ended Pin Use 設(shè)置單端口網(wǎng)絡(luò)引腳設(shè)置, IN 輸入引腳模式設(shè)置,OUT 輸出模型設(shè)置, BI/Other 橋接其他模型設(shè)置。Differential Pin Use 設(shè)置差分端口網(wǎng)絡(luò)引腳設(shè)置,允許瀏覽 IBIS 文件修改輸入、輸出、橋接的 GPIO 引腳模型。

9496dd36-22c8-11ed-9ade-dac502259ad0.png

4

支持修改模型,點(diǎn)擊 Browse 瀏覽默認(rèn)的模型文件,點(diǎn)擊 Set Search Path 支持設(shè)置 IBIS 路徑,允許在修改后的 IBIS 路徑下查找新的 IBIS 文件進(jìn)行模型的配置。

94e75fa4-22c8-11ed-9ade-dac502259ad0.png

94ff627a-22c8-11ed-9ade-dac502259ad0.png

5

Manage Libraries 用來配置模型庫,允許支持對本地項(xiàng)目庫的設(shè)置和編輯管理,也允許調(diào)用 AMM 外部系統(tǒng)庫。能導(dǎo)入 AMM 外部庫、導(dǎo)入庫的清單、打開和管理分析庫文件等。

951307ee-22c8-11ed-9ade-dac502259ad0.png

6

Launch Analysis Model Manager 用來啟動元件的模型管理器,在模型管理器窗口中,能夠?qū)?xiàng)目庫和外部的庫文件進(jìn)行查閱、編輯、刪除、修改等管理。并且可以分析模型庫中元件的參數(shù),包括電容、電阻、電感、VRM、連接器、封裝、SPICE 模型等。

952e2966-22c8-11ed-9ade-dac502259ad0.png

7

Asign Models 用來給元件添加賦予模型,在Analysis Model Management 窗口中可以查看。允許對元件自動生成賦予生成模型,也支持手動進(jìn)行模型配置。允許從 AMM 文件元件的模型管理器選中模型,也允許調(diào)用 IBIS 模型文件進(jìn)行模型的設(shè)置和賦予設(shè)置。

95b8ddae-22c8-11ed-9ade-dac502259ad0.png

8

選中需要添加模型的元件,然后選擇 Browse Model 按鈕在元件的模型管理器中選取模型文件和模型參數(shù)的設(shè)置。

95d9fa02-22c8-11ed-9ade-dac502259ad0.png

9

Select Nets 選取需要進(jìn)行分析的網(wǎng)絡(luò),在 Net Selection 中選擇需要分析的網(wǎng)絡(luò),點(diǎn)擊右側(cè)圖標(biāo)按鈕可以選中需要分析的網(wǎng)絡(luò),支持單網(wǎng)絡(luò)和差分網(wǎng)絡(luò)的提取分析。若分析網(wǎng)絡(luò)中存在直流電源網(wǎng)絡(luò)或者 GND 網(wǎng)絡(luò)可以點(diǎn)擊 Excluded DC Nets 按鈕進(jìn)行 DC 直流網(wǎng)絡(luò)的設(shè)置和分配。

965f0c42-22c8-11ed-9ade-dac502259ad0.png

10

View 3D Geometry 用來預(yù)覽顯示選中分析網(wǎng)絡(luò)的互連通路,可以查看分析網(wǎng)絡(luò)的所在層及網(wǎng)絡(luò)通道的屬性顯示結(jié)果。

968ce5f4-22c8-11ed-9ade-dac502259ad0.png

11

Set up Analysis Options 用來設(shè)置網(wǎng)絡(luò)拓?fù)涮崛〉膮?shù), Min Coupled Length 用來設(shè)置布線耦合,最小長度默認(rèn)的參數(shù)為 150mil。

9754fad0-22c8-11ed-9ade-dac502259ad0.png

12

選擇 Interconnect Models 設(shè)置未布線的傳輸線模型,默認(rèn)采用 T-element 模型數(shù)據(jù)。Percent Manhattan 設(shè)置未布線拓?fù)漕A(yù)拉線的曼哈頓百分比,數(shù)據(jù)默認(rèn)為120%,Sigle-ended Z0 設(shè)置單線阻抗數(shù)據(jù),Differential Z0,設(shè)置差分模式的阻抗數(shù)據(jù),Effective Er 設(shè)置介電常數(shù)。

976a561e-22c8-11ed-9ade-dac502259ad0.png

13

點(diǎn)擊 Start Extraction 命令,即可按照設(shè)置好的參數(shù)來提取互連的信號拓?fù)浣Y(jié)構(gòu)。

978a2570-22c8-11ed-9ade-dac502259ad0.png

14

設(shè)置激勵波形的時間及波形的數(shù)據(jù)參數(shù)。

97a282a0-22c8-11ed-9ade-dac502259ad0.png

15

設(shè)置信號發(fā)送的和接收的模型參數(shù)。

97c5bf36-22c8-11ed-9ade-dac502259ad0.png

16

執(zhí)行仿真以后,就可以看到基于當(dāng)前的未布線網(wǎng)絡(luò)拓?fù)涮崛〉降牟ㄐ螖?shù)據(jù)結(jié)果。

97dc9a62-22c8-11ed-9ade-dac502259ad0.png

97f36a1c-22c8-11ed-9ade-dac502259ad0.png

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 網(wǎng)絡(luò)
    +關(guān)注

    關(guān)注

    14

    文章

    7815

    瀏覽量

    90971
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    作為硬件工程師,你用那款PCB 設(shè)計(jì)軟件?超全EDA工具整理!

    ,主要面向大型企業(yè)。 適用場景:消費(fèi)電子、汽車電子等領(lǐng)域的高端設(shè)計(jì)。 官網(wǎng):https://www.cadence.com 歷史版本下載地址: Cadence SPB OrCAD Allegro
    發(fā)表于 05-23 13:42

    Cadence SPB OrCAD Allegro24.1安裝包

    包括電路設(shè)計(jì)、仿真分析、PCB布線以及封裝技術(shù)等多種應(yīng)用,Cadence 已于2024年9月份發(fā)布了最新的Cadence SPB OrCAD X and Allegro X v24.10版本,帶來了若干的新特性,涵蓋了 PCB
    發(fā)表于 05-22 16:45 ?6次下載

    時隔7年的大版本更新,HDMI 2.2有哪些變化?

    ? 電子發(fā)燒友網(wǎng)報道(文/梁浩斌)HDMI終于更新2.2版本規(guī)范了!HDMI Forum(HDMI管理委員會)在CES 2025上發(fā)布了HDMI 規(guī)范2.2版本,距離HDMI 2.1版本
    的頭像 發(fā)表于 01-20 09:09 ?3013次閱讀
    時隔7年的大<b class='flag-5'>版本</b><b class='flag-5'>更新</b>,HDMI 2.2有哪些變化?

    工業(yè)以太網(wǎng)PLC無線網(wǎng)橋解決用戶布線難題

    工業(yè)以太網(wǎng)無線網(wǎng)橋 型號:SG-WX-Bridge 功能概述 本產(chǎn)品是三格電子的工業(yè)以太網(wǎng)(Profinet、EtherNet/IP、ModbusTCP等)轉(zhuǎn)無線設(shè)備,成對使用(一對一),出廠前已經(jīng)
    的頭像 發(fā)表于 01-16 14:22 ?247次閱讀
    工業(yè)以太網(wǎng)PLC無<b class='flag-5'>線網(wǎng)</b>橋解決用戶<b class='flag-5'>布線</b>難題

    AGV網(wǎng)絡(luò)布線工程標(biāo)準(zhǔn)

    AGV在制造車間提高效率,不受場地限制,實(shí)現(xiàn)無人化生產(chǎn)。AGV物流依賴無線網(wǎng)絡(luò),基礎(chǔ)網(wǎng)絡(luò)搭建和設(shè)備選擇重要。網(wǎng)絡(luò)調(diào)試和測試確保通訊順暢,AGV運(yùn)行依賴無線通訊網(wǎng)絡(luò),前期工作需細(xì)致專業(yè)。
    的頭像 發(fā)表于 01-03 18:13 ?431次閱讀
    AGV<b class='flag-5'>網(wǎng)絡(luò)</b><b class='flag-5'>布線</b>工程標(biāo)準(zhǔn)

    如何搭建CAN總線網(wǎng)絡(luò) CAN總線故障診斷方法

    搭建CAN總線網(wǎng)絡(luò) CAN(Controller Area Network)總線是一種多主控制的串行通信協(xié)議,廣泛應(yīng)用于汽車電子和工業(yè)自動化領(lǐng)域。搭建CAN總線網(wǎng)絡(luò)需要遵循以下步驟: 硬件準(zhǔn)備
    的頭像 發(fā)表于 11-21 10:18 ?1212次閱讀

    【米爾-Xilinx XC7A100T FPGA開發(fā)板試用】+04.SFP之Aurora測試(zmj)

    比例不高),以及debug信號考慮跨時鐘域的情況,出現(xiàn)了時序違例情況: 打開布局布線“Open-Implementation-Design”,分析時序可知主要是debug信號考慮跨時鐘域
    發(fā)表于 11-14 21:29

    實(shí)時網(wǎng)絡(luò)的仿真和配置工具RTaW Pegase v4.6版本更新

    隨著嵌入式系統(tǒng)日益復(fù)雜,高效可靠的設(shè)計(jì)工具變得愈發(fā)重要。RTaW公司的仿真工具RTaW-Pegase最新發(fā)布的4.6版本,為用戶帶來了一系列重要更新和功能增強(qiáng)。本文將詳細(xì)介紹
    的頭像 發(fā)表于 09-26 08:07 ?526次閱讀
    實(shí)時<b class='flag-5'>網(wǎng)絡(luò)</b>的仿真和配置工具RTaW Pegase v4.6<b class='flag-5'>版本</b><b class='flag-5'>更新</b>

    Cadence Allegro 17.4PCB阻抗分析功能操作說

    Cadence Allegro 17.4布線阻抗分析可以讓工程師能直觀的分析出阻抗的具體情況,能夠評估每根走線上的阻抗變化情況,對工程師衡量信號的質(zhì)量起著關(guān)鍵性的作用。
    發(fā)表于 09-23 17:11 ?12次下載

    matlab 神經(jīng)網(wǎng)絡(luò) 數(shù)學(xué)建模數(shù)值分析

    matlab神經(jīng)網(wǎng)絡(luò) 數(shù)學(xué)建模數(shù)值分析 精通的可以討論下
    發(fā)表于 09-18 15:14

    拓?fù)?/b>篇丨LLC諧振變換器仿真建模與控制策略分析

    LLC諧振變換器作為諧振開關(guān)技術(shù)的重要拓?fù)?/b>之一,具有高效率、調(diào)壓特性好、寬負(fù)載變化范圍內(nèi)工作特性優(yōu)良等特點(diǎn),廣泛應(yīng)用于電源供應(yīng)、電動汽車充電、LED照明、太陽能電池板系統(tǒng)以及工業(yè)自動化等多個領(lǐng)域
    發(fā)表于 08-12 16:23

    Allegro X 23.11 版本更新 I PCB 設(shè)計(jì):梯形布線的分析性能提升

    基于AllegroX23.11版本更新,我們將通過實(shí)例講解、視頻演示讓您深入了解AllegroXSystemCapture、AllegroXPCBDesigner、AllegroXPulse產(chǎn)品
    的頭像 發(fā)表于 08-10 08:12 ?1470次閱讀
    Allegro X 23.11 <b class='flag-5'>版本</b><b class='flag-5'>更新</b> <b class='flag-5'>I</b> PCB 設(shè)計(jì):梯形<b class='flag-5'>布線</b>的分析性能提升

    【2K0300先鋒板】【v1.0.241021版本】BSP 更新,歡迎更新使用

    RPI.GPIO 庫 4.用戶手冊 a).快速使用手冊更新 b).常用配件列表更新 c).用戶手冊更新 更新日期:2024.8.1 注意:固件版本
    發(fā)表于 08-05 19:09

    Allegro X 23.11 版本更新 I PCB 設(shè)計(jì):與器件關(guān)聯(lián)的動態(tài)禁布區(qū)

    基于AllegroX23.11版本更新,我們將通過實(shí)例講解、視頻演示讓您深入了解AllegroXSystemCapture、AllegroXPCBDesigner、AllegroXPulse產(chǎn)品
    的頭像 發(fā)表于 08-03 08:12 ?1213次閱讀
    Allegro X 23.11 <b class='flag-5'>版本</b><b class='flag-5'>更新</b> <b class='flag-5'>I</b> PCB 設(shè)計(jì):與器件關(guān)聯(lián)的動態(tài)禁布區(qū)

    Allegro X 23.11 版本更新 I PCB 設(shè)計(jì):圖紙打印和時序調(diào)整

    基于AllegroX23.11版本更新,我們將通過實(shí)例講解、視頻演示讓您深入了解AllegroXSystemCapture、AllegroXPCBDesigner、AllegroXPulse產(chǎn)品
    的頭像 發(fā)表于 07-27 08:12 ?1112次閱讀
    Allegro X 23.11 <b class='flag-5'>版本</b><b class='flag-5'>更新</b> <b class='flag-5'>I</b> PCB 設(shè)計(jì):圖紙打印和時序調(diào)整