99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

技術(shù)資訊 I PCB 設(shè)計(jì)中的高速模擬版圖設(shè)計(jì)技巧

深圳(耀創(chuàng))電子科技有限公司 ? 2022-05-24 16:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文要點(diǎn)

使 PCB 達(dá)到最佳模擬信號性能。

模擬版圖的 PCB 放置和布線技巧。

有助于 PCB 設(shè)計(jì)的 CAD 工具。

如今,有大批員工的辦公地點(diǎn)從傳統(tǒng)辦公室轉(zhuǎn)為遠(yuǎn)程居家,數(shù)字時(shí)代的發(fā)展變化不言而喻。從在線文檔共享到視頻會議,遠(yuǎn)程員工正在盡可能地利用計(jì)算機(jī)和網(wǎng)絡(luò)所帶來的便利。不過,我們是數(shù)字時(shí)代的一部分也并不意味著我們生活在數(shù)字世界中。

我們的世界充滿了聲色光影,必須通過模擬電子設(shè)備進(jìn)行檢測和捕捉。之后,這些模擬信號必須轉(zhuǎn)換為數(shù)字格式,以供計(jì)算機(jī)和其他數(shù)字設(shè)備處理,然后才能以電子形式通過不同的網(wǎng)絡(luò)分享。在 PCB 中,這種格式轉(zhuǎn)換由混合信號電路完成,而為了滿足當(dāng)今的電子需求,還有大量的前期工作需要完成。本文將介紹一些高速模擬版圖技巧,幫助我們順利完成混合信號 PCB 設(shè)計(jì)。

混合信號 PCB 設(shè)計(jì)

從我們所見所聞,到溫度和運(yùn)動,不同電子設(shè)備會捕捉到無數(shù)的感官事件。這些動作和事件都以模擬信號的形式被捕捉,然后經(jīng)過轉(zhuǎn)換,在計(jì)算機(jī)等數(shù)字系統(tǒng)中進(jìn)行處理。轉(zhuǎn)換由系統(tǒng)內(nèi)的混合信號電路板中的模數(shù)轉(zhuǎn)換器完成。

根據(jù)信號來源的大小,模擬信號也會有所不同。例如,攝像頭或麥克風(fēng)檢測到的光或聲的大小將改變所捕獲信號的振幅。然而,模擬電路的信號依賴于連續(xù)的電壓或電流,并在傳輸和接收過程中依靠精確的控制來得到正確解讀。相比之下,數(shù)字信號只有兩個(gè)值:開和關(guān)。這種結(jié)構(gòu)上的特點(diǎn)使數(shù)字信號在傳輸時(shí)的誤差容許幅度更大,因此設(shè)計(jì)數(shù)字信號比設(shè)計(jì)模擬信號要更加容易。

PCB 設(shè)計(jì)師必須在版圖設(shè)計(jì)過程中對模擬和數(shù)字電路進(jìn)行適當(dāng)分離,以防止這兩種信號產(chǎn)生相互影響。下文將探討如何通過不同的方法實(shí)現(xiàn)這一點(diǎn)。

高速模擬版圖設(shè)計(jì)技巧:

器件放置和走線布線

模擬和數(shù)字電路最終能否成功運(yùn)行,在很大程度上取決于 PCB 設(shè)計(jì)中層堆疊的配置效果。高速信號需要相鄰層上具有參考平面,用作信號回流路徑,以減少噪聲并提高信號完整性。因此,在配置電路板層堆疊時(shí),需要考慮到一般的放置方法,以確保在適當(dāng)?shù)膶由嫌凶銐虻目臻g進(jìn)行布線。設(shè)計(jì)師可以遵循高速模擬版圖設(shè)計(jì)技巧,來實(shí)現(xiàn)這一目標(biāo),如按器件的功能和電路塊對器件進(jìn)行分組,并創(chuàng)建作為實(shí)際器件放置模板的布局規(guī)劃。布局規(guī)劃需要將數(shù)字和模擬電路在功能分區(qū)中相互隔離,而組與組之間的互連則用于直接布線。

布局規(guī)劃完成后,設(shè)計(jì)師可以直接放置器件。請記住,我們的目標(biāo)是使布線盡可能短而直接,所以必須相應(yīng)地調(diào)整元件的位置。這里總結(jié)了一些高速模擬版圖的設(shè)計(jì)技巧和放置注意事項(xiàng),在設(shè)計(jì)模擬電路時(shí)需要格外注意:

放置元件

元件的放置要便于彼此之間直接布線。

不要將元件放置在不得不穿過模擬電路對數(shù)字信號進(jìn)行布線的地方,反之亦然。

盡可能地讓元件緊湊放置,以減少模擬走線的長度。

切記,要根據(jù)裝配商推薦的可制造性設(shè)計(jì) (Design for Manufacturability, DFM) 標(biāo)準(zhǔn)來放置元件。

使噪聲大的元件(如 ADC)遠(yuǎn)離電路板的邊緣,更多地將其放置在中心位置。

許多 PCB 設(shè)計(jì)師使用的工作流程是先放置元件然后再布線;然而,對于模擬版圖設(shè)計(jì)來說,同時(shí)放置元件和布線有時(shí)會有所幫助:

走線布線

走線布線要盡可能短而直接。布線時(shí),元件要盡量緊密放置,這將有助于減少可能的阻抗不匹配和信號反射。

在對模擬電路進(jìn)行布線時(shí),要使用更寬的走線。

盡可能將模擬走線限制在一個(gè)板層中。過孔會產(chǎn)生電感,在各層之間用過孔過渡的次數(shù)越少越好。

布線時(shí)不要讓模擬走線穿過數(shù)字電路區(qū)域,也不要讓數(shù)字走線穿過模擬區(qū)域。

盡可能將模擬和數(shù)字布線限制在各自的電路區(qū)域內(nèi),這將進(jìn)一步減少可能的混合信號串?dāng)_。

模擬和數(shù)字信號布線的最后一條規(guī)則是,不要讓走線穿過參考平面的隔斷區(qū)域。如果布線穿過參考平面上的這些區(qū)域,則會由于信號返回路徑不佳而容易產(chǎn)生噪聲。

模擬版圖設(shè)計(jì)中電源分配網(wǎng)絡(luò)建議

設(shè)計(jì)中的模擬和數(shù)字元件都需要獲得“干凈的”電源,但高速 PCB 經(jīng)常被電源分配網(wǎng)絡(luò)中的諸多問題所困擾,如瞬態(tài)振鈴。要解決這種問題,通常要在設(shè)計(jì)中添加大量的去耦電容器,并在堆疊中將接地層和電壓層相鄰放置,以便提供較高的平面間電容。此處再次提醒,如何配置板層堆疊對混合信號設(shè)計(jì)的成功至關(guān)重要。

如何在設(shè)計(jì)上布置接地平面,對電路板的運(yùn)行來說也是至關(guān)重要的。正如前文所述,信號不應(yīng)該在接地平面被破壞的地方布線。如上圖所示,無論是接地平面上的空隙還是密集的過孔區(qū)域,接地平面遭到破壞都可能會阻斷信號的清晰返回路徑,迫使它在返回源頭的途中四處游蕩。這種游蕩是造成設(shè)計(jì)中出現(xiàn)電磁干擾和信號完整性不佳的主要原因之一。為了避免這些問題,需要確保信號在參考平面上有一個(gè)清晰的返回路徑,以獲得最佳的電路板性能。

Cadence Allegro PCB Editor 設(shè)計(jì)工具提供了先進(jìn)的功能,可以幫助我們設(shè)計(jì)信號返回路徑

在電路板上,信號回流路徑出現(xiàn)重大問題的罪魁禍?zhǔn)字皇欠指罱拥仄矫妗?/strong>如果設(shè)計(jì)包括一個(gè)分割的平面,就不要讓走線布線穿過這個(gè)分割的平面。否則,信號的返回路徑將被完全切斷,造成更嚴(yán)重的信號完整性問題。然而,更好的做法是完全不分割接地平面。盡管許多人認(rèn)為分割接地平面能更好地隔離電路的模擬和數(shù)字區(qū)域,但它產(chǎn)生的問題之多也會超出預(yù)期。前文已經(jīng)提到了這不利于產(chǎn)生清晰的信號返回路徑,如果使用底盤接地,這還有可能在各部分之間引入共模電流。相反,如果有一個(gè)完整的接地平面,并將電路的模擬和數(shù)字區(qū)域分開放置和布線,就可以為必須在各部分之間移動的少數(shù)信號提供清晰的返回路徑。避免分割接地平面可以解決許多電磁干擾問題,實(shí)現(xiàn)“更干凈”的設(shè)計(jì),因?yàn)槟M和數(shù)字信號會自然而然地在其走線周圍形成緊密的回流路徑。

顯然,在這樣的設(shè)計(jì)中,許多細(xì)節(jié)需要在 PCB 版圖中加以管理。此時(shí),采用先進(jìn)的設(shè)計(jì)系統(tǒng)可以為設(shè)計(jì)師提供更高層次的幫助。

10d8b42e-daca-11ec-b80f-dac502259ad0.jpg

Cadence Allegro PCB Editor的 Constraint Manager 可用于設(shè)置布線和過孔設(shè)計(jì)規(guī)則

有助于 PCB 設(shè)計(jì)的CAD 工具

要想按照嚴(yán)格的空間寬度放置元件,并為模擬電路進(jìn)行不同走線寬度和間隔的布線,需要進(jìn)行詳細(xì)的數(shù)據(jù)庫管理。確保充分設(shè)置并使用 CAD 系統(tǒng)的設(shè)計(jì)規(guī)則來控制這些約束條件。上圖是 Allegro Allegro PCB Editor中Constraint Manager(規(guī)則管理器)系統(tǒng)中的一個(gè)示例,展示了如何為單個(gè)元件或器件類和網(wǎng)絡(luò)類的器件間隙、走線寬度和間距輸入不同的值。

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • PCB設(shè)計(jì)
    +關(guān)注

    關(guān)注

    396

    文章

    4802

    瀏覽量

    90472
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    技術(shù)資訊 I 如何在 PCB 降低 EMI 并優(yōu)化 EMC?

    本文要點(diǎn)了解EMI與EMC之間的區(qū)別。采用低功耗器件、隔離技術(shù)、PCB防護(hù)以及熱管理,減少EMI來源。借助約束管理、信號完整性分析和實(shí)時(shí)DRC更新等工具,創(chuàng)建EMI優(yōu)化設(shè)計(jì)。所有電子電路板都用于實(shí)現(xiàn)
    的頭像 發(fā)表于 06-20 19:01 ?1389次閱讀
    <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> 如何在 <b class='flag-5'>PCB</b> <b class='flag-5'>中</b>降低 EMI 并優(yōu)化 EMC?

    技術(shù)資訊 I 面向初級工程師的 PCB 設(shè)計(jì)規(guī)范

    工程師和電路板設(shè)計(jì)新手而言,掌握PCB設(shè)計(jì)規(guī)范至關(guān)重要。本文將深入解析常見的PCB設(shè)計(jì)規(guī)范和制造商要求,并概括介紹PCB設(shè)計(jì)規(guī)范的關(guān)鍵基礎(chǔ)知識。線距和線寬是實(shí)現(xiàn)
    的頭像 發(fā)表于 06-13 16:28 ?778次閱讀
    <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> <b class='flag-5'>I</b> 面向初級工程師的 <b class='flag-5'>PCB</b> 設(shè)計(jì)規(guī)范

    PCB的數(shù)字地和模擬

    PCB的數(shù)字地和模擬地 ? 為什么PCB要分?jǐn)?shù)字地和模擬地 雖然是相通的,但是距離長了,就不一樣了。同一條導(dǎo)線,不同的點(diǎn)的電壓可能是不一樣
    的頭像 發(fā)表于 06-10 13:29 ?228次閱讀

    高頻高速PCB測試解決方案

    高頻高速PCB廣泛應(yīng)用于AI、高速通信、數(shù)據(jù)中心和消費(fèi)電子等領(lǐng)域。其性能的穩(wěn)定性和可靠性決定了整個(gè)系統(tǒng)的信號完整性和運(yùn)行效率。高速PCB產(chǎn)業(yè)
    的頭像 發(fā)表于 05-20 09:13 ?791次閱讀
    高頻<b class='flag-5'>高速</b><b class='flag-5'>PCB</b>測試解決方案

    技術(shù)資料—PCB設(shè)計(jì)規(guī)范

    PCB 設(shè)計(jì)規(guī)范包括:PCB 布線與布局、電路設(shè)計(jì)、機(jī)殼、器件選型、系統(tǒng)、線纜與接插件。 按部位分類 技術(shù)規(guī)范內(nèi)容 1 PCB 布線與布局
    發(fā)表于 04-25 17:24

    開關(guān)電源的PCB版圖設(shè)計(jì)及其電磁兼容分析

    的關(guān)鍵因素,當(dāng)然這也將決定生產(chǎn)出的芯片的好壞以及由芯片構(gòu)成的電子系統(tǒng)的質(zhì)量等等。本文通過選擇一張較為典型的高速單片開關(guān)電源圖,對其進(jìn)行SCH圖以及PCB版圖的繪制,并就其會產(chǎn)生的電磁兼容問題進(jìn)行分析和討論
    發(fā)表于 03-17 13:53

    技術(shù)資訊 | CMOS 噪聲容限值

    在描述高速運(yùn)行的數(shù)字系統(tǒng)時(shí),噪聲容限是最重要的參數(shù)之一。通常情況下,噪聲容限定義了I/O引腳上或接口中可接受的噪聲水平。在數(shù)字電子技術(shù)領(lǐng)域,噪聲容限是指I/O引腳上出現(xiàn)但不會導(dǎo)致接收邏
    的頭像 發(fā)表于 03-14 18:14 ?833次閱讀
    <b class='flag-5'>技術(shù)</b><b class='flag-5'>資訊</b> | CMOS 噪聲容限值

    開關(guān)電源的PCB版圖設(shè)計(jì)及其電磁兼容分析(建議下載!)

    的關(guān)鍵因素,當(dāng)然這也將決定生產(chǎn)出的芯片的好壞以及由芯片構(gòu)成的電子系統(tǒng)的質(zhì)量等等。本文通過選擇一張較為典型的高速單片開關(guān)電源圖,對其進(jìn)行SCH圖以及PCB版圖的繪制,并就其會產(chǎn)生的電磁兼容問題進(jìn)行分析和討論
    發(fā)表于 03-08 10:13

    揭秘PCB阻抗在高速信號傳輸的重要性

    一站式PCBA智造廠家今天為大家講講PCB阻抗在PCB設(shè)計(jì)和制造的作用有哪些PCB阻抗在PCB設(shè)計(jì)和制造
    的頭像 發(fā)表于 02-27 09:24 ?428次閱讀

    深度解析:PCB高速信號傳輸的阻抗匹配與信號完整性

    一站式PCBA智造廠家今天為大家PCB設(shè)計(jì)什么是高速信號?PCB設(shè)計(jì)為什么高頻會出現(xiàn)信號失真。在電子設(shè)備制造
    的頭像 發(fā)表于 12-30 09:41 ?668次閱讀

    高速PCB設(shè)計(jì)指南

    如今,可以認(rèn)為大多數(shù)PCB存在某種類型的信號完整性問題的風(fēng)險(xiǎn),這種問題通常與高速數(shù)字設(shè)計(jì)相關(guān)。高速PCB設(shè)計(jì)和布局專注于創(chuàng)建不易受信號完整性、電源完整性和EMI/EMC問題影響的電路板
    的頭像 發(fā)表于 10-18 14:06 ?1766次閱讀
    <b class='flag-5'>高速</b><b class='flag-5'>PCB</b>設(shè)計(jì)指南

    使用TPS2661x保護(hù)模擬輸入和輸出模塊的HART I/O

    電子發(fā)燒友網(wǎng)站提供《使用TPS2661x保護(hù)模擬輸入和輸出模塊的HART I/O.pdf》資料免費(fèi)下載
    發(fā)表于 09-24 10:30 ?0次下載
    使用TPS2661x保護(hù)<b class='flag-5'>模擬</b>輸入和輸出模塊<b class='flag-5'>中</b>的HART <b class='flag-5'>I</b>/O

    高速PCB信號完整性分析及硬件系統(tǒng)設(shè)計(jì)的應(yīng)用

    電子發(fā)燒友網(wǎng)站提供《高速PCB信號完整性分析及硬件系統(tǒng)設(shè)計(jì)的應(yīng)用.pdf》資料免費(fèi)下載
    發(fā)表于 09-21 14:11 ?4次下載

    高速PCB信號完整性設(shè)計(jì)與分析

    高速PCB信號完整性設(shè)計(jì)與分析
    發(fā)表于 09-21 11:51 ?4次下載

    模擬隔離對 PCB 設(shè)計(jì)有何影響

    本文要點(diǎn)模擬隔離在PCB設(shè)計(jì)中發(fā)揮著重要作用,在準(zhǔn)確性和信號完整性極為關(guān)鍵的應(yīng)用更是如此。隔離可確保模擬信號不受來自電路其他部分、數(shù)字元件或外部來源的噪聲和干擾的影響。在設(shè)計(jì)采用
    的頭像 發(fā)表于 08-31 08:02 ?2910次閱讀
    <b class='flag-5'>模擬</b>隔離對 <b class='flag-5'>PCB</b> 設(shè)計(jì)有何影響