99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

Allegro小技巧 | 如何設置差分線能夠有效減少報錯

深圳(耀創(chuàng))電子科技有限公司 ? 2022-05-31 11:09 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

PCB設計過程中,差分信號是比較重要的信號,一般設置差分信號到其它信號的間距是20mil,但是設置完差分信號到其它信號的間距之后,差分對內PN之間不滿足20mil的間距,會報錯,如1所示:

57c28b6c-dde0-11ec-b80f-dac502259ad0.png


1 差分信號對內報錯示意圖

如圖2所示,差分信號到其它信號的間距是20mil,但是差分按照阻抗線寬走線,間距是8mil,所以出現(xiàn)DRC的錯誤。

本文向大家介紹如何將所有的差分線的設置到其它信號的間距是20mil并滿足自身的阻抗間距不報錯,具體操作步驟如下:

01規(guī)則設置

打開規(guī)則管理器,執(zhí)行菜單命令Setup-Constrains,在下拉菜單中選擇Constraint Manager,進行規(guī)則設置,左側選擇Physical Constraint Set,如圖2所示,點擊all layers;

57efa516-dde0-11ec-b80f-dac502259ad0.png

2 進入物理規(guī)則設置示意圖

02設置差分默認間距

差分走線設置的規(guī)則,是DIFF100的規(guī)則,在差分屬性的Min Line Spacing最小間距,目前是0,如圖3所示,我們將其設置為差分默認的間距8mil,如圖4所示;

582bd306-dde0-11ec-b80f-dac502259ad0.png

3默認差分間距設置示意圖

585b488e-dde0-11ec-b80f-dac502259ad0.png

4 差分最小間距設置示意圖

03PCB界面

設置完成以后,回到PCB界面,如圖5所示,差分線已經(jīng)不會報錯了,對內滿足阻抗要求,對外到其它信號滿足20mil間距。

588033b0-dde0-11ec-b80f-dac502259ad0.png

5差分信號不報錯示意圖

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • PCB設計
    +關注

    關注

    396

    文章

    4801

    瀏覽量

    90394
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    SN65LVDS180PW TI高速分線驅動器和接收器的技術規(guī)格、EDA模型與數(shù)據(jù)手冊分享

    SN65LVDS180PW TI高速分線驅動器和接收器的技術規(guī)格、EDA模型與數(shù)據(jù)手冊分享
    的頭像 發(fā)表于 06-11 17:36 ?299次閱讀
    SN65LVDS180PW   TI高速<b class='flag-5'>差</b><b class='flag-5'>分線</b>驅動器和接收器的技術規(guī)格、EDA模型與數(shù)據(jù)手冊分享

    CCG2 type-c to DP 在layout時的注意事項是什么,分線阻抗多少歐?

    我想問下CCG2type-c to DP 在layout時的注意事項是什么,分線阻抗多少歐。
    發(fā)表于 05-30 07:23

    Allegro Skill布線功能-添加分過孔禁布區(qū)

    在高速PCB設計中,分過孔之間設置禁止布線區(qū)域具有重要意義。首先它能有效減少其他信號線對分信號的串擾,保持
    發(fā)表于 05-28 15:19 ?302次閱讀
    <b class='flag-5'>Allegro</b> Skill布線功能-添加<b class='flag-5'>差</b>分過孔禁布區(qū)

    allegro 將負片改成正品報錯,如圖

    allegro 將負片改成正品報錯
    發(fā)表于 03-19 22:01

    DAC5675A分輸入端分線長、線距是否有特殊要求?

    關于布局布線DAC5675A器件,由于該器件是高速器件,在PCB方面需要向您請教: 1、分輸入端分線長、線距是否有特殊要求? 2、分時鐘走線是否有特殊要求?
    發(fā)表于 01-14 06:41

    ADS5474在PCB布線時,數(shù)據(jù)輸出和時鐘輸出共16對分線需不需要保持等長,如果要的話誤差可以控制在多少個mil?

    請問ADS5474在PCB布線時,數(shù)據(jù)輸出和時鐘輸出共16對分線需不需要保持等長,如果要的話誤差可以控制在多少個mil?
    發(fā)表于 01-13 07:01

    ADS5295測試pattern輸出不對是哪里的問題?

    8通道ADC,設置為BIT_wise兩線模式,設置pattern為aaa,理論上兩線輸出時,一對分線是全1,一對
    發(fā)表于 01-06 06:01

    用Ultra Librarian導出allegro封裝報錯的原因?

    allegro打開顯示
    發(fā)表于 12-24 06:17

    DA3482的LVPECL輸入接口電路配置圖,這里分線分別連150歐的電阻接地有什么作用?

    下圖是DA3482 的LVPECL輸入接口電路配置圖,這里分線分別連150歐的電阻接地有什么作用?
    發(fā)表于 12-20 09:09

    淺談瑞盟科技·MS2574/2574T/2574SS——高速、四通道分線路驅動器

    MS2574/MS2574T/MS2574SS是一款高速、低功耗的四通道分線路驅動芯片,用于平衡或非平衡的數(shù)字數(shù)據(jù)傳輸。提供FAE支持,歡迎咨詢了解
    的頭像 發(fā)表于 12-19 15:20 ?1001次閱讀
    淺談瑞盟科技·MS2574/2574T/2574SS——高速、四通道<b class='flag-5'>差</b><b class='flag-5'>分線</b>路驅動器

    MS2375/2375T——四通道分線路接收器

    MS2375 系列芯片是四路分線路接收器,適用于平衡或非平衡的數(shù)字信號傳輸系統(tǒng)。提供方案和FAE支持,歡迎咨詢了解。
    的頭像 發(fā)表于 11-21 12:31 ?1204次閱讀
    MS2375/2375T——四通道<b class='flag-5'>差</b><b class='flag-5'>分線</b>路接收器

    如何有效減少工作環(huán)境中的ESD靜電

    為了有效減少工作環(huán)境中的ESD(靜電放電)靜電,可以采取以下措施: 一、控制環(huán)境濕度 保持適宜濕度 :靜電放電最容易發(fā)生在濕度較低的環(huán)境中。因此,為了減少靜電放電的風險,應保持工作環(huán)境的濕度在30
    的頭像 發(fā)表于 11-20 09:44 ?1901次閱讀

    阻抗匹配計算和分走線設置

    ad,cadense 阻抗匹配計算和分走線設置
    發(fā)表于 10-17 16:59 ?2次下載

    使用CH32V103C8TC設置中斷優(yōu)先級分組時,編譯報錯的原因?

    使用CH32V103C8TC設置中斷優(yōu)先級分組時,設置為NVIC_PriorityGroupConfig(NVIC_PriorityGroup_0);編譯報錯 而使用NVIC_PriorityGroupConfig(NVIC_
    發(fā)表于 09-27 06:03

    Cadence Allegro 17.4PCB阻抗分析功能操作說

    Cadence Allegro 17.4布線阻抗分析可以讓工程師能直觀的分析出阻抗的具體情況,能夠評估每根走線上的阻抗變化情況,對工程師衡量信號的質量起著關鍵性的作用。
    發(fā)表于 09-23 17:11 ?12次下載