99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

麻省理工華裔研究出2D晶體管,輕松突破1nm工藝!

機(jī)械自動(dòng)化前沿 ? 來源:機(jī)械自動(dòng)化前沿 ? 2023-05-31 15:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

眾所周知,***作為芯片生產(chǎn)過程中的最主要的設(shè)備之一,其重要性不言而喻。

先進(jìn)的制程工藝完全依賴于先進(jìn)的***設(shè)備,比如現(xiàn)階段臺(tái)積電最先進(jìn)的第二代 3nm 工藝,離不開 EUV ***。

然而,前不久麻省理工學(xué)院(MIT)華裔研究生朱家迪突破了常溫條件下由二維(2D)材料制造成功的原子晶體管,每個(gè)晶體管只有 3 個(gè)原子的厚度,堆疊起來制成的芯片工藝將輕松突破 1nm。

目前的半導(dǎo)體芯片都是在晶圓上通過光刻/蝕刻等工藝加工出來的三維立體結(jié)構(gòu),所以堆疊多層晶體管以實(shí)現(xiàn)更密集的集成是非常困難的。

而且,現(xiàn)在先進(jìn)制程工藝的發(fā)展似乎也在 1~3nm 這里出現(xiàn)了瓶頸,所以不少人都認(rèn)為摩爾定律到頭了。

但是由超薄 2D 材料制成的半導(dǎo)體晶體管,單個(gè)只有 3 個(gè)原子的厚度,可以大量堆疊起來制造更強(qiáng)大的芯片。

正因如此,麻省理工學(xué)院的研究人員研發(fā)并展示了一種新技術(shù),可以直接在硅芯片上有效地生成二維過渡金屬二硫化物 (TMD) 材料層,以實(shí)現(xiàn)更密集的集成。

但是,直接將 2D 材料生成到硅 CMOS 晶圓上有一個(gè)問題,就是這個(gè)過程通常需要約 600 攝氏度的高溫,但硅晶體管和電路在加熱到 400 攝氏度以上時(shí)可能會(huì)損壞。

這次麻省理工學(xué)院(MIT)華裔研究生朱家迪等人的研究成果就是,開發(fā)出了一種不會(huì)損壞芯片的低溫生成工藝,可直接將 2D 半導(dǎo)體晶體管集成在標(biāo)準(zhǔn)硅電路之上。

a793640a-feef-11ed-90ce-dac502259ad0.jpg

此外,這位華裔研究生的新技術(shù)還有兩個(gè)優(yōu)勢:擁有更好的工藝+減少生成時(shí)間。

之前研究人員是先在其他地方生成 2D 材料,然后將它們轉(zhuǎn)移到晶圓上,但這種方式通常會(huì)導(dǎo)致缺陷,進(jìn)而影響設(shè)備和電路的性能,而且在轉(zhuǎn)移 2D 材料時(shí)也非常困難。

相比之下,這種新工藝會(huì)直接在整個(gè) 8 英寸晶圓上生成出光滑、高度均勻的材料層。

其次就是能夠顯著減少生成 2D 材料所需的時(shí)間。以前的方法需要超過一天的時(shí)間來生成 2D 材料,新方法則將其縮短到了一小時(shí)內(nèi)。

“使用二維材料是提高集成電路密度的有效方法。我們正在做的就像建造一座多層建筑。如果你只有一層,這是傳統(tǒng)的情況,它不會(huì)容納很多人。但是隨著樓層的增加,大樓將容納更多的人,從而可以實(shí)現(xiàn)驚人的新事物?!?/p>

朱家迪在論文中這樣解釋,“由于我們正在研究的異質(zhì)集成,我們將硅作為第一層,然后我們可以將多層 2D 材料直接集成在上面。”

隨著 ChatGPT 的興起,帶動(dòng)了人工智能產(chǎn)業(yè)的蓬勃發(fā)展,AI 的背后就需要強(qiáng)大的硬件算力支持,也就是芯片。

該技術(shù)不需要***就可以使芯片輕松突破 1nm 工藝,也能大幅降低半導(dǎo)體芯片的成本,如果現(xiàn)階段的***技術(shù)無法突破 1nm 工藝的話,那么這種新技術(shù)將從***手中拿走接力棒,屆時(shí)***也將走進(jìn)歷史~

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    459

    文章

    52493

    瀏覽量

    440648
  • 半導(dǎo)體
    +關(guān)注

    關(guān)注

    335

    文章

    28891

    瀏覽量

    237605
  • 晶體管
    +關(guān)注

    關(guān)注

    77

    文章

    10019

    瀏覽量

    141616

原文標(biāo)題:光刻機(jī)將成為歷史!麻省理工華裔研究出 2D 晶體管,輕松突破 1nm 工藝!

文章出處:【微信號(hào):robotqy,微信公眾號(hào):機(jī)械自動(dòng)化前沿】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    下一代高速芯片晶體管解制造問題解決了!

    在半導(dǎo)體工藝演進(jìn)到2nm1nm甚至0.7nm等節(jié)點(diǎn)以后,晶體管結(jié)構(gòu)該如何演進(jìn)?2017年,imec推出了叉片
    發(fā)表于 06-20 10:40

    TechWiz LCD 2D應(yīng)用:不同結(jié)構(gòu)下的VT曲線

    :550nm 電壓條件:Pixel:0~8V,1V(步長); Com:0V 4. 生成結(jié)果 3.1 結(jié)構(gòu) 3.2 T-V 2D圖表
    發(fā)表于 06-13 08:44

    下一代3D晶體管技術(shù)突破,半導(dǎo)體行業(yè)迎新曙光!

    新的晶體管技術(shù)。加州大學(xué)圣巴巴拉分校的研究人員在這一領(lǐng)域邁出了重要一步,他們利用二維(2D)半導(dǎo)體技術(shù),成功研發(fā)出新型三維(3D晶體管,為
    的頭像 發(fā)表于 03-20 15:30 ?637次閱讀
    下一代3<b class='flag-5'>D</b><b class='flag-5'>晶體管</b>技術(shù)<b class='flag-5'>突破</b>,半導(dǎo)體行業(yè)迎新曙光!

    STM8/STM32 products有2D marking和沒有2D marking的工藝有差別嗎?

    請(qǐng)教下,STM8/STM32 products 有2D marking 和沒有2D marking的工藝有差別嗎?同一程序在使用時(shí)有2D標(biāo)識(shí)的不能用。
    發(fā)表于 03-07 07:21

    IEDM 2024先進(jìn)工藝探討(三):2D材料技術(shù)的進(jìn)展及所遇挑戰(zhàn)

    晶體管技術(shù)、先進(jìn)存儲(chǔ)、顯示、傳感、MEMS、新型量子和納米級(jí)器件、光電子、能量采集器件、高速器件以及工藝技術(shù)和設(shè)備建模和仿真等領(lǐng)域。 2024 IEDM會(huì)議的焦點(diǎn)主要有三個(gè):邏輯器件的先進(jìn)工藝技術(shù)包括TSMC N
    的頭像 發(fā)表于 02-14 09:18 ?1099次閱讀
    IEDM 2024先進(jìn)<b class='flag-5'>工藝</b>探討(三):<b class='flag-5'>2D</b>材料技術(shù)的進(jìn)展及所遇挑戰(zhàn)

    金剛石基晶體管取得重要突破

    金剛石場效應(yīng)晶體管 (Vth? (Extreme Enhancement-Mode Operation Accumulation Channel Hydrogen-Terminated Diamond
    的頭像 發(fā)表于 02-11 10:19 ?440次閱讀
    金剛石基<b class='flag-5'>晶體管</b>取得重要<b class='flag-5'>突破</b>

    歐洲啟動(dòng)1nm及光芯片試驗(yàn)線

    高達(dá)14億美元,不僅將超越當(dāng)前正在研發(fā)的2nm工藝技術(shù),更將覆蓋從1nm至7A(即0.7nm)的尖端工藝領(lǐng)域。NanoIC試驗(yàn)線的啟動(dòng),標(biāo)志
    的頭像 發(fā)表于 01-21 13:50 ?625次閱讀

    麻省理工科技評(píng)論:2025年AI領(lǐng)域突破性技術(shù)

    麻省理工科技評(píng)論》于1月3日公布2025年十大突破性技術(shù),其中AI相關(guān)技術(shù)有:生成式AI搜索:整合多源數(shù)據(jù),提供獨(dú)特答案,掃描設(shè)備文件快速識(shí)別對(duì)象,或?qū)⒓铀賯鹘y(tǒng)搜索引擎終結(jié),推動(dòng)個(gè)性化AI助手普及
    的頭像 發(fā)表于 01-07 23:40 ?1029次閱讀
    <b class='flag-5'>麻省理工</b>科技評(píng)論:2025年AI領(lǐng)域<b class='flag-5'>突破</b>性技術(shù)

    IBM與Rapidus在多閾值電壓GAA晶體管技術(shù)的新突破

    Rapidus 的 2nm 制程生產(chǎn)流程之中。 IBM 宣稱,當(dāng)制程推進(jìn)到 2nm 階段時(shí),晶體管的結(jié)構(gòu)會(huì)從長久以來所采用的 FinFET(鰭式場效應(yīng)晶體管)轉(zhuǎn)換為 GAAFET(全
    的頭像 發(fā)表于 12-12 15:01 ?661次閱讀

    MOSFET晶體管工藝制造流程

    本文通過圖文并茂的方式生動(dòng)展示了MOSFET晶體管工藝制造流程,并闡述了芯片的制造原理。 ? MOSFET的工藝流程 芯片制造工藝流程包括光刻、刻蝕、擴(kuò)散、薄膜、離子注入、化學(xué)機(jī)械研
    的頭像 發(fā)表于 11-24 09:13 ?4276次閱讀
    MOSFET<b class='flag-5'>晶體管</b>的<b class='flag-5'>工藝</b>制造流程

    麻省理工學(xué)院研發(fā)全新納米級(jí)3D晶體管,突破性能極限

    11月7日,有報(bào)道稱,美國麻省理工學(xué)院的研究團(tuán)隊(duì)利用超薄半導(dǎo)體材料,成功開發(fā)出一種前所未有的納米級(jí)3D晶體管。這款晶體管被譽(yù)為迄今為止最小的
    的頭像 發(fā)表于 11-07 13:43 ?875次閱讀

    麻省理工學(xué)院推出新型機(jī)器人訓(xùn)練模型

    近日,據(jù)TechCrunch報(bào)道,麻省理工學(xué)院的研究團(tuán)隊(duì)展示了一種創(chuàng)新的機(jī)器人訓(xùn)練模型,該模型突破了傳統(tǒng)模仿學(xué)習(xí)方法的局限,不再依賴標(biāo)準(zhǔn)數(shù)據(jù)集,而是借鑒了大型語言模型(LLM)如GPT-4等所使用的大規(guī)模信息處理方式,為機(jī)器人學(xué)
    的頭像 發(fā)表于 11-04 14:56 ?939次閱讀

    NMOS晶體管和PMOS晶體管的區(qū)別

    NMOS晶體管和PMOS晶體管是兩種常見的金屬氧化物半導(dǎo)體場效應(yīng)晶體管(MOSFET)類型,它們?cè)诙鄠€(gè)方面存在顯著的差異。以下將從結(jié)構(gòu)、工作原理、性能特點(diǎn)、應(yīng)用場景等方面詳細(xì)闡述NMOS晶體管
    的頭像 發(fā)表于 09-13 14:10 ?7779次閱讀

    2D多鰭FETs的高密度集成,搭臺(tái)引導(dǎo)外延的科技突破

    挑戰(zhàn),包括短通道效應(yīng)、界面缺陷和非均勻靜電控制等問題。為了應(yīng)對(duì)這些挑戰(zhàn),學(xué)術(shù)界和產(chǎn)業(yè)界開始關(guān)注二維(2D)半導(dǎo)體材料的潛力,這些材料具有原子平坦的表面和優(yōu)異的電子特性。在此背景下,研究人員開始探索利用2D材料構(gòu)建3
    的頭像 發(fā)表于 09-03 14:31 ?519次閱讀
    <b class='flag-5'>2D</b>多鰭FETs的高密度集成,搭臺(tái)引導(dǎo)外延的科技<b class='flag-5'>突破</b>!

    GaN晶體管和SiC晶體管有什么不同

    GaN(氮化鎵)晶體管和SiC(碳化硅)晶體管作為兩種先進(jìn)的功率半導(dǎo)體器件,在電力電子、高頻通信及高溫高壓應(yīng)用等領(lǐng)域展現(xiàn)出了顯著的優(yōu)勢。然而,它們?cè)诓牧咸匦?、性能表現(xiàn)、應(yīng)用場景以及制造工藝等方面存在諸多不同。以下是對(duì)這兩種
    的頭像 發(fā)表于 08-15 11:16 ?1757次閱讀