99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

簡述ESD的原理和測試1

jf_78858299 ? 來源:IATF16949服務(wù)平臺 ? 作者:IATF16949服務(wù)平臺 ? 2023-04-12 15:39 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

一直想給大家講講ESD的理論,很經(jīng)典。但是由于理論性太強,任何理論都是一環(huán)套一環(huán)的,如果你不會畫雞蛋,注定了你就不會畫大衛(wèi)。

先來談靜電放電(ESD: Electrostatic Discharge)是什么?這應(yīng)該是造成所有電子元器件集成電路系統(tǒng)造成過度電應(yīng)力破壞的主要元兇。因為靜電通常瞬間電壓非常高(>幾千伏),所以這種損傷是毀滅性和永久性的,會造成電路直接燒毀。所以預(yù)防靜電損傷是所有IC設(shè)計和制造的頭號難題。

靜電,通常都是人為產(chǎn)生的,如生產(chǎn)、組裝、測試、存放、搬運等過程中都有可能使得靜電累積在人體、儀器或設(shè)備中,甚至元器件本身也會累積靜電,當(dāng)人們在不知情的情況下使這些帶電的物體接觸就會形成放電路徑,瞬間使得電子元件或系統(tǒng)遭到靜電放電的損壞(這就是為什么以前修電腦都必須要配戴靜電環(huán)托在工作桌上,防止人體的靜電損傷芯片),如同云層中儲存的電荷瞬間擊穿云層產(chǎn)生劇烈的閃電,會把大地劈開一樣,而且通常都是在雨天來臨之際,因為空氣濕度大易形成導(dǎo)電通到。

圖片

那么,如何防止靜電放電損傷呢?首先當(dāng)然改變壞境從源頭減少靜電(比如減少摩擦、少穿羊毛類毛衣、控制空氣溫濕度等),當(dāng)然這不是我們今天討論的重點。

我們今天要討論的時候如何在電路里面涉及保護電路,當(dāng)外界有靜電的時候我們的電子元器件或系統(tǒng)能夠自我保護避免被靜電損壞(其實就是安裝一個避雷針)。

這也是很多IC設(shè)計和制造業(yè)者的頭號難題,很多公司有專門設(shè)計ESD的團隊,今天我就和大家從最基本的理論講起逐步講解ESD保護的原理及注意點,你會發(fā)現(xiàn)前面講的PN結(jié)/二極管、三極管、MOS管、snap-back全都用上了。。。

以前的專題講解PN結(jié)二極管理論的時候,就講過二極管有一個特性:正向?qū)ǚ聪蚪刂?,而且反偏電壓繼續(xù)增加會發(fā)生雪崩擊穿而導(dǎo)通,我們稱之為鉗位二極管(Clamp)。

這正是我們設(shè)計靜電保護所需要的理論基礎(chǔ),我們就是利用這個反向截止特性讓這個旁路在正常工作時處于斷開狀態(tài),而外界有靜電的時候這個旁路二極管發(fā)生雪崩擊穿而形成旁路通路保護了內(nèi)部電路或者柵極(是不是類似家里水槽有個溢水口,防止水龍頭忘關(guān)了導(dǎo)致整個衛(wèi)生間水災(zāi))。

那么問題來了,這個擊穿了這個保護電路是不是就徹底死了?難道是一次性的?答案當(dāng)然不是。PN結(jié)的擊穿分兩種,分別是電擊穿和熱擊穿,電擊穿指的是雪崩擊穿(低濃度)和齊納擊穿(高濃度),而這個電擊穿主要是載流子碰撞電離產(chǎn)生新的電子-空穴對(electron-hole),所以它是可恢復(fù)的。但是熱擊穿是不可恢復(fù)的,因為熱量聚集導(dǎo)致硅(Si)被熔融燒毀了。所以我們需要控制在導(dǎo)通的瞬間控制電流,一般會在保護二極管再串聯(lián)一個高電阻,

另外,大家是不是可以舉一反三理解為什么ESD的區(qū)域是不能form Silicide的?還有給大家一個理論,ESD通常都是在芯片輸入端的Pad旁邊,不能在芯片里面,因為我們總是希望外界的靜電需要第一時間泄放掉吧,放在里面會有延遲的(關(guān)注我前面解剖的那個芯片PAD旁邊都有二極管。甚至有放兩級ESD的,達到雙重保護的目的。

圖片

在講ESD的原理和Process之前,我們先講下ESD的標(biāo)準以及測試方法,根據(jù)靜電的產(chǎn)生方式以及對電路的損傷模式不同通常分為四種測試方式:人體放電模式(HBM: Human-Body Model)、機器放電模式(Machine Model)、元件充電模式(CDM: Charge-Device Model)、電場感應(yīng)模式(FIM: Field-Induced Model),但是業(yè)界通常使用前兩種模式來測試(HBM, MM)。

1、人體放電模式(HBM):當(dāng)然就是人體摩擦產(chǎn)生了電荷突然碰到芯片釋放的電荷導(dǎo)致芯片燒毀擊穿,秋天和別人觸碰經(jīng)常觸電就是這個原因。業(yè)界對HBM的ESD標(biāo)準也有跡可循(MIL-STD-883C method 3015.7,等效人體電容為100pF,等效人體電阻為1.5Kohm),或者國際電子工業(yè)標(biāo)準(EIA/JESD22-A114-A)也有規(guī)定,看你要follow哪一份了。如果是MIL-STD-883C method 3015.7,它規(guī)定小于<2kV的則為Class-1,在2kV4kV的為class-2,4kV16kV的為class-3。

圖片

2、機器放電模式(MM):當(dāng)然就是機器(如robot)移動產(chǎn)生的靜電觸碰芯片時由pin腳釋放,次標(biāo)準為EIAJ-IC-121 method 20(或者標(biāo)準EIA/JESD22-A115-A),等效機器電阻為0 (因為金屬),電容依舊為100pF。由于機器是金屬且電阻為0,所以放電時間很短,幾乎是ms或者us之間。但是更重要的問題是,由于等效電阻為0,所以電流很大,所以即使是200V的MM放電也比2kV的HBM放電的危害大。而且機器本身由于有很多導(dǎo)線互相會產(chǎn)生耦合作用,所以電流會隨時間變化而干擾變化。

圖片

ESD的測試方法類似FAB里面的GOI測試,指定pin之后先給他一個ESD電壓,持續(xù)一段時間后,然后再回來測試電性看看是否損壞,沒問題再去加一個step的ESD電壓再持續(xù)一段時間,再測電性,如此反復(fù)直至擊穿,此時的擊穿電壓為ESD擊穿的臨界電壓(ESD failure threshold Voltage)。通常我們都是給電路打三次電壓(3 zaps),為了降低測試周期,通常起始電壓用標(biāo)準電壓的70% ESD threshold,每個step可以根據(jù)需要自己調(diào)整50V或者100V。

(1). Stress number = 3 Zaps. (5 Zaps, the worst case)
(2). Stress step ΔVESD = 50V(100V) for VZAP <=1000VΔVESD = 100V(250V, 500V) for VZAP > 1000V
(3). Starting VZAP = 70% of averaged ESD failure threshold (VESD)

另外,因為每個chip的pin腳很多,你是一個個pin測試還是組合pin測試,所以會分為幾種組合:I/O-pin測試(Input and Output pins)、pin-to-pin測試、Vdd-Vss測試(輸入端到輸出端)、Analog-pin。

  1. I/O pins:就是分別對input-pin和output-pin做ESD測試,而且電荷有正負之分,所以有四種組合:input+正電荷、input+負電荷、output+正電荷、output+負電荷。測試input時候,則output和其他pin全部浮接(floating),反之亦然。

圖片

  1. pin-to-pin測試: 靜電放電發(fā)生在pin-to-pin之間形成回路,但是如果要每每兩個腳測試組合太多,因為任何的I/O給電壓之后如果要對整個電路產(chǎn)生影響一定是先經(jīng)過VDD/Vss才能對整個電路供電,所以改良版則用某一I/O-pin加正或負的ESD電壓,其他所有I/O一起接地,但是輸入和輸出同時浮接(Floating)。

圖片

3、Vdd-Vss之間靜電放電:只需要把Vdd和Vss接起來,所有的I/O全部浮接(floating),這樣給靜電讓他穿過Vdd與Vss之間。

圖片

4、Analog-pin放電測試:因為模擬電路很多差分比對(Differential Pair)或者運算放大器(OP AMP)都是有兩個輸入端的,防止一個損壞導(dǎo)致差分比對或運算失效,所以需要單獨做ESD測試,當(dāng)然就是只針對這兩個pin,其他pin全部浮接(floating)。

圖片

好了,ESD的原理和測試部分就講到這里了,下面接著講Process和設(shè)計上的factor

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 電路
    +關(guān)注

    關(guān)注

    173

    文章

    6026

    瀏覽量

    175002
  • IC設(shè)計
    +關(guān)注

    關(guān)注

    38

    文章

    1358

    瀏覽量

    105722
  • 靜電放電
    +關(guān)注

    關(guān)注

    4

    文章

    301

    瀏覽量

    45205
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    ESD技術(shù)文檔:芯片級ESD與系統(tǒng)級ESD測試標(biāo)準介紹和差異分析

    ESD技術(shù)文檔:芯片級ESD與系統(tǒng)級ESD測試標(biāo)準介紹和差異分析
    的頭像 發(fā)表于 05-15 14:25 ?1309次閱讀
    <b class='flag-5'>ESD</b>技術(shù)文檔:芯片級<b class='flag-5'>ESD</b>與系統(tǒng)級<b class='flag-5'>ESD</b><b class='flag-5'>測試</b>標(biāo)準介紹和差異分析

    電源設(shè)計中的EMC、EMI、ESD概念簡述

    的開發(fā)人員共同提高EMC素質(zhì),才能設(shè)計出具有高性能 EMC的電子產(chǎn)品?! ∫话汶娮赢a(chǎn)品設(shè)計時不考慮EMC問題,就會導(dǎo)致EMC測試失敗,以致不能通過相關(guān)法規(guī)的認證。下圖概述了EMC、EMI、ESD評審
    發(fā)表于 01-19 09:32

    IDDR與ODDR的簡述

    IDDR與ODDR的簡述RGMII時序簡述千兆網(wǎng)輸入與輸出模塊的設(shè)計測試模塊的設(shè)計仿真測試結(jié)果總結(jié)
    發(fā)表于 01-22 06:09

    簡述LTE協(xié)議測試及解決方案

    簡述LTE協(xié)議測試及解決方案
    發(fā)表于 05-26 07:19

    ESD測試你做了嗎?

    ESD測試,即靜電放電測試。用戶做靜電測試前需要確認,做哪些ESD實驗?提供POD給實驗室確認是否有現(xiàn)成夾具,沒有的話要定制夾具。北軟
    發(fā)表于 11-24 10:48

    ESD模型和測試標(biāo)準

    ESD模型和測試標(biāo)準
    發(fā)表于 12-10 14:02 ?18次下載

    ESD槍波形測試方法

    CE標(biāo)志測試以滿足歐共體理事會指令89/336/EEC要求測試根據(jù)EN 61000-4-2。EN 61000-4-2是由CENELEC和他們使用IEC標(biāo)準IEC 61000-4-2作為ESD
    發(fā)表于 08-31 11:05 ?33次下載
    <b class='flag-5'>ESD</b>槍波形<b class='flag-5'>測試</b>方法

    ESD模擬測試的基礎(chǔ)知識

    EMC有很多測試項目,其中ESD模擬測試有一個很大的特殊性,就是這個測試除了固定的測試臺,其他所有的測試
    的頭像 發(fā)表于 06-26 16:25 ?1.2w次閱讀
    <b class='flag-5'>ESD</b>模擬<b class='flag-5'>測試</b>的基礎(chǔ)知識

    ESD耐性的測試方法耐性

    根據(jù)AEC-Q200-002,HBM的ESD測試流程如圖3所示,級分類如表1所示。根據(jù)圖3的流程進行測試,耐電壓的分級如表1所示進行分類。
    的頭像 發(fā)表于 07-01 15:33 ?4906次閱讀
    <b class='flag-5'>ESD</b>耐性的<b class='flag-5'>測試</b>方法耐性

    簡述ESD的原理和測試2

    先來談靜電放電(ESD: Electrostatic Discharge)是什么?這應(yīng)該是造成所有電子元器件或集成電路系統(tǒng)造成過度電應(yīng)力破壞的主要元兇。因為靜電通常瞬間電壓非常高(>幾千伏),所以這種損傷是毀滅性和永久性的,會造成電路直接燒毀。所以預(yù)防靜電損傷是所有IC設(shè)計和制造的頭號難題。
    的頭像 發(fā)表于 04-12 15:39 ?3523次閱讀
    <b class='flag-5'>簡述</b><b class='flag-5'>ESD</b>的原理和<b class='flag-5'>測試</b>2

    防靜電ESD測試過程展示

    點擊上方藍字關(guān)注我們防靜電ESD測試過程展示本期內(nèi)容為ESD測試過程,先來看一下規(guī)格書中有哪些參數(shù)VRWM和IT是固定的,可用作設(shè)置參考,所以我們要
    的頭像 發(fā)表于 09-30 17:18 ?2418次閱讀
    防靜電<b class='flag-5'>ESD</b><b class='flag-5'>測試</b>過程展示

    基于AFE79xx的JESD204C應(yīng)用簡述

    電子發(fā)燒友網(wǎng)站提供《基于AFE79xx的JESD204C應(yīng)用簡述.pdf》資料免費下載
    發(fā)表于 09-27 09:23 ?0次下載
    基于AFE79xx的J<b class='flag-5'>ESD</b>204C應(yīng)用<b class='flag-5'>簡述</b>

    ESD測試儀器的使用方法

    在現(xiàn)代電子制造領(lǐng)域,靜電放電(ESD)是一個不可忽視的問題。ESD可能導(dǎo)致設(shè)備性能下降、數(shù)據(jù)丟失甚至設(shè)備損壞。因此,對電子設(shè)備進行ESD測試是確保其在實際使用中能夠抵抗靜電干擾的重要環(huán)
    的頭像 發(fā)表于 11-14 11:10 ?1621次閱讀

    ESD器件的測試方法和標(biāo)準

    遭受ESD沖擊時不會損壞。 提高可靠性 :符合ESD標(biāo)準的器件可以提高整個系統(tǒng)的可靠性。 減少成本 :預(yù)防ESD損害可以減少維修和更換的成本。 滿足法規(guī)要求 :許多行業(yè)標(biāo)準和法規(guī)要求產(chǎn)品必須通過
    的頭像 發(fā)表于 11-14 11:18 ?4327次閱讀

    淺談靜電放電(ESD)測試

    方式引發(fā)。ESD的特點是電荷積累時間長、放電電壓高、涉及電量少、電流小且作用時間極短。 靜電測試ESD)有哪些方式 ESD(靜電放電)測試
    的頭像 發(fā)表于 03-17 14:57 ?1149次閱讀