99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

剖析LVDS高速ADC接口

jf_78858299 ? 來源:Hack電子 ? 作者:Hack電子 ? 2023-04-06 14:36 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

LVDS

即Low-Voltage Differential Signaling。FPGA的selecteIO非常強(qiáng)大,支持各種IO接口標(biāo)準(zhǔn),電壓電流都可以配置。其接口速率可以達(dá)到幾百M(fèi)甚至上千M。使用lvds來接收高速ADC產(chǎn)生的數(shù)據(jù)會(huì)很方便。像ISERDES,IDDR,IDELAY,OSERDES,ODDR這種資源在FPGA的IOB中多得是(每個(gè)IO都對(duì)應(yīng)有,最后具體介紹),根本不擔(dān)心使用。最近剛在項(xiàng)目中用到,提供一個(gè)思路,具體的器件使用參考FPGA手冊(cè)。

使用的AD芯片是ADI的AD9653,125M16bit高精度高速ADC,用到的采樣速率是80M。其SPI配置會(huì)單獨(dú)開一篇來講,SPI配置里面有個(gè)大坑,本來以為調(diào)好了的,后來又發(fā)現(xiàn)了問題,調(diào)了三天才定位到問題在哪,這就是硬件的魅力(坑爹)所在了吧。這里主要介紹FPGA的接收部分。

接收ADC數(shù)據(jù)的時(shí)序圖,

圖片

有幾點(diǎn)需要注意:

0 , 可以看出分成三種信號(hào),數(shù)據(jù)采樣時(shí)鐘DCLK,幀同步信號(hào)FCLK,和輸入數(shù)據(jù)DATA

1,輸入數(shù)據(jù)采樣時(shí)鐘默認(rèn)是已經(jīng)對(duì)齊了輸入數(shù)據(jù)的中點(diǎn),但幀時(shí)鐘是和數(shù)據(jù)字節(jié)邊緣對(duì)齊的。

2,使用Iserdes接收數(shù)據(jù),Idelay調(diào)整時(shí)鐘延遲。

1,對(duì)數(shù)據(jù)采樣時(shí)鐘的處理如下

通過控制延時(shí),使得CLK和經(jīng)過IBUFDS的BitClk對(duì)齊,從而消除IBUFIO和BUFR還有net的延時(shí)。這樣所有的輸入信號(hào)都只經(jīng)過了一個(gè)IBUFDS,延時(shí)相等。對(duì)Idelay的控制,可以手動(dòng)調(diào)節(jié),也可以用自動(dòng)算法。(參考xapp524)

圖片

圖片

圖片

圖片

圖片

1.1手動(dòng)調(diào)節(jié)對(duì)齊

首先來看看手動(dòng)調(diào)節(jié)算法,用vivado的vio可以很方便的輸入輸出,可手動(dòng)在線修改觀察現(xiàn)象,對(duì)后面的自動(dòng)訓(xùn)練算法也有一定的啟發(fā)作用。

默認(rèn)R_delay_cnt=0時(shí),可以看到輸入的正弦波形很亂

圖片

圖片

慢慢的增加R_delay_cnt,當(dāng)R_delay_cnt=12時(shí),開始出現(xiàn)穩(wěn)定的正弦波,實(shí)驗(yàn)發(fā)現(xiàn)R_delay_cnt=14,15,16時(shí)恰好采到時(shí)鐘的邊緣,也就是跟輸入的原始時(shí)鐘對(duì)齊了,可以看到采到邊緣是allign_word一直在跳變,有的是0,有的是1。一直到R_delay_cnt=18,正弦波都很穩(wěn)定。有效窗口可以準(zhǔn)確計(jì)算出來,200M的Idelay參考時(shí)鐘,78ps/tap。7tap*78ps=546ps。說明數(shù)據(jù)的有效窗口很小,畢竟是320M的DDR,半個(gè)周期都才1.56ns.

圖片

圖片

圖片

圖片

最后取R_delay_cnt=15,可以在代碼里面寫死。

1.2自動(dòng)訓(xùn)練算法

既然有了手動(dòng)調(diào)節(jié)的算法,為什么還要用自動(dòng)訓(xùn)練對(duì)齊的算法呢?在高低溫測(cè)試的時(shí)候,器件的延遲會(huì)受溫度的影響發(fā)生變化,特別是在時(shí)鐘頻率很高,數(shù)據(jù)有效窗口很小的時(shí)候,這時(shí)候就需要能夠動(dòng)態(tài)的改變R_delay_cnt的值去自適應(yīng)delay的變化,增加了魯棒性。

有了上面的手動(dòng)調(diào)節(jié)算法,自動(dòng)訓(xùn)練的思路也很簡(jiǎn)單了。上電復(fù)位后R_delay_cnt一直自加,記下最后一個(gè)全0和第一個(gè)全1的值,取中點(diǎn)。這里只考慮了一種情況,還可能是從全1到全0的情況。代碼如下

圖片

圖片

圖片

2,對(duì)幀同步信號(hào)和數(shù)據(jù)的處理

用上面產(chǎn)生的數(shù)據(jù)采樣時(shí)鐘同時(shí)去采樣FCLK和DATA,使用Iserdes可以1:8進(jìn)行串并轉(zhuǎn)換。但是我們不知道字節(jié)的邊界在哪里,所以要使用一個(gè)bit_slip對(duì)串轉(zhuǎn)并的結(jié)果進(jìn)行移位,移位的同時(shí)檢測(cè)FCLK轉(zhuǎn)換的輸出,當(dāng)輸出是8’b11110000的時(shí)候就停止移位。

圖片

圖片

圖片

圖片

圖片

圖片

圖片

當(dāng)數(shù)據(jù)率不是很高的IDDR數(shù)據(jù),使用DDR替代Iserdes接收。IDDR和Iserdes使用的資源相同(待驗(yàn)證)

圖片

HR Bank真實(shí)的器件如下,一對(duì)IOB,可單獨(dú)使用,可差分使用。后面的資源從上到下依次是ISERDES(ILOGIC),IDELAY,OLOGIC(OSERDES),ILOGIC,IDELAY,OLOGIC。(ILOGIC可作為IDDR,OLOGIC可作為ODDR)。左上角的是一個(gè)clock region(如X0Y2)的中間分布的四個(gè)BUFIO和BUGR(局部時(shí)鐘驅(qū)動(dòng),局部時(shí)鐘分頻,二者延時(shí)相等)。后面是一個(gè)IDELAYCTRL。

圖片

下面分別詳細(xì)介紹:

IDEALY,

經(jīng)過IDELAY必須要經(jīng)過ISERDES,可直通。

ISERDES,

ISERDES和ILOGIC使用相同的資源,可互換

ILOGIC,

圖片

圖片

OSERDES,和OLOGIC使用相同的資源,可互換

功能描述

? Edge triggered D type flip-flop(FF)

? DDR mode (SAME_EDGE or OPPOSITE_EDGE)

? Level sensitive latch(Latch)

? Asynchronous/combinatorial(直通)

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 芯片
    +關(guān)注

    關(guān)注

    460

    文章

    52520

    瀏覽量

    441051
  • adc
    adc
    +關(guān)注

    關(guān)注

    99

    文章

    6709

    瀏覽量

    549245
  • AD
    AD
    +關(guān)注

    關(guān)注

    28

    文章

    873

    瀏覽量

    151873
  • SPI
    SPI
    +關(guān)注

    關(guān)注

    17

    文章

    1804

    瀏覽量

    96011
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    FPGA與高速ADC接口簡(jiǎn)介

    本文介紹FPGA與高速ADC接口方式和標(biāo)準(zhǔn)以及JESD204與FPGA高速串行接口。
    的頭像 發(fā)表于 06-12 14:18 ?1709次閱讀
    FPGA與<b class='flag-5'>高速</b><b class='flag-5'>ADC</b><b class='flag-5'>接口</b>簡(jiǎn)介

    Altera FPGA與高速ADS4249和DAC3482的LVDS接口設(shè)計(jì)

    引言: 本文以TI的ADS4249(ADC)和DAC3482(DAC)之間的接口為例,介紹Altera FPGA與ADC/DAC之間的DDR LVDS
    的頭像 發(fā)表于 06-19 10:05 ?1460次閱讀
    Altera FPGA與<b class='flag-5'>高速</b>ADS4249和DAC3482的<b class='flag-5'>LVDS</b><b class='flag-5'>接口</b>設(shè)計(jì)

    請(qǐng)問Spartan 6 LVDS和DDR接口哪個(gè)最合適?

    大家好,我開發(fā)了DDR2內(nèi)存和高速ADC 500Mpbs(2 ADC)到Spartan6 LX25器件。我想知道銀行分配的最佳選擇,因?yàn)?b class='flag-5'>接口都是高速
    發(fā)表于 07-12 06:30

    如何將Virtex-5與具有LVDS DDR信號(hào)的并行高速ADC連接

    嗨,關(guān)于Virtex-5與具有LVDS DDR信令的并行高速ADC接口的任何應(yīng)用說明。我擔(dān)心數(shù)據(jù)偏斜,因此需要靜態(tài)和動(dòng)態(tài)相位對(duì)齊。最接近的appnote是xapp860,但它不使用并行
    發(fā)表于 06-19 06:48

    如何將高速ADC與串行LVDS輸出連接到virtex 7 fpga?

    親愛的大家,我希望將高速ADC與串行LVDS輸出連接到virtex 7 fpga。我使用的ADC評(píng)估板是AD9635_125EBZ。我想知道如何將串行
    發(fā)表于 07-26 18:27

    基于FPGA的LVDS接口應(yīng)用

    介紹了LVDS技術(shù)的原理,對(duì)LVDS接口高速數(shù)據(jù)傳輸系統(tǒng)中的應(yīng)用做了簡(jiǎn)要的分析,著重介紹了基于FPGA的LVDS_TX模塊的應(yīng)用,并通過其
    發(fā)表于 01-11 10:46 ?101次下載
    基于FPGA的<b class='flag-5'>LVDS</b><b class='flag-5'>接口</b>應(yīng)用

    基于LVDS的超高速ADC數(shù)據(jù)接收設(shè)計(jì)

    高速ADC通常采用LVDS電平傳輸數(shù)據(jù),高采樣率使輸出數(shù)據(jù)速率很高,達(dá)到百兆至吉赫茲量級(jí),如何正確接收高速LVDS數(shù)據(jù)成為一個(gè)難點(diǎn)。本文以
    發(fā)表于 11-17 10:40 ?8148次閱讀

    LVDS高速ADC接口_Xilinx FPGA實(shí)現(xiàn)

    。使用lvds來接收高速ADC產(chǎn)生的數(shù)據(jù)會(huì)很方便。像ISERDES,IDDR,IDELAY,OSERDES,ODDR這種資源在FPGA的IOB中多得是(每個(gè)IO都對(duì)應(yīng)有,最后具體介紹),根本不擔(dān)心使用。
    的頭像 發(fā)表于 06-30 10:23 ?2.5w次閱讀
    <b class='flag-5'>LVDS</b><b class='flag-5'>高速</b><b class='flag-5'>ADC</b><b class='flag-5'>接口</b>_Xilinx FPGA實(shí)現(xiàn)

    淺談LVDS和PCI接口高速圖像傳輸系統(tǒng)設(shè)計(jì)

    針對(duì)數(shù)字圖像處理與傳輸領(lǐng)域數(shù)據(jù)量大而傳統(tǒng)接口無法滿足其高速率傳輸要求的現(xiàn)狀,提出了一種基于LVDS和PCI接口
    的頭像 發(fā)表于 05-05 17:13 ?5494次閱讀
    淺談<b class='flag-5'>LVDS</b>和PCI<b class='flag-5'>接口</b>的<b class='flag-5'>高速</b>圖像傳輸系統(tǒng)設(shè)計(jì)

    具有LVDS輸出的LTM9011 ADC的AN147-Altera Stratix IV FPGA接口

    具有LVDS輸出的LTM9011 ADC的AN147-Altera Stratix IV FPGA接口
    發(fā)表于 05-09 21:19 ?15次下載
    具有<b class='flag-5'>LVDS</b>輸出的LTM9011 <b class='flag-5'>ADC</b>的AN147-Altera Stratix IV FPGA<b class='flag-5'>接口</b>

    基于LVDS和PCI接口高速圖像傳輸系統(tǒng)設(shè)計(jì)

    電子發(fā)燒友網(wǎng)站提供《基于LVDS和PCI接口高速圖像傳輸系統(tǒng)設(shè)計(jì).doc》資料免費(fèi)下載
    發(fā)表于 11-03 14:17 ?2次下載
    基于<b class='flag-5'>LVDS</b>和PCI<b class='flag-5'>接口</b>的<b class='flag-5'>高速</b>圖像傳輸系統(tǒng)設(shè)計(jì)

    基于LVDS和PCI接口高速圖像傳輸系統(tǒng)設(shè)計(jì)

    電子發(fā)燒友網(wǎng)站提供《基于LVDS和PCI接口高速圖像傳輸系統(tǒng)設(shè)計(jì).pdf》資料免費(fèi)下載
    發(fā)表于 11-03 14:18 ?0次下載
    基于<b class='flag-5'>LVDS</b>和PCI<b class='flag-5'>接口</b>的<b class='flag-5'>高速</b>圖像傳輸系統(tǒng)設(shè)計(jì)

    高速論壇講座回放|?LVDS接口舊話新說&amp;誤碼判定的邏輯

    點(diǎn)擊上方 “泰克科技” 關(guān)注我們! 2023高速接口發(fā)展 與技術(shù)論壇 LVDS是從上個(gè)世紀(jì)九十年代就開始發(fā)展起來的一種標(biāo)準(zhǔn)接口,雖然過去了二十多年的時(shí)間,但
    的頭像 發(fā)表于 12-04 12:10 ?837次閱讀
    <b class='flag-5'>高速</b>論壇講座回放|?<b class='flag-5'>LVDS</b><b class='flag-5'>接口</b>舊話新說&amp;誤碼判定的邏輯

    LVDS接口有哪些分類

    低電壓差分信號(hào)傳輸技術(shù),廣泛應(yīng)用于高速數(shù)據(jù)傳輸領(lǐng)域,如液晶顯示器、嵌入式系統(tǒng)、網(wǎng)絡(luò)通信等。LVDS接口具有低功耗、低噪聲、高帶寬等特點(diǎn),能夠滿足高速數(shù)據(jù)傳輸?shù)男枨?。根?jù)傳輸速率、電氣特
    的頭像 發(fā)表于 01-18 11:20 ?2732次閱讀

    高速ADC與FPGA的LVDS數(shù)據(jù)接口中避免時(shí)序誤差的設(shè)計(jì)考慮

    電子發(fā)燒友網(wǎng)站提供《高速ADC與FPGA的LVDS數(shù)據(jù)接口中避免時(shí)序誤差的設(shè)計(jì)考慮.pdf》資料免費(fèi)下載
    發(fā)表于 10-15 09:50 ?6次下載
    <b class='flag-5'>高速</b><b class='flag-5'>ADC</b>與FPGA的<b class='flag-5'>LVDS</b>數(shù)據(jù)<b class='flag-5'>接口</b>中避免時(shí)序誤差的設(shè)計(jì)考慮