99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內不再提示

一文詳解鎖相環(huán)位同步

杜勇FPGA ? 來源:杜勇FPGA ? 2023-03-06 15:37 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

1 運行平臺

硬件:CRD500數字信號處理板

系統(tǒng):win7/64;win7/32;win10/64

軟件:Quartus/ModelSimSE/Verilog/Matlab

2 主要功能及性能指標

3.2.1主要功能

1)產生基帶原始數據

2)位同步信號提取

3.2.2主要性能指標

1) 發(fā)送端

系統(tǒng)時鐘:50MHz

基帶數據碼率:1.5625Mbps

數據內容:“11111010”循環(huán)碼

2) 接收端

系統(tǒng)時鐘:50MHz

同步方式:超前-滯后型鎖相環(huán)位同步

同步精度:1/8 碼元寬度

3 程序結構框圖說明

4e9d65a6-bbd5-11ed-bfe3-dac502259ad0.png

鎖相環(huán)位同步電路系統(tǒng)主要由基帶數據生成模塊(pcm.v)、位同步模塊(BitSync.v)組成。

基帶數據生成模塊生成的原始數據(1.5625Mbps)送至開發(fā)板上擴展口的第9腳,經短接線由第10腳送回FPGA芯片;位同步模塊從接收到的原始數據中采用鎖相環(huán)法提取位同步信號,提取出的位同步信號由擴展口的第11腳輸出。為真實的驗證位同步通信功能,發(fā)送端(pcm.v)的時鐘由CRD500開發(fā)板上的X1晶振驅動,接收端(BitSync.v)的時鐘由X2晶振驅動。

位同步電路的結構框圖如圖2所示。

4ebacbdc-bbd5-11ed-bfe3-dac502259ad0.png

實例采用超前-滯后型鎖相環(huán)位同步電路實現位同步的提取功能,電路主要由鑒相模塊(differpd.v)、雙相時鐘模塊(clktrans.v)、單穩(wěn)觸發(fā)器模塊(monostable.v)和控制分頻模塊(controldivfreq.v)組成。





審核編輯:劉清

聲明:本文內容及配圖由入駐作者撰寫或者入駐合作網站授權轉載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網立場。文章及其配圖僅供工程師學習之用,如有內容侵權或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 鎖相環(huán)

    關注

    35

    文章

    598

    瀏覽量

    89617
  • 數字信號處理

    關注

    16

    文章

    567

    瀏覽量

    46736
  • 同步電路
    +關注

    關注

    1

    文章

    60

    瀏覽量

    13536
  • FPGA芯片
    +關注

    關注

    3

    文章

    248

    瀏覽量

    40344

原文標題:鎖相環(huán)位同步(Quartus/Verilog/CRD500)

文章出處:【微信號:杜勇FPGA,微信公眾號:杜勇FPGA】歡迎添加關注!文章轉載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    鎖相環(huán)電路

    鎖相環(huán)電路 鎖相環(huán)
    發(fā)表于 09-25 14:28 ?7527次閱讀
    <b class='flag-5'>鎖相環(huán)</b>電路

    什么是鎖相環(huán) 鎖相環(huán)的組成 鎖相環(huán)選型原則有哪些呢?

    大家都知道鎖相環(huán)很重要,它是基石,鎖相環(huán)決定了收發(fā)系統(tǒng)的基礎指標,那么如此重要的鎖相環(huán)選型原則有哪些呢?
    的頭像 發(fā)表于 08-01 09:37 ?6476次閱讀
    什么是<b class='flag-5'>鎖相環(huán)</b> <b class='flag-5'>鎖相環(huán)</b>的組成 <b class='flag-5'>鎖相環(huán)</b>選型原則有哪些呢?

    鎖相環(huán)同步提取電路的設計方案

    種基于FPGA的鎖相環(huán)同步提取電路的設計方案。
    發(fā)表于 04-29 06:52

    LabVIEW鎖相環(huán)(PLL)

    LabVIEW鎖相環(huán)(PLL) 鎖相環(huán)種反饋電路,其作用是使得電路上的時鐘和某外部時鐘的相位同步。PLL通過比較外部信號的相位和由壓控
    發(fā)表于 05-31 19:58

    鎖相環(huán)原理

    鎖相環(huán)原理 鎖相環(huán)路是種反饋電路,鎖相環(huán)的英文全稱是Phase-Locked Loop,簡稱PLL。其作用是使得電路上的時鐘和某外部時
    發(fā)表于 08-21 14:46 ?5364次閱讀

    模擬鎖相環(huán)與載波同步實驗

    實驗 模擬鎖相環(huán)與載波同步 、?實驗目的 ??? 1. 掌握模擬鎖相環(huán)的工作原理,以及環(huán)路的鎖定狀
    發(fā)表于 04-01 08:57 ?9331次閱讀
    模擬<b class='flag-5'>鎖相環(huán)</b>與載波<b class='flag-5'>同步</b>實驗

    實驗 數字鎖相環(huán)同步

    實驗五? 數字鎖相環(huán)同步 、?實驗目的 ??? 1. 掌握數字鎖相環(huán)工作原理以及觸發(fā)式數字鎖
    發(fā)表于 04-01 09:27 ?6007次閱讀
    實驗 數字<b class='flag-5'>鎖相環(huán)</b>與<b class='flag-5'>位</b><b class='flag-5'>同步</b>

    基于FPGA的鎖相環(huán)同步提取電路

      基于fpga的鎖相環(huán)同步提取電路   該電路如圖所示,它由雙相高頻時鐘
    發(fā)表于 10-08 12:00 ?1655次閱讀
    基于FPGA的<b class='flag-5'>鎖相環(huán)</b><b class='flag-5'>位</b><b class='flag-5'>同步</b>提取電路

    鎖相環(huán)

    鎖相環(huán)英文為PLL,即PLL鎖相環(huán)。可以分為模擬鎖相環(huán)和數字鎖相環(huán)。兩種分類的鎖相環(huán)原理有較大區(qū)別,通過不同的
    發(fā)表于 10-26 12:40
    <b class='flag-5'>鎖相環(huán)</b>

    鎖相環(huán)電路

    有關鎖相環(huán)的部分資料,對制作鎖相環(huán)定的幫助。
    發(fā)表于 10-29 14:16 ?70次下載

    詳解FPGA數字鎖相環(huán)平臺

    、設計目標 基于鎖相環(huán)的理論,以載波恢復環(huán)為依托搭建數字鎖相環(huán)平臺,并在FPGA中實現鎖相環(huán)的基本功能。 在FPGA中實現
    發(fā)表于 10-16 11:36 ?19次下載
    <b class='flag-5'>詳解</b>FPGA數字<b class='flag-5'>鎖相環(huán)</b>平臺

    解鎖相環(huán)(PLL)瞬態(tài)響應 如何優(yōu)化鎖相環(huán)(PLL)的瞬態(tài)響應?

    解鎖相環(huán)(PLL)瞬態(tài)響應 如何優(yōu)化鎖相環(huán)(PLL)的瞬態(tài)響應? 鎖相環(huán)(PLL)是種廣泛應用于數字通信、計算機網絡、無線傳輸等領域的重要電路。PLL主要用于時鐘恢復、頻率合成、時
    的頭像 發(fā)表于 10-23 10:10 ?2602次閱讀

    鎖相環(huán)同步帶與捕獲帶有區(qū)別嗎?

    鎖相環(huán)同步帶與捕獲帶有區(qū)別嗎? 鎖相環(huán)(簡稱PLL)同步帶和捕獲帶是鎖相環(huán)中兩個重要的工作模式,它們在功能和應用上存在
    的頭像 發(fā)表于 01-31 11:31 ?2176次閱讀

    數字鎖相環(huán)提取同步信號的原理

    數字鎖相環(huán)(DPLL)提取同步信號的原理主要基于相位反饋控制系統(tǒng),通過不斷調整接收端時鐘信號的相位,使之與發(fā)送端時鐘信號的相位保持致,從而實現
    的頭像 發(fā)表于 10-01 15:38 ?1767次閱讀

    數字鎖相環(huán)提取同步信號怎么設置

    數字鎖相環(huán)(DPLL)提取同步信號的設置涉及多個關鍵步驟和組件的配置。以下是個概括性的設置流程,以及各個步驟中需要注意的關鍵點:
    的頭像 發(fā)表于 10-01 15:41 ?1132次閱讀