99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

什么是外設(shè)時鐘根配置

汽車電子技術(shù) ? 來源:程序猿搬磚 ? 作者:壞人 ? 2023-03-02 16:22 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

外設(shè)需要工作也需要時鐘驅(qū)動,通過多路選擇器以及對應(yīng)的寄存器配置初始化最適合的外設(shè)頻率可以讓外設(shè)更高頻的工作。

圖片

從上面截圖以及紅框中可以看到,外設(shè)時鐘根PERCLK_CLK_ROOTIPG_CLK_ROOT為大多數(shù)常用的外設(shè)提供時鐘,初始化這兩個時鐘根需要先對AHB_CLK_ROOT進(jìn)行初始化

初始化AHB_CLK_ROOT

AHB_CLK_ROOT的時鐘來源在CBCDR[PERIPH_CLK_SEL]處有一個多路選擇器

圖片

從上面這個圖可以看出AHB_CLK_ROOT最大支持的頻率是132MHz,如果在CBCDR[PERIPH_CLK_SEL]這個多路選擇器這里選擇了上路,那它的時鐘來源最大的頻率是PLL3_480,通過CBCDR[PERIPH_CLK2_RODF]分頻后最大只能到120(此時分頻器的值是4,如果是3的話160則超過了最大值),因?yàn)?code>AHB_CLK_ROOT限制最大是132。因此CBCDR[PERIPH_CLK_SEL]這個多路選擇器,選擇下路, 同時在CBCMR[PRE_PERIPH_CLK_SEL]時選擇PLL2PFD2時鐘源,它的時鐘頻率是396MHz,最終達(dá)到AHB_CLK_ROOT時經(jīng)過CBCDR[AHB_PODF]分頻器處理剛好得到132MHz的頻率。

/// 配置外接設(shè)備的時鐘頻率
    /// CBCMR[PRE_PERIPH_CLK_SEL]選擇PLL2->PFD2
    /// 先將19-18兩個bit位清0
    /// 再將19-18兩個bit位的數(shù)據(jù)寫成1,選擇PFD2
    CCM->CBCMR &= ~(3 << 18);
    CCM->CBCMR |= (1 << 18);
    /// CBCDR[PERIPH_CLK_SEL]多路選擇器選擇下路
    CCM->CBCDR &= ~(1 << 25);
    /// 讀取第5個bit位(PERIPH_CLK_ SEL_BUSY),如果是1指示正忙于握手,如果是0表示握手完成
    while ((CCM->CDHIPR >> 5) & 0x1);

/* 修改 AHB_PODF 位的時候需要先禁止 AHB_CLK_ROOT 的輸出,但是
 * 我沒有找到關(guān)閉 AHB_CLK_ROOT 輸出的的寄存器,所以就沒法設(shè)置。
 * 下面設(shè)置 AHB_PODF 的代碼僅供學(xué)習(xí)參考不能直接拿來使用!!
 * 內(nèi)部 boot rom 將 AHB_PODF 設(shè)置為了 3 分頻,即使我們不設(shè)置 AHB_PODF, * AHB_ROOT_CLK 也依舊等于 396/3=132Mhz。
 */
#if 0
    /// 將CBCDR[AHB_PODF]的12-10三個bit位清0
    CCM->CBCDR &= ~(7 << 10);
    /// 將CBCDR[AHB_PODF]的值設(shè)置成3,即3分頻
    CCM->CBCDR | (2 << 10);
    /// 等待忙位檢測通過
    while ((CCM->CDHIPR >> 1) & 0x1);
#endif

初始化IPG_CLK_ROOT

IPG_CLK_ROOT的頻率最大值是66MHz,從AHB_CLK_ROOT過來的頻率是132MHz,所以這里只需要將CBCDR[IPG_PODF]分頻器的值設(shè)置成除2即可。

/// 將9-8兩個bit位的數(shù)據(jù)清0
CCM->CBCDR &= ~(3 << 8);
/// 設(shè)置成2分頻
CCM->CBCDR |= (1 << 8);

初始化PERCLK_CLK_ROOT

PERCLK_CLK_ROOT的頻率最大值是66MHz,在CBCDR[IPG_PODF]分頻器的作用下它的頻率已經(jīng)是66MHz了,所以此時只需要將CSCMR1[PERCLK_CLK_SEL]多路選擇器選擇到IPG_CLK_ROOT,將PERCLK_PODF分頻器的值設(shè)置成1分頻即可。

/// CSCMR1[PERCLK_CLK_SEL]選擇ipg clk root
CCM->CSCMR1 &= ~(1 << 6);
/// 將5-0 6個bit位清0,設(shè)置成1分頻,此時已經(jīng)是1分頻了
CCM->CSCMR1 &= ~(0x3F << 0);

以上都初始化完成后IPG_CLK_ROOTPERCLK_CLK_ROOT兩個時鐘根的頻率就工作在子66MHz,最大的發(fā)揮了SOC的性能,這兩個時鐘根也是大部分外設(shè)的時鐘源。

特別說明

修改 AHB_PODF 位的時候需要先禁止 AHB_CLK_ROOT 的輸出,但是

  • 我沒有找到關(guān)閉 AHB_CLK_ROOT 輸出的的寄存器,所以就沒法設(shè)置。
  • 下面設(shè)置 AHB_PODF 的代碼僅供學(xué)習(xí)參考不能直接拿來使用!!
  • 內(nèi)部 boot rom 將 AHB_PODF 設(shè)置為了 3 分頻,即使我們不設(shè)置 AHB_PODF, * AHB_ROOT_CLK 也依舊等于 396/3=132Mhz。# 外設(shè)時鐘根配置
聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報(bào)投訴
  • 時鐘
    +關(guān)注

    關(guān)注

    11

    文章

    1893

    瀏覽量

    133053
  • 外設(shè)
    +關(guān)注

    關(guān)注

    0

    文章

    42

    瀏覽量

    11897
  • 多路選擇器
    +關(guān)注

    關(guān)注

    1

    文章

    22

    瀏覽量

    6701
收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    STM32為什么要先開啟外設(shè)時鐘

    相信很多朋友都曾遇到過這種坑,我最初學(xué)習(xí)STM32的時候同樣也遇到過。下面,我就來說說為什么我們要先開啟STM32外設(shè)模塊時鐘,再對其外設(shè)模塊初始化配置?
    的頭像 發(fā)表于 10-20 14:10 ?5010次閱讀
    STM32為什么要先開啟<b class='flag-5'>外設(shè)</b><b class='flag-5'>時鐘</b>?

    STM32基于標(biāo)準(zhǔn)外設(shè)庫的外部中斷配置

    本文介紹了STM32基于標(biāo)準(zhǔn)外設(shè)庫的外部中斷配置,以及基于參考手冊如何更加寄存器配置外部中斷
    的頭像 發(fā)表于 11-02 14:13 ?2886次閱讀
    STM32基于標(biāo)準(zhǔn)<b class='flag-5'>外設(shè)</b>庫的外部中斷<b class='flag-5'>配置</b>

    STM32L552系統(tǒng)時鐘外設(shè)時鐘配置錯誤導(dǎo)致系統(tǒng)不穩(wěn)定的原因?怎么解決?

    系統(tǒng)時鐘外設(shè)時鐘配置錯誤導(dǎo)致系統(tǒng)不穩(wěn)定
    發(fā)表于 03-20 07:59

    PWM對應(yīng)的外設(shè)時鐘

    1. 時鐘配置時鐘樹上面,PWM對應(yīng)的外設(shè)時鐘為APB1 Timer Clock, 48MHz.2. PWM通道的
    發(fā)表于 08-06 09:08

    系統(tǒng)時鐘的相關(guān)配置

    時鐘配置概述時鐘概述經(jīng)過前文對GPIO、USART外設(shè)的初步學(xué)習(xí),發(fā)現(xiàn)有兩個基本知識需要補(bǔ)充學(xué)習(xí),一個是系統(tǒng)時鐘的相關(guān)
    發(fā)表于 08-12 06:57

    時鐘配置

    時鐘樹見最后(stm32F407VGET6)1、首先需要明確的一點(diǎn)是時鐘配置時鐘、外設(shè)對應(yīng)時鐘
    發(fā)表于 08-12 06:36

    淺析STM32F105RBT6使用外部晶振8M時配置外設(shè)時鐘

    STM32F105RBT6使用外部晶振8M時配置外設(shè)時鐘
    發(fā)表于 08-18 07:51

    STM32F105RBT6是如何使用外部晶振8M去配置外設(shè)時鐘

    STM32F105RBT6是如何使用外部晶振8M去配置外設(shè)時鐘的?有哪些操作步驟呢?
    發(fā)表于 11-22 06:02

    時鐘樹常見配置

    時鐘樹常見配置時鐘用途總線時鐘和圖中被大括號標(biāo)出的時鐘都可以作為相應(yīng)外設(shè)
    發(fā)表于 01-20 08:02

    為什么那么多外設(shè)選擇內(nèi)部48Mhz RC時鐘作為root?

    時鐘、MIPI_REF 時鐘等。2、為什么不選用精密的外部振蕩器24Mhz時鐘?主要優(yōu)點(diǎn)和缺點(diǎn)是什么?3.如果我要
    發(fā)表于 03-21 07:16

    基于STM32時鐘系統(tǒng)的開發(fā)及配置

    研究過時鐘來源,再來研究時鐘的去向,MCU自身要能正常運(yùn)作,即需要一個時鐘,這個時鐘既是系統(tǒng)時鐘(SYSCLK),而基本上所有
    發(fā)表于 10-19 15:55 ?2484次閱讀
    基于STM32<b class='flag-5'>時鐘</b>系統(tǒng)的開發(fā)及<b class='flag-5'>配置</b>

    STM32的時鐘配置——時鐘樹解析

    STM32為什么要有復(fù)雜的時鐘系統(tǒng)首先STM32 本身非常復(fù)雜,外設(shè)非常的多,但是并不是所有外設(shè)都需要系統(tǒng)時鐘這么高的頻率,比如看門狗以及 RTC 只需要幾十 k 的
    發(fā)表于 11-23 18:21 ?8次下載
    STM32的<b class='flag-5'>時鐘</b><b class='flag-5'>配置</b>——<b class='flag-5'>時鐘</b>樹解析

    基本時鐘配置

    DCO頻率配置 MCLK,SMCLK時鐘源選擇,分頻配置 時鐘信號選擇
    發(fā)表于 11-25 09:36 ?40次下載
    基本<b class='flag-5'>時鐘</b><b class='flag-5'>配置</b>

    STM32F4時鐘配置的操作步驟

    本文將介紹STM32F4時鐘配置的操作步驟、并對比時鐘配置前后LED外設(shè)閃爍的快慢以及對應(yīng)代碼的講解。
    的頭像 發(fā)表于 04-21 11:29 ?4544次閱讀
    STM32F4<b class='flag-5'>時鐘</b><b class='flag-5'>配置</b>的操作步驟

    STM32失能時鐘和復(fù)位外設(shè)的區(qū)別

    STM32失能時鐘和復(fù)位外設(shè)的區(qū)別
    的頭像 發(fā)表于 10-17 11:48 ?1191次閱讀
    STM32失能<b class='flag-5'>時鐘</b>和復(fù)位<b class='flag-5'>外設(shè)</b>的區(qū)別