99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

PCIe 5.0設(shè)計(jì)面臨的挑戰(zhàn)以及仿真案例

信號完整性 ? 來源:信號完整性 ? 作者:信號完整性 ? 2023-02-03 10:16 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

本文主要給大家分享一下PCIe5.0的發(fā)展歷程、以及在設(shè)計(jì)、仿真中一些挑戰(zhàn)和如何進(jìn)行仿真。--蔣修國

1、PCIE 發(fā)展歷程及PCIE 5.0的發(fā)布

作為PC系統(tǒng)中最重要的總線, PCI Express由Intel于2001年提出,用于替代PCI總線,以滿足更高的帶寬和吞吐量需求。

11e140ec-a33e-11ed-bfe3-dac502259ad0.png

由上面的圖表可以看到,為了滿足日益增長的信息傳遞速率,每一代PCIE標(biāo)準(zhǔn)在速度上都幾乎是成倍增長。

目前,由于 PCIE 4.0擁有相較于前代PCIE 3.0兩倍的16GT/s傳輸速率,其被廣泛應(yīng)用于超算,企業(yè)級高速存儲,網(wǎng)絡(luò)設(shè)備等產(chǎn)品中。而去年年中,AMD發(fā)布了支持PCIE4.0的7nm銳龍3000系列處理器,正式將PCIE4.0帶入了消費(fèi)級平臺。

隨著人工智能技術(shù)的飛速發(fā)展,對運(yùn)算能力的需求不斷提升,高速總線也面臨著更大的挑戰(zhàn)。因此,在PCIE 4.0發(fā)布僅僅兩年后,PCI-SIG便于2019年5月發(fā)布了PCIE 5.0規(guī)范。相比較之前PCIE 4.0的16GT/s,PCIE5.0 將信號速率翻倍到了32GT/s,x16雙工帶寬更是接近128GB/s。極高的信號速率,使得PCIE5.0能夠更好的支持對吞吐量要求高的高性能設(shè)備,如用于AIGPU,網(wǎng)絡(luò)設(shè)備等等。

2019年底,Intel便出貨了支持PCIE 5.0的Agilex FPGA,也拉開了PCIE 5.0時代的大幕。

2、PCIE 5.0主要指標(biāo)

由于速率的翻倍,PCIE 5.0在均衡,損耗等指標(biāo)上,與前代均有較大差別。

(1)、拓?fù)浣Y(jié)構(gòu)

11f35d0e-a33e-11ed-bfe3-dac502259ad0.png

上圖展示了基本的雙連接器PCIE拓?fù)浣Y(jié)構(gòu),這種結(jié)構(gòu)被廣泛應(yīng)用于服務(wù)器、存儲和加速器系統(tǒng)。

在PCIE 5.0中,當(dāng)線路損耗過大,或使用多個連接器時,可以在信號拓?fù)渲屑尤隦e-timer以提高系統(tǒng)信號質(zhì)量。關(guān)于加入Re-timer后的拓?fù)浣Y(jié)構(gòu),在之后的章節(jié)會有具體的介紹。

(2)、損耗

上述拓?fù)浣Y(jié)構(gòu)中包括各種損耗組件,而PCIe 5.0已經(jīng)為這些組件制定了如下的損耗預(yù)算??梢钥吹?,整體通道的損耗在16GHz時不能高于36dB。

120c31b2-a33e-11ed-bfe3-dac502259ad0.png

1System Board budget includes the baseboard,riser card, the baseboard-to-riser-card, and PCIe card electromechanical (CEM)form factor connectors.

(3)、均衡

PCIE 5.0在發(fā)射端和接收端都使用了均衡技術(shù)來提高信號質(zhì)量。

A.Tx EQ

在發(fā)射機(jī)端,PCIE 5.0沿用了PCIE 4.0的三階FIR濾波器(如下圖所示),通過對信號高頻分量的抬高和低頻分量的減少來彌補(bǔ)這一影響。

12293ff0-a33e-11ed-bfe3-dac502259ad0.png

B.RX EQ

與Tx均衡不同,在接收端,PCIE 5.0對PCIE 4.0的均衡進(jìn)行了升級,二階CTLE和三階DFE被用來替換前代的一階CTLE和二階DFE,以應(yīng)對更高的信號速率,使閉合的眼圖張開。通過CTLE可以減小由更高頻通道損耗造成的影響。而DFE則可以進(jìn)一步減少ISI帶來的影響。

1243fce6-a33e-11ed-bfe3-dac502259ad0.png

2-order CTLE

12a2488c-a33e-11ed-bfe3-dac502259ad0.jpg

3-tap DFE

通過使用以上技術(shù),也促使PCIE 5.0在PCIE 4.0的基礎(chǔ)上實(shí)現(xiàn)了速度翻倍(這并不是是唯二的技術(shù)),同時,其信號延遲和編碼開銷也大幅優(yōu)化。

3、PCIE 5.0 設(shè)計(jì)面對的挑戰(zhàn)

(1)、無源通道設(shè)計(jì)

在2.2中介紹到PCIE 5.0對整體信道的損耗有嚴(yán)格的要求。下表中對比了PCIE4.0在16GT/s速率下,與PCIE 5.0在32GT/s速率下的損耗要求。

12bc461a-a33e-11ed-bfe3-dac502259ad0.png

可以看到,雖然PCIE 5.0的速率提高了一倍,損耗要求卻沒有下降太多。這意味對設(shè)計(jì)的損耗控制要求提高了幾乎一倍。使用低損耗或超低損耗的材料的固然使減少損耗的一個方法,但其在降低了損耗的同時,也大大提高了產(chǎn)品的成本。如果能夠在使用較低成本材料的同時,通過對疊層,傳輸線結(jié)構(gòu)的調(diào)整,達(dá)到符合要求的通道性能,無疑能使產(chǎn)品獲得更大的競爭力。平衡成本與性能之間的關(guān)系,將成為工程師們不得不面對的挑戰(zhàn)。

(2)、Repeater使用

PCIe 4.0對通道損耗的要求是8GHz小于28dB,而PCIE5.0則是16GHz小于36dB,若大于這些值,接收機(jī)不能保證可以正確地解出信號。控制損耗固然是解決方法之一,但對于損耗過大的設(shè)計(jì),受到產(chǎn)品結(jié)構(gòu),尺寸和成本的限制,留給工程師的優(yōu)化空間往往十分有限,因此Repeater被使用來給予看似絕望的設(shè)計(jì)一線生機(jī)。

Repeater的目的是為了避免抵達(dá)接收機(jī)的信號惡化太嚴(yán)重以至于無法被正確識別,在信道中提前對信號做處理。以PCIe 5.0為例,因成本的考慮不能用太貴的板材,若初步的通道設(shè)計(jì)差損48dB@16GHz,為了讓信號可以正確地傳送,可以選擇在通道中間加上Repeater,這樣就可以把通道的設(shè)計(jì)拆成兩半,Repeater和RX各分擔(dān)24dB@16GHz的差損。關(guān)于Repeater的使用我們會在后面作更深入的探討。

Repeater是由一個RX加上TX芯片所組成,而依信號處理方式的不同分為兩類,Retimer和Redriver。

A.Retimer

有CDR(Clock Data Recovery,時鐘恢復(fù)),若TX到該Retimer之前的通道設(shè)計(jì)符合Retimer的規(guī)范,則信號可以被正確的還原,之前的通道損耗和抖動都可以被Retimer消除,因此就像TX的位置被移動到Retimer,對SI工程師來說,信號就可以走得更遠(yuǎn)了。

12cfd77a-a33e-11ed-bfe3-dac502259ad0.png

B. Redriver

沒有CDR,因此只能補(bǔ)償信號的衰減,無法去除抖動。

12ea9506-a33e-11ed-bfe3-dac502259ad0.png

4、應(yīng)對PCIE5.0設(shè)計(jì)挑戰(zhàn)

針對以上提到的設(shè)計(jì)難題,就需要一套非常完整的仿真方案來解決。

(1)、無源通道設(shè)計(jì)

在前面介紹到,無源通道的損耗是PCIE 5.0設(shè)計(jì)中的一大挑戰(zhàn)。為了平衡成本與性能,工程師需要進(jìn)行大量的預(yù)研,在layout之前評估出適合的PCB材料,傳輸線和疊層結(jié)構(gòu)等。在使設(shè)計(jì)符合協(xié)議要求的同時,盡可能降低產(chǎn)品的成本。

而針對設(shè)計(jì)完成的layout,工程師需要準(zhǔn)確的提取其中的S參數(shù),用于驗(yàn)證通道損耗是否符合設(shè)計(jì)要求。由于PCIE 5.0的奈奎斯特頻率高達(dá)16GHz,工程師需要一款能夠在高頻情況下準(zhǔn)確高效提取通道S參數(shù)的工具。

ADS中,CILD和SIPro兩個工具,可以分別滿足layout前、后的設(shè)計(jì)驗(yàn)證要求。

A.傳輸線結(jié)構(gòu)設(shè)計(jì)(Pre-layout)

工程師在正式layout之前,需要預(yù)先確定設(shè)計(jì)的疊層,材料和走線結(jié)構(gòu)。為了控制產(chǎn)品的成本,超低損耗材料往往無法很普遍的被使用。受到材料的約束,工程師更需要通過合理的疊層和線寬,線間距設(shè)置,降低通道的損耗。

這里,以Dk=3.8, Df=0.005的低損耗材料,core/pp介質(zhì)厚度3/6mil,85ohm阻抗為例,對比不同的傳輸線線寬與線間距對損耗的影響。

13043ea2-a33e-11ed-bfe3-dac502259ad0.png

在ADS中,CILD是專門用于在layout前構(gòu)建傳輸線結(jié)構(gòu),并仿真其主要參數(shù)的工具。在CILD中,可以通過設(shè)定目標(biāo)阻抗,使用優(yōu)化模式自動優(yōu)化出符合阻抗要求的線寬和線間距。如下圖中,統(tǒng)計(jì)出了8種不同的線寬及線間距組合。

131beef8-a33e-11ed-bfe3-dac502259ad0.png

CILD的傳輸線模型還可以導(dǎo)入ADS原理圖中,通過Batch Simulation對各種線寬線間距的組合進(jìn)行掃描。如下圖所示,對8種傳輸線結(jié)構(gòu)都進(jìn)行了仿真,得到了16GHz時的損耗??梢园l(fā)現(xiàn)隨著線寬的增寬,傳輸線的損耗逐步下降。4/10的情況下,相較2.2/3損耗下降了超過1.5dB。 考慮到case 4~7的pitch雖然增加了近50%,但是損耗僅減小了0.3dB。選擇Case4或Case5的情況進(jìn)行l(wèi)ayout,既減少了損耗,又可以保證足夠的走線空間。

133184e8-a33e-11ed-bfe3-dac502259ad0.png

除了線寬與線間距,CILD也可以考慮材料參數(shù)和疊層的變化。通過ADS CILD的使用,用戶可以對傳輸線結(jié)構(gòu)進(jìn)行快速評估,獲得設(shè)計(jì)參考。

B.Layout EM驗(yàn)證(Post-layout)

完成layout之后,工程師需要使用電磁仿真工具提取PCB的S參數(shù)對設(shè)計(jì)進(jìn)行驗(yàn)證。由于PCIE 5.0的高速率,工程師使用的電磁仿真工具需要能在高頻段也能快速準(zhǔn)確提取出S參數(shù)。同時,設(shè)計(jì)中往往會使用背鉆來解決過孔stub的問題,因此也要求電磁仿真器能準(zhǔn)確提取該部分信息。

1348c810-a33e-11ed-bfe3-dac502259ad0.png

ADS SIPro是一款專用于PCB仿真的電磁仿真工具。其使用獨(dú)有的混合算法,可以快速提取信號走線(包含過孔)的頻域模型,驗(yàn)證設(shè)計(jì)完成的layout性能。這一頻域模型可以直接轉(zhuǎn)換成ADS 的原理圖,用于電路仿真,如時域瞬態(tài)仿真,通道仿真等。同時,ADS 提供了過孔設(shè)計(jì)工具ViaDesigner,使用FEM進(jìn)行過孔結(jié)構(gòu)的仿真設(shè)計(jì)。

(2)、Repeater應(yīng)用

前文提到過Repeater的工作原理,工程師往往需要判斷Repeater的使用時機(jī)和方式。通過ADS 通道仿真器,可以對是否使用Repeater以及Repeater的擺放位置進(jìn)行規(guī)劃與驗(yàn)證。

A.是否需要使用Repeater

這里提供兩種判斷方式,方法I比較簡單但較粗糙,方法II適用于獲得芯片的AMI模型的情況,可以得到很接近真實(shí)的眼圖,建議初期先用方法I做系統(tǒng)規(guī)劃,再用方法II來驗(yàn)證。

I.損耗評估法

通過S參數(shù)仿真,比較通道損耗(包括封裝)和PCIe規(guī)范的損耗標(biāo)準(zhǔn),若通道損耗超過標(biāo)準(zhǔn),則建議使用Repeater。

136175b8-a33e-11ed-bfe3-dac502259ad0.png

II.統(tǒng)計(jì)眼圖法

ADS通道仿真器(ChannelSim),用于分析經(jīng)過通道后的信號質(zhì)量。通道仿真器具有兩種模式,Bit-by-bit和Statistical,是目前串行接口鏈路的主流仿真工具。

137f6294-a33e-11ed-bfe3-dac502259ad0.png

以下探討是否有AMI模型的判斷方式。

-沒有AMI模型

把通道的S參數(shù)帶入通道仿真器(ChannelSim),并設(shè)定PCIe協(xié)會對芯片規(guī)范的Jitter和EQ(De-emphasis, CTLE, DFE),找出最好的EQ組合,若該組合不能符合協(xié)會訂定的眼圖張開標(biāo)準(zhǔn)(5.0, 眼高15mV,眼寬0.3UI),建議使用Repeater。

-有AMI模型

不用自己設(shè)定Jitter和EQ,且眼圖張開標(biāo)準(zhǔn)有可能會比協(xié)會訂定的還寬松(例如眼高10mV,眼寬0.2UI,比協(xié)會規(guī)范的EYE MASK還小),這取決于RX芯片的算法能力,建議參考RX AMI模型的應(yīng)用文件。若仿真得到的眼圖張開不能符合該RX AMI建議的值,建議使用Repeater。

B.Repeater的擺放位置

Retimer

由于Retimer送出的信號已經(jīng)將信號時鐘對準(zhǔn),可以把Retimer位置視為新的TX位置,并針對協(xié)會對損耗的規(guī)范來擺放Retimer。通過損耗評估法,得到以下的黃色區(qū)間是適合擺放Retimer的位置,在該區(qū)間符合TX to Retimer和Retimer to RX之間的通道差損小于36dB@16GHz。

139cfd9a-a33e-11ed-bfe3-dac502259ad0.png

一旦決定Retimer的位置后,可以將兩段S參數(shù)(TX to Retimer和Retimer to RX)連同Retimer AMI模型用通道仿真器來判斷最后RX的眼圖是否符合該RX的要求,若不符合要求,可以前后調(diào)整一下Retimer位置后,再用通道仿真驗(yàn)證,直到RX的眼圖符合該RX的要求為止。

Redriver

由于沒有CDR,因此在評估時無法將Redriver的位置視為新的TX位置,因?yàn)閺腞edriver送出的信號會帶有之前信道累積的Jitter。有了這樣的認(rèn)知,我們在判斷Redriver的位置就應(yīng)該更加保守,類似下圖。

13ba2ec4-a33e-11ed-bfe3-dac502259ad0.png

確定位置后,一樣也需要透過信道仿真器來判斷RX的眼圖是否符合RX規(guī)范。

Repeater加在Baseboard還是Riser Card上?

以下兩種常見的Repeater擺放位置(Topology 2 and 3),最后仿真結(jié)果也都遠(yuǎn)優(yōu)于協(xié)會規(guī)范,這表示在系統(tǒng)設(shè)計(jì)上還有許多優(yōu)化空間,例如可以選擇較低成本的板材,或是走線可以走得更長。

Topology 1 - 無Retimer,Baseboard用Ultra-Low-Loss板材

13dee80e-a33e-11ed-bfe3-dac502259ad0.png

Topology 2 - Retimer加在Riser card上,Baseboard用Ultra-Low-Loss板材

1400cd2a-a33e-11ed-bfe3-dac502259ad0.png

Topology 3 - Retimer加在Baseboard上,Baseboard用Low-Loss板材

14151398-a33e-11ed-bfe3-dac502259ad0.png

1428aff2-a33e-11ed-bfe3-dac502259ad0.png

(5)、PCIe 5.0仿真實(shí)例

以下是我們基于PCIe 5.0的規(guī)范設(shè)定的Retimer測試模板。通過仿真結(jié)果我們可以看到,即使進(jìn)到Retimer前的眼圖已經(jīng)完全關(guān)閉(Retimer in),但通過CDR以及均衡器的處理,再次送出張開的眼睛(Retimer TXout),來協(xié)助RX正確地顯示眼圖(RX out)。

1447815c-a33e-11ed-bfe3-dac502259ad0.png

(6)、PCIe5.0仿真推薦配置

14781a92-a33e-11ed-bfe3-dac502259ad0.png

審核編輯:湯梓紅

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 仿真
    +關(guān)注

    關(guān)注

    52

    文章

    4283

    瀏覽量

    135806
  • PCI
    PCI
    +關(guān)注

    關(guān)注

    5

    文章

    679

    瀏覽量

    131993
  • 總線
    +關(guān)注

    關(guān)注

    10

    文章

    2959

    瀏覽量

    89743
  • PCIe
    +關(guān)注

    關(guān)注

    16

    文章

    1341

    瀏覽量

    85131
  • PCIe5.0
    +關(guān)注

    關(guān)注

    0

    文章

    29

    瀏覽量

    1674

原文標(biāo)題:PCIe 5.0 設(shè)計(jì)面臨的挑戰(zhàn)以及仿真案例

文章出處:【微信號:SI_PI_EMC,微信公眾號:信號完整性】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點(diǎn)推薦

    硬盤開啟PCIe 5.0時代

    2019年年初,PCI-SIG組織對外發(fā)布PCIe 5.0 0.9版規(guī)范。隨后,2019年5月29日,PCI-SIG正式宣布完成PCIe 5.0規(guī)范,傳輸速率達(dá)到32GT/s,帶寬可達(dá)
    的頭像 發(fā)表于 09-29 08:48 ?5472次閱讀

    移動電視射頻技術(shù)面臨什么挑戰(zhàn)

    隨著數(shù)字移動電視不斷向移動設(shè)備的應(yīng)用轉(zhuǎn)移,應(yīng)用和系統(tǒng)工程師正面臨著各種挑戰(zhàn),比如外形尺寸的小型化、更低的功耗以及信號完整性。對現(xiàn)有移動電視標(biāo)準(zhǔn)的研究重點(diǎn)將放在了DVB-H上。本文將從系統(tǒng)角度討論DVB-H接收器設(shè)計(jì)所
    發(fā)表于 06-03 06:28

    PCIe 5.0的接口設(shè)計(jì)有多難?

    PCIe 5.0的接口設(shè)計(jì)有多難?如何使用成熟的IP來克服這個問題?32 GT/s PCIe 5.0具有哪些主要功能?
    發(fā)表于 06-17 11:37

    機(jī)器開發(fā)人員面臨哪些軟件挑戰(zhàn)以及硬件挑戰(zhàn)?如何去應(yīng)對這些挑戰(zhàn)?

    機(jī)器開發(fā)人員面臨哪些軟件挑戰(zhàn)以及硬件挑戰(zhàn)?如何去應(yīng)對這些挑戰(zhàn)?
    發(fā)表于 06-26 07:27

    PCIe 4.0 SSD尚未起飛,就要迎戰(zhàn)速度翻倍的5.0

    數(shù)據(jù)中心常用的外形規(guī)格,支持PCIe 5.0 x4、NVMe 1.4+以及OCP Cloud 2.0的主機(jī)接口。Delta PCIe 4.0平臺 / FADUFADU給出了這款SSD的
    發(fā)表于 12-11 08:00

    PCIe 5.0時代正式拉開序幕

    PCIe 4.0已經(jīng)逐漸普及,PCIe 5.0即將登場,PCIe 6.0躍躍欲試……PCIe標(biāo)準(zhǔn)這幾年的步伐不可謂不快。
    的頭像 發(fā)表于 02-05 11:36 ?3864次閱讀

    什么是 PCIe 5.0PCIe 5.0規(guī)范以及挑戰(zhàn)

    PCIE5.0 X16),增長了480倍。 PCIe 5.0 第5代PCIe技術(shù) PCIe5.0速度是
    的頭像 發(fā)表于 06-19 11:04 ?4.2w次閱讀

    microchip全新的PCIe 5.0交換芯片怎么樣

    據(jù)外媒 techpowerup 消息,美國芯片制造商Microchip發(fā)布了全球首款 PCIe 5.0 交換芯片:Switchtec PFX PCIe 5.0 系列。
    的頭像 發(fā)表于 01-04 15:13 ?3402次閱讀

    是德科技發(fā)布新款端到端的PCIe5.0/6.0測試解決方案

    提供PCIe5.0/6.0 從仿真到物理層到協(xié)議層的完整測試方案。
    的頭像 發(fā)表于 04-18 11:35 ?2193次閱讀

    泰克PCIe Gen 5 Tx一致性測試解決方案

    PCIe 5.0中,計(jì)算機(jī)PCIe通道和主板都面臨著明顯的挑戰(zhàn),因?yàn)橐幚?2GT/s數(shù)據(jù)速率。除了在較低數(shù)據(jù)速率遇到的
    的頭像 發(fā)表于 08-03 11:36 ?5821次閱讀
    泰克<b class='flag-5'>PCIe</b> Gen 5 Tx一致性測試解決方案

    PCIE協(xié)議5.0完整版

    PCIE協(xié)議5.0完整版
    發(fā)表于 09-13 14:32 ?0次下載

    PCIe 5.0之PCB設(shè)計(jì)及挑戰(zhàn)

    增強(qiáng)的速度和性能相較于PCIe 4.0,PCIe 5.0最顯著的優(yōu)勢是增強(qiáng)的速度和性能。2倍速度的提升將轉(zhuǎn)化為更快的數(shù)據(jù)傳輸率,減少延遲,并提高整體系統(tǒng)性能。
    的頭像 發(fā)表于 05-29 15:31 ?2762次閱讀

    PCIe 5.0 SSD不用風(fēng)扇會怎么樣?

    PCIe 4.0 SSD初期就面臨嚴(yán)重的發(fā)熱問題,但至少被動散熱片都可以搞定。PCIe 5.0 SSD更是直接飛起,首批產(chǎn)品幾乎清一色都用上了主動風(fēng)扇,性能也無法滿血。
    發(fā)表于 09-15 10:38 ?763次閱讀
    <b class='flag-5'>PCIe</b> <b class='flag-5'>5.0</b> SSD不用風(fēng)扇會怎么樣?

    什么是PCIe?PCIe有什么用途?PCIe 5.0有何不同?

    隨著英特爾Alder Lake CPU的發(fā)布,以及AMD 7000 Ryzen CPU的即將發(fā)布,PCIe 5.0 硬件終于成為現(xiàn)實(shí)。但什么是 PCIe
    的頭像 發(fā)表于 11-18 16:48 ?4887次閱讀
    什么是<b class='flag-5'>PCIe</b>?<b class='flag-5'>PCIe</b>有什么用途?<b class='flag-5'>PCIe</b> <b class='flag-5'>5.0</b>有何不同?

    PCIe 5.0市場加速滲透,PCIe 6.0研發(fā)到來

    電子發(fā)燒友網(wǎng)報道(文/黃晶晶)PCIe 5.0作為新一代高速接口標(biāo)準(zhǔn),其帶寬大幅提升至32 GT/s,相較于PCIe 4.0翻了一番。這種高效的數(shù)據(jù)傳輸能力使得PCIe
    的頭像 發(fā)表于 01-27 00:03 ?5084次閱讀