99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

UCIe如何推動Multi-Die系統(tǒng)一路“狂飆”?

新思科技 ? 來源:未知 ? 2023-02-03 09:45 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

171f611c-a364-11ed-bfe3-dac502259ad0.gif

本文轉(zhuǎn)載自《TechSugar》感謝TechSugar》對新思科技的關(guān)注

《道德經(jīng)》里說“圖難于其易,為大于其細(xì)。天下難事,必作于易;天下大事必作于細(xì)?!逼鋵嵭酒彩沁@樣,要做大,先做小,這里的從小做起不僅是指器件建模、RTL描述或IP實現(xiàn),還包括以真正的“芯?!苯M合來搭建大芯片。

在當(dāng)前先進(jìn)工藝開發(fā)的大型SoC中,根據(jù)主要功能劃分出計算、存儲、接口等不同模塊,每個模塊選擇最合適的工藝制造完成后,再通過封裝技術(shù)組合在一起,已經(jīng)成為了一種常見選擇。這種“硬核拼搭”的樂高積木式開發(fā)方法,可以有效化解集成度持續(xù)提高帶來的風(fēng)險,例如良率面積限制、開發(fā)成本過高等問題,因而逐漸成為行業(yè)發(fā)展的熱點方向。

小芯片之間如何拼接,成為多晶片系統(tǒng)(Multi-Die System)設(shè)計方法學(xué)實現(xiàn)的關(guān)鍵。在多晶片系統(tǒng)出現(xiàn)的早期,由于技術(shù)新穎,都是各廠商自己摸索,采用自有技術(shù)實現(xiàn)不同小芯片之間的連接。但各家都是自研接口技術(shù),不僅重復(fù)開發(fā)工作繁重,而且也難以真正發(fā)揮多晶片系統(tǒng)的效力,如果能夠?qū)⑿玖5慕涌诩夹g(shù)標(biāo)準(zhǔn)化,則不僅可以加速推廣多晶片系統(tǒng)技術(shù),減少重復(fù)開發(fā)工作量,也可以打破廠商界限,將不同供應(yīng)商的芯粒組合在一起,從而進(jìn)一步提高資源利用率和開發(fā)效率,最終圍繞芯粒建立一個大型的生態(tài)系統(tǒng)。

正當(dāng)其時的UCIe

近年來,已有不同的行業(yè)組織提出了適用于多晶片系統(tǒng)的芯粒間(Die-to-Die)互連技術(shù)規(guī)格,而通用芯粒互連標(biāo)準(zhǔn)UCIe(Universal Chiplet Interconnect Express)在2022年3月發(fā)布,作為較晚出現(xiàn)的技術(shù)標(biāo)準(zhǔn),UCIe不僅獲得了半導(dǎo)體生態(tài)鏈上各主要廠商的支持,也是到目前為止,技術(shù)規(guī)范定義最完整的一個標(biāo)準(zhǔn)。

17546e34-a364-11ed-bfe3-dac502259ad0.png

圖片來源:新思科技

從UCIe聯(lián)盟公布的白皮書來看,UCIe 1.0標(biāo)準(zhǔn)支持即插即用,在協(xié)議層支持PCIe或CXL等成熟技術(shù),也支持用戶自定義的流式傳輸,兼具普適性與靈活性;在協(xié)議上,UCIe定義了完整的芯粒間互連堆棧,確保了支持UCIe技術(shù)的芯粒相互之間的互操作性,這是實現(xiàn)多裸片系統(tǒng)的前提條件;雖然是為芯粒技術(shù)定制,但UCIe既支持封裝內(nèi)集成,也支持封裝間互連,可用于數(shù)據(jù)中心等大型系統(tǒng)設(shè)備間的互連組裝;對封裝內(nèi)互連,UCIe既支持成本優(yōu)先的普通封裝,也支持能效或性能優(yōu)先的立體封裝??偠灾玫搅税雽?dǎo)體及應(yīng)用領(lǐng)域各環(huán)節(jié)核心廠商支持的UCIe,具備了成為普適技術(shù)的基礎(chǔ)。

176ec78e-a364-11ed-bfe3-dac502259ad0.png

不同封裝UCIe參數(shù)

UCIe規(guī)范概述

UCIe是一個三層協(xié)議。物理層負(fù)責(zé)電信號、時鐘、鏈路協(xié)商、邊帶等,芯粒適配器(Die-to-Die Adpater)層為提供鏈路狀態(tài)管理和參數(shù)控制,它可選地通過循環(huán)冗余校驗 (CRC) 和重試機(jī)制保證數(shù)據(jù)的可靠傳輸,UCIe接口通過這兩層與標(biāo)準(zhǔn)互連協(xié)議層相連。

179e1ffc-a364-11ed-bfe3-dac502259ad0.png

其中,物理層是最底層,這一層是封裝介質(zhì)的電氣接口。它包括電氣模擬前端AFE、發(fā)射器、接收器以及邊帶信道,可實現(xiàn)兩個裸片間的參數(shù)交換和協(xié)商。該層還具備邏輯PHY,可實現(xiàn)鏈路初始化、訓(xùn)練和校準(zhǔn)算法,以及通道的測試和修復(fù)功能。

芯粒適配器層負(fù)責(zé)鏈路管理功能以及協(xié)議仲裁和協(xié)商。它包括基于循環(huán)冗余校驗 CRC 和重試機(jī)制,以及可選的糾錯功能。

協(xié)議層可支持對一個或多個 UCIe 支持協(xié)議的實現(xiàn)。這些協(xié)議基于流控單元(Flit),用戶可根據(jù)需要選擇PCIe/CXL協(xié)議,也可以根據(jù)應(yīng)用自定義流式傳輸協(xié)議。優(yōu)化的協(xié)議層可為用戶提供更高的效率和更低的延遲。

能否統(tǒng)一封裝內(nèi)互連技術(shù)?

芯粒間接口技術(shù)標(biāo)準(zhǔn)化,既可以為眾廠商提供技術(shù)發(fā)展路線圖做參考,又可以讓不同廠商生產(chǎn)的符合標(biāo)準(zhǔn)的芯粒自由組合,打破良率尺寸限制,建立起基于先進(jìn)封裝技術(shù)的SoC開發(fā)新生態(tài)。

在當(dāng)前已有的協(xié)議中,UCIe在協(xié)議完整性、支持廠商等方面都具有優(yōu)勢,也具備進(jìn)一步的發(fā)展空間,例如支持更高的數(shù)據(jù)速率和3D封裝等,只不過由于UCIe技術(shù)相對較新,要成功推廣,還需要產(chǎn)業(yè)鏈上核心廠商在IP、工具和制造等方面提供足夠的支持。

例如,新思科技就已經(jīng)推出了完整的UCIe設(shè)計解決方案,包括PHY、控制器和驗證IP(VIP):

  • PHY:支持標(biāo)準(zhǔn)和高級封裝選項,可采用先進(jìn)的FinFET工藝,獲得高帶寬、低功耗和低延遲的裸片間連接。
  • 控制器IP:支持PCIe、CXL和其它廣泛應(yīng)用的協(xié)議,用于延遲優(yōu)化的片上網(wǎng)絡(luò)(NoC)間連接及流協(xié)議;例如與CXS接口和AXI接口的橋接。
  • VIP:支持全棧各層的待測設(shè)計(DUT);包括帶有/不帶有PCIe/CXL協(xié)議棧的測試平臺接口、用于邊帶服務(wù)請求的應(yīng)用編程接口(API),以及用于流量生成的API。協(xié)議檢查和功能覆蓋位于每個堆棧層和信令接口,實現(xiàn)了可擴(kuò)展的架構(gòu)和新思科技定義的互操作性測試套件。

新思科技的解決方案不僅帶來了穩(wěn)健、可靠的芯粒間連接,并具有可測試性功能,可用于已知良好的裸片,和用于糾錯的CRC或奇偶校驗。它將使芯片設(shè)計企業(yè)能夠在芯粒間建立無縫互連,實現(xiàn)最低的延遲和最高的能效。

從UCIe的命名來看,UCIe聯(lián)盟頗有將UCIe技術(shù)發(fā)展成PCIe或者USB的雄心,而歷史經(jīng)驗表明,只要技術(shù)標(biāo)準(zhǔn)足夠開放互利,再有成熟的產(chǎn)業(yè)鏈支撐,就有機(jī)會統(tǒng)一市場。

??

182096f8-a364-11ed-bfe3-dac502259ad0.jpg

182cebce-a364-11ed-bfe3-dac502259ad0.gif? ?


原文標(biāo)題:UCIe如何推動Multi-Die系統(tǒng)一路“狂飆”?

文章出處:【微信公眾號:新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 新思科技
    +關(guān)注

    關(guān)注

    5

    文章

    870

    瀏覽量

    51527

原文標(biāo)題:UCIe如何推動Multi-Die系統(tǒng)一路“狂飆”?

文章出處:【微信號:Synopsys_CN,微信公眾號:新思科技】歡迎添加關(guān)注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關(guān)推薦
    熱點推薦

    利用新思科技Multi-Die解決方案加快創(chuàng)新速度

    Multi-Die設(shè)計是種在單個封裝中集成多個異構(gòu)或同構(gòu)裸片的方法,雖然這種方法日益流行,有助于解決與芯片制造和良率相關(guān)的問題,但也帶來了系列亟待攻克的復(fù)雜性和變數(shù)。尤其是,開發(fā)者必須努力確保
    的頭像 發(fā)表于 02-25 14:52 ?740次閱讀
    利用新思科技<b class='flag-5'>Multi-Die</b>解決方案加快創(chuàng)新速度

    新思科技與英特爾攜手完成UCIe互操作性測試

    IP(知識產(chǎn)權(quán))的40G UCIe解決方案。這成果標(biāo)志著新思科技在Multi-Die(多芯片組件)解決方案領(lǐng)域取得了重大進(jìn)展,進(jìn)步鞏固了其在技術(shù)創(chuàng)新先驅(qū)中的領(lǐng)先地位。
    的頭像 發(fā)表于 02-18 14:18 ?455次閱讀

    新思科技全新40G UCIe IP解決方案助力Multi-Die設(shè)計

    隨著物理極限開始制約摩爾定律的發(fā)展,加之人工智能不斷突破技術(shù)邊界,計算需求和處理能力要求呈現(xiàn)爆發(fā)式增長。為了賦能生成式人工智能應(yīng)用,現(xiàn)代數(shù)據(jù)中心不得不采用Multi-Die設(shè)計,而這又帶來了許多技術(shù)要求,包括高帶寬和低功耗Die-to-Die連接。
    的頭像 發(fā)表于 02-18 09:40 ?533次閱讀

    新思科技助力晶圓代工廠迎接Multi-Die設(shè)計浪潮

    過去幾十年來,單片芯片直是推動技術(shù)進(jìn)步的主力。但就像工業(yè)革命期間,役畜被更高效強(qiáng)大的機(jī)器所取代樣,半導(dǎo)體行業(yè)如今也處于類似變革的階段。
    的頭像 發(fā)表于 02-15 10:57 ?664次閱讀

    DA2932用一路輸出鋸齒波(iout1),一路輸出rom里存儲的正弦波(iout2),為何iout2那的信號疊加上了iout1的信號?

    DA2932是款雙輸出DA,我用一路輸出鋸齒波(iout1),一路輸出rom里存儲的正弦波(iout2),iout1那的信號是正確的
    發(fā)表于 02-06 07:50

    TVP5158 4video in只用一路,剩下的三怎么處理?懸空還是怎樣?

    如題,我如果只用1剩下的三怎么處理?懸空還是怎樣?四我選任意一路作為IN,沒有區(qū)別吧?我不需要推薦TVP5150 。謝謝。
    發(fā)表于 01-17 08:33

    利用Multi-Die設(shè)計的AI數(shù)據(jù)中心芯片對40G UCIe IP的需求

    ,我們估計需要6000到8000個A100 GPU歷時長達(dá)個月才能完成訓(xùn)練任務(wù)?!辈粩嗵岣叩腍PC和AI計算性能要求正在推動Multi-Die設(shè)計的部署,將多個異構(gòu)或同構(gòu)裸片集成到
    的頭像 發(fā)表于 01-09 10:10 ?1135次閱讀
    利用<b class='flag-5'>Multi-Die</b>設(shè)計的AI數(shù)據(jù)中心芯片對40G <b class='flag-5'>UCIe</b> IP的需求

    安靠智電入選“一路”建設(shè)經(jīng)典案例

    近日,江蘇安靠智電股份有限公司(簡稱“安靠智電”)憑借其卓越的技術(shù)創(chuàng)新和海外市場拓展能力,成功入選由絲路規(guī)劃研究中心精心編制的“一路”建設(shè)經(jīng)典案例,成為民營電力裝備企業(yè)中的唯代表。 此次入選
    的頭像 發(fā)表于 01-07 14:58 ?468次閱讀

    DAC7724為什么會壞一路而不是全部壞呢?

    請教下DAC7724芯片會什么會壞一路啊 而不是全部壞呢 很困擾這個芯片最近老發(fā)生此類問題
    發(fā)表于 12-30 06:17

    晟聯(lián)科UCIe+SerDes方案塑造高性能計算(HPC)新未來

    Semiconductor Trade Statistics UCIe+SerDes對大算力芯片的價值 目前,基于UCIeMulti-Die Chiplet是實現(xiàn)More than Moore的重要手段,結(jié)合先進(jìn)的2.5D和
    的頭像 發(fā)表于 12-25 10:17 ?769次閱讀
    晟聯(lián)科<b class='flag-5'>UCIe</b>+SerDes方案塑造高性能計算(HPC)新未來

    DS90UB948軟件能控制LVDS信號的幅度,為什么軟件調(diào)控過后,只有一路的幅度能增大,另外一路沒變化?

    DS90UB948軟件能控制LVDS信號的幅度,但是為什么軟件調(diào)控過后,只有一路的幅度能增大,另外一路沒變化,求解釋
    發(fā)表于 12-20 06:19

    新思科技Multi-Die系統(tǒng)如何滿足現(xiàn)代計算需求

    的處理需求。為此,我們不斷創(chuàng)新工程技術(shù),Multi-Die系統(tǒng)也應(yīng)運而生。這種在單封裝中實現(xiàn)異構(gòu)集成的技術(shù)突破,不僅帶來了更優(yōu)越的系統(tǒng)功耗和性能,還提高了產(chǎn)品良率,加速了更多
    的頭像 發(fā)表于 12-19 10:34 ?620次閱讀

    AIC3254使用一路mic輸入不使用mono mixer時音量要低很多,為什么?怎么解決?

    兩個mic輸入,用mono mixer把兩輸入合成一路,再用split分開兩輸出。 這樣輸出的聲音較之前使用一路mic輸入不使用mono mixer時音量要低很多,這是為什么呢?
    發(fā)表于 11-05 06:22

    PCM1864EVM有8音頻輸入,可以同時得到這8的每一路信號嗎?

    1)PCM1864EVM 有8音頻輸入,可以同時得到這8的每一路信號嗎?如果不能最多能得到幾路? 2)PCM1864EVM 的USB插到計算機(jī)上,設(shè)置為mode2模式 僅有2
    發(fā)表于 10-28 06:35

    運算放大器,芯片電阻電容之類的都樣,一路能放大信號,另一路就不能,為什么?

    運算放大器,芯片電阻電容之類的都樣,但是一路能放大信號,另一路就不能,這可能使什么原因
    發(fā)表于 09-23 07:08