99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評(píng)論與回復(fù)
登錄后你可以
  • 下載海量資料
  • 學(xué)習(xí)在線課程
  • 觀看技術(shù)視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會(huì)員中心
創(chuàng)作中心

完善資料讓更多小伙伴認(rèn)識(shí)你,還能領(lǐng)取20積分哦,立即完善>

3天內(nèi)不再提示

經(jīng)常聽說字節(jié)對(duì)齊,那什么是對(duì)齊?

學(xué)益得智能硬件 ? 來源:學(xué)益得智能硬件 ? 2023-01-31 15:24 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

在計(jì)算結(jié)構(gòu)體長(zhǎng)度的時(shí)候,我們經(jīng)常聽說字節(jié)對(duì)齊。那什么是對(duì)齊?
如果一個(gè)變量在內(nèi)存中的地址正好是它長(zhǎng)度的整數(shù)倍,我們就稱它為自然對(duì)齊。
比如在32位的操作系統(tǒng)中,如果一個(gè)整型變量的地址是0x04,那么它就是自然對(duì)齊。
3b05c184-a07b-11ed-bfe3-dac502259ad0.png而且操作系統(tǒng)也確實(shí)是這么做的,隨便定義一個(gè)整型變量,打印它的地址,結(jié)果一定是4的倍數(shù)。
int main()
{
int num;
printf("%p
", &num);
return 0;
}
這樣做的根本原因還是為了提高CPU的訪問效率。如果一個(gè)整型變量存放在0x02地址上,那么CPU首先會(huì)讀取兩個(gè)字節(jié)的short,再讀取后面的兩個(gè)字節(jié),最后把兩個(gè)部分合成一個(gè)整數(shù),很顯然這樣的效率會(huì)比較低。
3b15559a-a07b-11ed-bfe3-dac502259ad0.png ?有了這個(gè)基礎(chǔ),我們?cè)賮碛?jì)算結(jié)構(gòu)體的長(zhǎng)度,就會(huì)簡(jiǎn)單的多。
struct Test
{
    char ch;
    int num;
    short id;
charc;
};
比如這個(gè)結(jié)構(gòu),char類型占一個(gè)字節(jié),int占四個(gè)字節(jié),但是num不能直接跟在ch的后面,否則num的地址肯定不是4的整數(shù)倍,所以需要在ch的后面空3個(gè)字節(jié)。
3b256cc8-a07b-11ed-bfe3-dac502259ad0.png
接下來輪到id,在32位系統(tǒng)中short占2個(gè)字節(jié),直接跟在num的后面就行。

3b401352-a07b-11ed-bfe3-dac502259ad0.png

最后一個(gè)是c,因?yàn)橹徽家粋€(gè)字節(jié),所以直接放在最后就好。

3b50104a-a07b-11ed-bfe3-dac502259ad0.png ?那結(jié)構(gòu)體的長(zhǎng)度是不是11個(gè)字節(jié)呢,不是的,結(jié)構(gòu)體的長(zhǎng)度一定是最長(zhǎng)成員的整數(shù)倍,所以在c的后面還空了一個(gè)字節(jié),結(jié)構(gòu)體一共占了12字節(jié)。
記住幾個(gè)原則。
一、結(jié)構(gòu)體變量的首地址是最長(zhǎng)成員長(zhǎng)度的整數(shù)倍。比如我們計(jì)算的這個(gè)結(jié)構(gòu)體,它的首地址一定是4的整數(shù)倍。
二、每個(gè)成員相對(duì)結(jié)構(gòu)體首地址的偏移量,一定是該成員長(zhǎng)度的整數(shù)倍。
三、結(jié)構(gòu)體的總長(zhǎng)度是最長(zhǎng)成員長(zhǎng)度的整數(shù)倍。


四、如果結(jié)構(gòu)體內(nèi)有成員長(zhǎng)度大于處理器的位數(shù),那么就以處理器的位數(shù)作為對(duì)齊單位,比如在32位操作系統(tǒng)中,double占8字節(jié),我們還是按照4字節(jié)為對(duì)齊單位。

3b5fe326-a07b-11ed-bfe3-dac502259ad0.png

審核編輯 :李倩


聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點(diǎn)僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場(chǎng)。文章及其配圖僅供工程師學(xué)習(xí)之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請(qǐng)聯(lián)系本站處理。 舉報(bào)投訴
  • 操作系統(tǒng)
    +關(guān)注

    關(guān)注

    37

    文章

    7152

    瀏覽量

    125620
  • 字節(jié)
    +關(guān)注

    關(guān)注

    0

    文章

    42

    瀏覽量

    14137
  • 變量
    +關(guān)注

    關(guān)注

    0

    文章

    614

    瀏覽量

    28965

原文標(biāo)題:字節(jié)對(duì)齊

文章出處:【微信號(hào):學(xué)益得智能硬件,微信公眾號(hào):學(xué)益得智能硬件】歡迎添加關(guān)注!文章轉(zhuǎn)載請(qǐng)注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評(píng)論

    相關(guān)推薦
    熱點(diǎn)推薦

    伺服電機(jī)編碼器與轉(zhuǎn)子磁極相位對(duì)齊方法

    永磁交流伺服電機(jī)的編碼器相位為何要與轉(zhuǎn)子磁極相位對(duì)齊 其唯一目的就是要達(dá)成矢量控制的目標(biāo),使 d 軸勵(lì)磁分量和 q 軸出力分量解耦,令永磁交流伺服電機(jī)定子繞組產(chǎn)生的電磁場(chǎng)始終正交于轉(zhuǎn)子永磁場(chǎng),從而
    發(fā)表于 05-14 16:00

    Allegro Skill布局功能--器件絲印過孔對(duì)齊介紹與演示

    Allegro系統(tǒng)雖然提供了基本的元件對(duì)齊功能,但其適用范圍較為有限。相比之下,F(xiàn)anyskill 的“對(duì)齊”命令在操作體驗(yàn)和功能性上更具優(yōu)勢(shì):其界面設(shè)計(jì)更加直觀易用,并支持多種元素的對(duì)齊操作,包括
    發(fā)表于 05-14 08:59 ?889次閱讀
    Allegro Skill布局功能--器件絲印過孔<b class='flag-5'>對(duì)齊</b>介紹與演示

    PCB布局太亂? Altium Designer這個(gè)快捷鍵幫你一秒對(duì)齊全場(chǎng)

    在做PCB設(shè)計(jì)的時(shí)候,你是否也遇到過這種情況: 器件擺好但總感覺歪歪扭扭? 有些元件間距不一致,看著難受? 想對(duì)齊又一個(gè)個(gè)拖動(dòng),累得不行? 別急!今天教你一招? Altium Designer 里
    的頭像 發(fā)表于 04-14 09:09 ?2465次閱讀
    PCB布局太亂? Altium Designer這個(gè)快捷鍵幫你一秒<b class='flag-5'>對(duì)齊</b>全場(chǎng)

    圖解邊沿對(duì)齊,中心對(duì)齊PWM(可下載)

    在說邊沿對(duì)齊,中心對(duì)齊前,我們先來段鋪墊,PWM 又稱脈沖寬度調(diào)制,我們通過調(diào) 節(jié)脈沖的占空比,我們可以控制電壓的大小(比如我們滿占空比時(shí)電壓為 12V,我們可以通 過調(diào)節(jié)占空比讓電壓變?yōu)?7V
    發(fā)表于 03-31 15:15 ?0次下載

    Gerber文件中元件與焊接無法對(duì)齊

    同一塊板子,轉(zhuǎn)換成Gerber文件后,進(jìn)行DFM分析時(shí),元件無法與焊接對(duì)齊,導(dǎo)致全部貼片元件報(bào)錯(cuò)。如果直接采用AD源文件進(jìn)行DFM分析則不會(huì)出現(xiàn)。
    發(fā)表于 02-19 09:02

    Orcad繪制原理圖的元器件對(duì)齊方法

    在使用Orcad軟件繪制原理圖的時(shí)候,為了使原理圖繪制的美觀一些,有時(shí)候也希望像PCB設(shè)計(jì)一樣,將所有的器件都進(jìn)行對(duì)齊,這里我們給大家介紹下,原理圖器件對(duì)齊的方法,方便大家在原理圖設(shè)計(jì)的時(shí)候也可以將元器件進(jìn)行對(duì)齊。
    的頭像 發(fā)表于 02-07 10:33 ?1470次閱讀
    Orcad繪制原理圖的元器件<b class='flag-5'>對(duì)齊</b>方法

    如何保證電平轉(zhuǎn)換前后數(shù)據(jù)的相位對(duì)齊?

    請(qǐng)教各位TI的技術(shù)人員一個(gè)問題 數(shù)據(jù)經(jīng)過電平轉(zhuǎn)換芯片是會(huì)產(chǎn)生延遲的 對(duì)于多通道電平轉(zhuǎn)換芯片,由于延時(shí)的存在,不同通道間的延時(shí)是不一樣的,同相位的信號(hào)經(jīng)過轉(zhuǎn)換后不同通道的輸出信號(hào)的相位可能不同,請(qǐng)問一下如何保證不同通道間的輸出相位對(duì)齊? 謝謝
    發(fā)表于 02-05 06:16

    關(guān)于tlk2201數(shù)據(jù)對(duì)齊問題求解

    最近在調(diào)tlk2201,10bit位寬,tbi模式。目前的進(jìn)度如下:如果發(fā)射端不發(fā)k28.5,接收端syncen拉低,是無法對(duì)齊的。td0-td9隨機(jī)對(duì)應(yīng)rd0-rd9。這樣不行,所以拉高
    發(fā)表于 01-23 06:26

    求助,TLK10002低速側(cè)兩路數(shù)據(jù)對(duì)齊的疑問求解

    實(shí)際測(cè)試tlk10002過程中發(fā)現(xiàn),在開始“同步期間”,也就是tlk10002發(fā)送TI專有同步碼的過程中,收到的兩路同步碼是對(duì)齊的,數(shù)據(jù)間沒有byte錯(cuò)位。然而,在同步碼之后的正常數(shù)據(jù),對(duì)于兩通
    發(fā)表于 01-10 06:04

    KiCad的對(duì)齊工具不好用?

    兩個(gè)以上對(duì)象 時(shí),才可以在右鍵的菜單中找到它的身影: 如何使用對(duì)齊菜單? 經(jīng)常有小伙伴抱怨 KiCad 的對(duì)齊的效果很隨機(jī),沒有辦法按照意圖進(jìn)行對(duì)齊操作。真實(shí)情況是 KiCad 在執(zhí)行
    的頭像 發(fā)表于 12-04 18:15 ?1254次閱讀
    KiCad的<b class='flag-5'>對(duì)齊</b>工具不好用?

    請(qǐng)問ADC12D1600的DCLK可以選擇與RCLK的相位嚴(yán)格對(duì)齊嗎?

    我選擇的芯片是ADC12D1600RF,因?yàn)檩敵鰯?shù)據(jù)時(shí)鐘DCLK是4分頻的,而DAC那邊也是4分頻時(shí)鐘,因此兩個(gè)時(shí)鐘有可能有相位差。我想要通過將DA的數(shù)據(jù)時(shí)鐘輸給RCLK來對(duì)齊ADC的DCLK可行
    發(fā)表于 11-29 09:35

    ARM嵌入式系統(tǒng)中內(nèi)存對(duì)齊的重要性

    做嵌入式系統(tǒng)軟件開發(fā),經(jīng)常在代碼中看到各種各樣的對(duì)齊,很多時(shí)候我們都是知其然不知其所以然,知道要做好各種對(duì)齊,但是不明白為什么要對(duì)齊,不對(duì)齊
    的頭像 發(fā)表于 11-11 17:17 ?1675次閱讀
    ARM嵌入式系統(tǒng)中內(nèi)存<b class='flag-5'>對(duì)齊</b>的重要性

    I2S有左對(duì)齊,右對(duì)齊跟標(biāo)準(zhǔn)的I2S三種格式,那么這三種格式各有什么優(yōu)點(diǎn)呢?

    大家好,關(guān)于I2S格式,有兩個(gè)疑問請(qǐng)教一下 我們知道I2S有左對(duì)齊,右對(duì)齊跟標(biāo)準(zhǔn)的I2S三種格式,那么這三種格式各有什么優(yōu)點(diǎn)呢? 而且對(duì)于標(biāo)準(zhǔn)的I2S格式,32FS傳輸16bit的數(shù)據(jù),48fs傳輸24bit的數(shù)據(jù),最低位會(huì)移動(dòng)到右聲道,是否意味著該數(shù)據(jù)被丟棄了?還是有
    發(fā)表于 10-21 08:23

    請(qǐng)問cc3200 i2s怎么設(shè)置左對(duì)齊或者右對(duì)齊模式?

    CC3200 手冊(cè) swru367中有提到i2s支持左對(duì)齊或者右對(duì)齊,但是在sdk提供的api中沒有找到如何設(shè)置,請(qǐng)問哪位高人知道,請(qǐng)指點(diǎn)一下,謝謝
    發(fā)表于 10-21 07:08

    三相三電平逆變器的中心對(duì)齊SVPWM實(shí)現(xiàn)

    電子發(fā)燒友網(wǎng)站提供《三相三電平逆變器的中心對(duì)齊SVPWM實(shí)現(xiàn).pdf》資料免費(fèi)下載
    發(fā)表于 10-12 11:25 ?1次下載
    三相三電平逆變器的中心<b class='flag-5'>對(duì)齊</b>SVPWM實(shí)現(xiàn)