99精品伊人亚洲|最近国产中文炮友|九草在线视频支援|AV网站大全最新|美女黄片免费观看|国产精品资源视频|精彩无码视频一区|91大神在线后入|伊人终合在线播放|久草综合久久中文

0
  • 聊天消息
  • 系統(tǒng)消息
  • 評論與回復
登錄后你可以
  • 下載海量資料
  • 學習在線課程
  • 觀看技術視頻
  • 寫文章/發(fā)帖/加入社區(qū)
會員中心
創(chuàng)作中心

完善資料讓更多小伙伴認識你,還能領取20積分哦,立即完善>

3天內(nèi)不再提示

RTL設計編碼原則

sakobpqhz6 ? 來源:IC學習 ? 2023-01-12 09:44 ? 次閱讀
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

同步設計和異步設計的特點

同步邏輯是時鐘之間有固定的因果關系。異步邏輯是各時鐘之間沒有固定的因果關系。

同步電路特點:時鐘個數(shù)只有一個,電路中觸發(fā)器的時鐘輸入端連接同一個時鐘脈沖源,所有觸發(fā)器的狀態(tài)變化都與所加的時鐘脈沖信號同步;由于只有一個時鐘,所以整個電路所有時鐘應該是同源同相的;一般會濾掉毛刺,不需要特別考慮競爭與冒險;有利于靜態(tài)時序分析;設計的電路具有強耦合關系,不利于面積優(yōu)化與低功耗優(yōu)化,不靈活;存在時鐘偏斜問題。

b3907712-91a2-11ed-bfe3-dac502259ad0.png

異步電路特點:電路中沒有統(tǒng)一的時鐘(可以有多個時鐘),有些觸發(fā)器的時鐘輸入端與時鐘脈沖源相連(與時鐘脈沖源同步),其余觸發(fā)器狀態(tài)變化不與時鐘脈沖源同步;由于有多個時鐘,因此有些時鐘是同源不同相的,有些是不同源的;很大概率存在競爭與冒險;一般無法對異步電路進行靜態(tài)時序分析;電路耦合關系很弱,設計比較靈活,相同條件下比同步電路功耗低;不存在時鐘偏斜問題。

b3c75d68-91a2-11ed-bfe3-dac502259ad0.png

做模塊劃分時應該考慮哪些問題

結(jié)構(gòu)層次化是設計的一種基本思想,需要注意:結(jié)構(gòu)不宜太深,否則綜合時面積過大,綜合工具會默認做扁平化處理;頂層設置不宜過于復雜,主要完成諸如輸入輸出,模塊調(diào)用與實例化,全局時鐘,三態(tài)總線,全局復位等等簡單的功能;雙向的信號最好只在頂層出現(xiàn);子模塊之間最好不要有跨層次的接口;合理考慮子模塊的功能、結(jié)構(gòu)、時序等。

模塊劃分的技巧:對每個同步時序設計的子模塊的輸出使用寄存器處理;將相關的邏輯或者可以復用的邏輯寫在一起;將不同優(yōu)化目標的部分分開,時序的和面積的分開處理;將時序?qū)捤傻姆值酵粋€模塊;將存儲器件獨立劃分;合理規(guī)劃模塊的規(guī)模。

b3fdfe72-91a2-11ed-bfe3-dac502259ad0.png

圖1模塊劃分示意圖

組合邏輯設計有哪些考慮點

根據(jù)邏輯功能的不同特點,可以將數(shù)字電路分成兩大類,一類稱為組合邏輯電路(簡稱組合電路),另一類稱為時序邏輯電路(簡稱時序電路)。

常見組合邏輯電路包括編碼器、譯碼器、數(shù)據(jù)選擇器、數(shù)值比較器、加法器、函數(shù)發(fā)生器、奇偶校驗器/發(fā)生器等。

b411a60c-91a2-11ed-bfe3-dac502259ad0.png

圖2組合邏輯之半加器

組合邏輯設計注意事項包括:避免組合邏輯反饋環(huán)路(容易毛刺、振蕩、時序違規(guī)等);替換延遲鏈,用倍頻、分頻或者同步計數(shù)器完成;替換異步脈沖產(chǎn)生單元(毛刺生成器),用同步時序設計脈沖電路;慎用鎖存器,鎖存器容易產(chǎn)生毛刺。

RTL代碼優(yōu)化有哪些技巧

Pipelining,即流水線時序優(yōu)化方法,其本質(zhì)是調(diào)整一個較長的組合邏輯路徑中的寄存器位置,用寄存器合理分割該組合邏輯路徑,從而降低了對路徑的Clock-To-Output和Setup等時間參數(shù)的要求,達到提高設計頻率的目的。但是必須要注意的是,使用Pipelining優(yōu)化技術只能合理地調(diào)整寄存器位置。

模塊復用與Resource Sharing,Sharing模塊復用和Resource Sharing是一種節(jié)約面積的思想,在設計電路中,在不影響性能的情況下,實現(xiàn)最少的邏輯資源開銷。

邏輯復制是一種通過增加面積而改善時序條件的優(yōu)化手段。邏輯復制最常使用的場合是調(diào)整信號的扇出。如果某個信號需要驅(qū)動后級的很多單元,換句話說,也就是其扇出非常大,那么為了增加這個信號的驅(qū)動能力,必須插入很多級Buffer,這樣就在一定程度上增加了這個信號路徑的延時。這時可以復制生成這個信號的邏輯,使多路同頻同相的信號驅(qū)動后續(xù)電路,平均到每路的扇出變低,不需要加Buffer也能滿足驅(qū)動能力的要求,這樣就節(jié)約了該信號的路徑時延。

香農(nóng)擴展(Shannon Expansion)也是一種邏輯復制、增加面積、提高頻率的時序優(yōu)化手段。香農(nóng)擴展通過邏輯復制、增加MUX(多路選擇器)來縮短某個優(yōu)先級高但組合路徑長的信號的路徑延時(信號a),從而提高該關鍵路徑的工作頻率,以增加面積換取電路時序性能的優(yōu)化。其擴展運算公式為:Fa,b,c=aF1,b,c+aF(0,b,c)。

b42cf0d8-91a2-11ed-bfe3-dac502259ad0.png

END

審核編輯 :李倩

聲明:本文內(nèi)容及配圖由入駐作者撰寫或者入駐合作網(wǎng)站授權(quán)轉(zhuǎn)載。文章觀點僅代表作者本人,不代表電子發(fā)燒友網(wǎng)立場。文章及其配圖僅供工程師學習之用,如有內(nèi)容侵權(quán)或者其他違規(guī)問題,請聯(lián)系本站處理。 舉報投訴
  • 編碼
    +關注

    關注

    6

    文章

    969

    瀏覽量

    55759
  • RTL
    RTL
    +關注

    關注

    1

    文章

    389

    瀏覽量

    61087
  • 同步電路
    +關注

    關注

    1

    文章

    60

    瀏覽量

    13536

原文標題:RTL設計編碼原則

文章出處:【微信號:IC學習,微信公眾號:IC學習】歡迎添加關注!文章轉(zhuǎn)載請注明出處。

收藏 人收藏
加入交流群
微信小助手二維碼

掃碼添加小助手

加入工程師交流群

    評論

    相關推薦
    熱點推薦

    RTL級機器人電機控制器的FPGA設計

    借助Verilog,在FPGA中實現(xiàn)了帶編碼器的兩臺電機的電機控制系統(tǒng)的RTL級設計。
    的頭像 發(fā)表于 07-07 14:01 ?1238次閱讀
    <b class='flag-5'>RTL</b>級機器人電機控制器的FPGA設計

    高速PCB布局/布線的原則

    目錄:一、布線的一般原則1、PCB板知識2、5-5原則3、20H原則4、3W/4W/10W原則(W:Width)5、重疊電源與地線層規(guī)則6、1/4波長規(guī)則7、芯片引腳布線二、信號走線下
    的頭像 發(fā)表于 05-28 19:34 ?1177次閱讀
    高速PCB布局/布線的<b class='flag-5'>原則</b>

    FPGA芯片選型的核心原則

    本文總結(jié)了FPGA選型的核心原則和流程,旨在為設計人員提供決策依據(jù),確保項目成功。
    的頭像 發(fā)表于 04-30 10:58 ?570次閱讀

    知識點積累——什么是3W原則和20H原則

    在繪制高速板卡時,經(jīng)常會聽到工程師們提到3W原則和20H原則,今天來和大伙簡單的聊一下這兩個原則! 3W原則3W原則概念:相鄰信號線的中心
    發(fā)表于 04-16 11:18

    數(shù)字電路—編碼

    編碼器:用二進制代碼表示文字、符號或者數(shù)碼等特定對象的過程,稱為編碼。實現(xiàn)編碼的邏輯電路,稱為編碼器。 編碼
    發(fā)表于 03-26 11:08

    英諾達推出RTL功耗優(yōu)化工具

    英諾達(成都)電子科技有限公司隆重推出芯片設計早期RTL級功耗優(yōu)化工具—EnFortius RTL Power Explorer(ERPE),該工具可以高效、全面地在RTL設計階段進行功耗優(yōu)化機會
    的頭像 發(fā)表于 03-20 17:06 ?558次閱讀

    信道編碼和信源編碼的區(qū)別

    信道編碼和信源編碼是數(shù)字通信系統(tǒng)中兩個至關重要的環(huán)節(jié),它們各自承擔著不同的功能和角色。
    的頭像 發(fā)表于 01-29 16:29 ?1699次閱讀

    bcd編碼的優(yōu)缺點 bcd編碼的常見錯誤

    BCD(Binary-Coded Decimal)編碼是一種二進制編碼方式,用于將十進制數(shù)(0-9)直接轉(zhuǎn)換為二進制形式。這種編碼方式在數(shù)字系統(tǒng)中非常常見,尤其是在需要處理數(shù)字數(shù)據(jù)的硬件和軟件中
    的頭像 發(fā)表于 12-20 17:17 ?1635次閱讀

    詳解SMT工藝的五球原則

    SMT(表面貼裝技術)工藝中的五球原則,是工程師在選擇焊膏時的一個重要指導原則,它確保了焊接的可靠性和質(zhì)量。以下是對五球原則的詳細解釋:
    的頭像 發(fā)表于 12-04 09:11 ?665次閱讀
    詳解SMT工藝的五球<b class='flag-5'>原則</b>

    編碼器類型詳解:探索不同編碼技術的奧秘

    編碼器類型詳解:探索不同編碼技術的奧秘 在自動化、機器控制和數(shù)據(jù)處理等領域,編碼器作為關鍵的傳感器組件,扮演著至關重要的角色。它們通過將物理位置、速度或方向轉(zhuǎn)換為電信號,為各種設備提供精確的控制
    的頭像 發(fā)表于 11-19 08:58 ?1859次閱讀
    <b class='flag-5'>編碼</b>器類型詳解:探索不同<b class='flag-5'>編碼</b>技術的奧秘

    RTL8309NI-VB-CG VB含義

    RTL8309NI-VB-CG尾綴VB是什么意思?跟沒帶的有什么區(qū)別?哪位大神知道?
    發(fā)表于 11-18 19:04

    RTL8192CU驅(qū)動

    RTL8192CU驅(qū)動,支持WINXP/7/10
    發(fā)表于 10-29 10:17 ?5次下載

    磁電編碼器和光電編碼器的區(qū)別

    磁電編碼器和光電編碼器是兩種不同類型的編碼器,它們在原理、結(jié)構(gòu)、性能和應用領域上都有所不同。 磁電編碼器和光電編碼器的區(qū)別 1. 引言
    的頭像 發(fā)表于 10-12 09:54 ?3088次閱讀

    差動保護動作電流整定原則

    差動保護動作電流整定原則涉及多個方面,以下是對該原則的介紹: 一、基本原則 對稱性原則 :差動保護動作電流應該在正、負序電流及零序電流相等時啟動。這樣差動保護在正常工作時不至于誤動作,
    的頭像 發(fā)表于 10-08 15:45 ?2273次閱讀

    RTL8187L和802.11n

    RTL8187L和802.11n是兩種不同的無線技術和網(wǎng)絡標準,它們在實際應用中各有優(yōu)勢和局限性。 802.11n是一種無線網(wǎng)絡標準,它利用MIMO(多輸入多輸出)技術,可以提供更高的數(shù)據(jù)傳輸速率
    發(fā)表于 08-24 14:23