高速混合信號IC的設(shè)計需要深刻的改變,以應(yīng)對其日益增加的復雜性和性能要求。
傳統(tǒng)的功能分區(qū)和專業(yè)領(lǐng)域(如電路設(shè)計、布局設(shè)計和驗證)正在迅速模糊。開發(fā)人員跨不同技術(shù)領(lǐng)域的創(chuàng)新能力是關(guān)鍵。這些技術(shù)趨勢的影響不僅限于產(chǎn)品開發(fā),它們還深刻影響著業(yè)務(wù)戰(zhàn)略。
高速混合信號系統(tǒng)將數(shù)字信號處理、RF(包括微波/毫米波)和有線通信連接起來,創(chuàng)造了技術(shù)和業(yè)務(wù)相關(guān)挑戰(zhàn)的強大組合。這些挑戰(zhàn)是由對普遍訪問高吞吐量數(shù)據(jù)傳輸?shù)男枨罂焖僭鲩L所驅(qū)動的。
5G通信承諾更快,更普遍的連接,支持多種通信標準,同時降低基礎(chǔ)設(shè)施的尺寸和運營成本。對更高集成度、低功耗和降低成本的需求都有望加速到一個似乎根本不可能得到減速摩爾定律支持的水平。
摩爾定律的焦點是晶體管密度。但在過去,CMOS縮放也提供了速度提升,使數(shù)字和模擬電路都受益,盡管損害了許多其他關(guān)鍵的模擬特性。然而,更高的數(shù)字密度使ADI公司克服了納米工藝的一些缺陷。
雖然晶體管密度的增加和成本的降低將持續(xù)至少五年左右,但更精細的光刻節(jié)點的速度改進正在大幅減少。數(shù)字電路在擴展到16納米及以上時,開關(guān)能量和功率仍將下降,但我們不應(yīng)期望門的運行速度比以前的節(jié)點快得多。畢竟,數(shù)字處理器的時鐘速度在大約十年前就已經(jīng)停滯不前,通過并行性實現(xiàn)了更高的處理速度。
盡管數(shù)字功能的成本持續(xù)下降,但公司仍然面臨前期成本飆升和設(shè)計復雜性等財務(wù)障礙。這些因素正在迅速增加,這決定了工程和商業(yè)選擇。
當我們繼續(xù)在比例光刻中構(gòu)建復雜的系統(tǒng)時,我們必須問,這種回報是否值得。比以往任何時候都更沒有簡單而廣泛的答案。
正如我們行業(yè)其他轉(zhuǎn)折點的情況一樣,超越根深蒂固的假設(shè)的工程師的獨創(chuàng)性將是關(guān)鍵。大幅降低功耗,從而減小尺寸和提高集成度的途徑可以概括為三個步驟:
第一步是混合信號和數(shù)據(jù)轉(zhuǎn)換器系統(tǒng)的架構(gòu)創(chuàng)新,包括不同形式的模擬并行性、高階連續(xù)時間循環(huán)和新興的時域轉(zhuǎn)換器。第二步是更多地使用數(shù)字輔助模擬技術(shù),包括自調(diào)整和校準、動態(tài)元件匹配和抖動。最后,工程師需要智能地在不同芯片之間劃分功能塊,同時在適當?shù)腃MOS節(jié)點以及SiGe、GaAs和GaN等化合物半導體工藝中集成適當?shù)募夹g(shù),以創(chuàng)建高性能模塊和封裝。
通過這種方式,電源管理、RF和混合信號模塊等傳統(tǒng)組件之間的功能界限將變得模糊,從而為更大的協(xié)同設(shè)計打開大門。企業(yè)高管們請注意:我們不會通過營銷或漸進式創(chuàng)新來擺脫這個難題。如果我們要繼續(xù)提供財務(wù)回報,我們需要技術(shù)領(lǐng)先來承擔所需的風險,為下一代混合信號系統(tǒng)的設(shè)計人員提供支持。
審核編輯:郭婷
-
微波
+關(guān)注
關(guān)注
16文章
1073瀏覽量
84741 -
晶體管
+關(guān)注
關(guān)注
77文章
10018瀏覽量
141586 -
RF
+關(guān)注
關(guān)注
65文章
3175瀏覽量
168955
發(fā)布評論請先 登錄
泰克示波器 MSO58 混合信號示波器在嵌入式系統(tǒng)調(diào)試中的核心技巧

混合信號設(shè)計的概念、挑戰(zhàn)與發(fā)展趨勢
是德DSOX4034A示波器混合信號測試應(yīng)用

是德示波器混合信號調(diào)試

混合信號分析儀的原理和應(yīng)用場景
ADS1299信號偏移是什么原因引起的?
混合域示波器的原理和應(yīng)用
混合信號示波器的原理和應(yīng)用
利用實數(shù)建模簡化混合信號驗證流程

OPA843輸出信號偏移怎么解決?
在ADS54J60中實施外部直流偏移校正塊

時鐘抖動和時鐘偏移的區(qū)別
INA849輸出信號嚴重偏移是什么原因?qū)е碌模?/a>
用混合信號示波器識別建立和保持時間違規(guī)

評論